動態(tài)
-
發(fā)布了文章 2023-05-04 16:44
【PCB設(shè)計(jì)】你想知道的BGA焊接問題都在這里!
BGA是一種芯片封裝的類型,英文(BallGridArray)的簡稱,封裝引腳為球狀柵格陣列在封裝底部,引腳都成球狀并排列成一個類似于格子的圖案,由此命名為BGA。主板控制芯片諸多采用此類封裝技術(shù),采用BGA技術(shù)封裝的內(nèi)存,可以使其在體積不變的情況下,容量提高2-3倍,BGA與TSOP相比,體積更小、散熱和電性能更好。BGA封裝焊盤走線設(shè)計(jì)1BGA焊盤間走線2.6k瀏覽量 -
發(fā)布了文章 2023-05-04 16:43
-
發(fā)布了文章 2023-04-20 21:38
【PCB設(shè)計(jì)】簡單好用!再也不用擔(dān)心PCB圖形對齊問題
感謝各位伙伴們一直以來的支持與關(guān)注!近來收到很多工程師朋友的反饋,對于華秋DFM軟件的功能使用,還有不少操作上的問題不夠了解,歡迎大家關(guān)注留言,把好的建議打在公屏上!小編后續(xù)可以開設(shè)DFM專屬課堂,為大家答疑解惑哦~本期主要介紹DFM軟件優(yōu)化的一個新功能——圖形對齊功能。當(dāng)導(dǎo)入Gerber文件解析時,有可能遇到圖形沒有對齊的情況,出現(xiàn)的原因在于:設(shè)計(jì)文件板框1.3k瀏覽量 -
發(fā)布了文章 2023-04-20 21:38
-
發(fā)布了文章 2023-04-14 15:57
-
發(fā)布了文章 2023-04-14 15:57
【線上特訓(xùn)】9.9元即學(xué)PCB設(shè)計(jì),又學(xué)可制造性
論內(nèi)卷程度,哪個圈子都比不過工程師越來越多工程師加班做項(xiàng)目報(bào)名機(jī)構(gòu)上課學(xué)習(xí)生怕內(nèi)卷卷不死他人面對如此內(nèi)卷的場景我的態(tài)度是如何擺脫內(nèi)卷趨勢?一次性成為優(yōu)秀的工程師?不如來看看凡億教育和華秋DFM聯(lián)合推出的課程好的品牌機(jī)構(gòu)、名師手把手帶學(xué)、優(yōu)秀項(xiàng)目經(jīng)驗(yàn)9.9元沒有套路直接拿下PCB設(shè)計(jì)精品課程!現(xiàn)在學(xué)習(xí)還能拿到電烙鐵工具豪華版套裝!20天PCB設(shè)計(jì)與DFM可制造1.5k瀏覽量 -
發(fā)布了文章 2023-04-07 06:28
-
發(fā)布了文章 2023-04-07 06:28
PCB為什么常用50Ω阻抗?6大原因
在PCB設(shè)計(jì)中,阻抗通常是指傳輸線的特性阻抗,這是電磁波在導(dǎo)線中傳輸時的特性阻抗,與導(dǎo)線的幾何形狀、介質(zhì)材料和導(dǎo)線周圍環(huán)境等因素有關(guān)。對于一般的高速數(shù)字信號傳輸和RF電路,50Ω是一個常用的阻抗值。為什么是50Ω?30Ω或者80Ω不行嗎?默認(rèn)選擇50Ω阻抗,是歷史、PCB生產(chǎn)工藝、電路設(shè)計(jì)、成本等多因素共同決定的。①、50Ω阻抗是美國軍方制定的阻抗標(biāo)準(zhǔn)二次世2.1k瀏覽量 -
發(fā)布了文章 2023-04-03 16:38
【經(jīng)驗(yàn)總結(jié)】一招搞定PCB布局布線的可制造性設(shè)計(jì)問題
關(guān)于PCB布局布線的問題,除了信號完整性分析(SI)、電磁兼容性分析(EMC)、電源完整性分析(PI),可制造性分析(DFM)也同樣重要,可制造性設(shè)計(jì)不合理也會導(dǎo)致產(chǎn)品設(shè)計(jì)失敗。PCB布局中成功的DFM始于設(shè)置的設(shè)計(jì)規(guī)則以考慮重要的DFM約束,PCB布線的DFM問題依賴于良好的PCB布局,布線規(guī)則可以預(yù)先設(shè)定,包括走線的彎曲次數(shù)、導(dǎo)通孔的數(shù)目、步進(jìn)的數(shù)目等,1.5k瀏覽量 -
發(fā)布了文章 2023-04-03 16:38