文章
-
TPU編程競賽系列|第九屆集創(chuàng)賽“算能杯”火熱報名中!2025-02-06 13:41
-
TPU編程競賽|2024 CCF BDCI大賽圓滿結束!算能賽道“常務副SOTA”團隊榮獲最佳算法能力獎2025-01-08 08:33
-
走進北大 | 算能RISC-V通用處理器設計成功開課2024-12-06 01:06
-
TPU編程競賽|CCF BDCI進校園,算能來到了重慶郵電大學!2024-12-03 01:06
-
火柴盒大小的開發(fā)板duos做輕NAS體驗2024-10-10 08:08
-
申報指南|2024年算能產(chǎn)學合作協(xié)同育人項目2024-08-30 13:09
-
TPU編程競賽|第十九屆研電賽“算能杯”總決賽圓滿落幕!2024-08-30 13:08
-
TPU編程競賽系列|第八屆集創(chuàng)賽”算能杯”精彩收官!2024-08-30 13:08
-
算能助力RISC-V技術探索,《微處理器與系統(tǒng)設計》課程圓滿結課2024-08-14 08:34
7月15日至26日,算能“千校萬里行”活動走進武漢大學,武漢大學范賜恩教授基于算能Duo256開發(fā)板編寫的課程《微處理器與系統(tǒng)設計》圓滿結課。本次課程為期12天,吸引35名武漢大學優(yōu)秀學子積極參與。課程內(nèi)容在上半年,算能與PLCT實驗室汪辰老師積極配合范老師進行課程開發(fā)和驗證,課程分成幾個模塊:首先是介紹微處理器的相關知識,從概念到歷史,著重介紹了RISC-