日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

 ;
文章:新聞EDA技術電源技術無線通信測量儀表嵌入式類電子技術制造技術半導體網絡協(xié)議展會實驗家電維修 3G  
  下載:EDA教程電源技術電子書籍電子元件無線通信通信網絡電路圖紙嵌入式類單片機傳感/控制電子教材模擬數字
.... 音視頻類
消費電子機械電子行業(yè)軟件C/C++FPGA/ASIC規(guī)則標準家電維修DSPIC資料ARM軟件電路圖電子技術論壇
 
位置:電子發(fā)燒友 > 電子技術應用 > 行業(yè)新聞 > 可編程邏輯 >FPGA與ADSP TS201的總線接口設計 退出登錄 用戶管理

FPGA與ADSP TS201的總線接口設計

作者:西安電子科技大學 李麗 曾玲 李思  來源:電子科技  發(fā)布時間:2009-12-11 10:13:29  [收 藏] [評 論]

FPGA與ADSP TS201的總線接口設計

在雷達信號處理、數字圖像處理等領域中,信號處理的實時性至關重要。由于FPGA芯片在大數據量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優(yōu)越,故基于這類DSP的DSP+FPGA處理系統(tǒng)正廣泛應用于復雜的信號處理領域。同時在這類實時處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數據的實時通信至關重要。

  TS201 DSP的外部總線接口有兩種協(xié)議:慢速協(xié)議和高速流水協(xié)議。流水線協(xié)議適合與快速同步設備連接,文中采用此協(xié)議,實現(xiàn)DSP與FPGA之間的通信。

  1 DSP流水線協(xié)議

  流水線協(xié)議用來提供流水線方式的數據傳輸。在該傳輸協(xié)議下,每個時鐘周期可以傳輸一個數據?刂屏魉協(xié)議進行數據傳輸的主要信號包含以下引腳:

  •   RD——數據傳輸讀信號;
  •   WRH和WRL——數據傳輸寫信號;
  •   BRST——突發(fā)方式數據傳輸指示;
  •   ADDR——地址總線;
  •   DATA——數據總線。

  流水線協(xié)議數據傳輸有兩種方式:普通流水線協(xié)議和突發(fā)流水線協(xié)議。ADSP TS201的數據總線位寬可以通過SYSCON寄存器設置為32位或者64位,但是有時候需要傳輸的數據位寬可能是32位,64位或者128位,這樣就有可能出現(xiàn)數據總線位寬和數據位寬不一致的情況,如果總線位寬小于數據位寬,DSP采用突發(fā)流水協(xié)議傳輸,否則采用普通流水線協(xié)議。

  1.1 普通流水線協(xié)議

  圖1是DSP使用普通流水協(xié)議,寫FPGA內部寄存器時序圖,流水深度為1,在時鐘沿1地址線、WRx(WRH和WRL)同時有效,一個時鐘周期后,在時鐘沿2數據線有效,地址線、WRx無效。

DSP使用普通流水協(xié)議

  1.2 突發(fā)流水線協(xié)議

  因為數據總線位寬小于數據位寬,那么它只能通過兩次傳輸來完成。但是如果DSP沒有任何指示信號,F(xiàn)PGA并不知道當前傳輸是高32位數據,還是低32位數據,這時候另外一個信號BURST就顯得尤為重要了。

  引腳BRST可以用來指示多個傳輸過程合成一個傳輸過程,圖2是DSP通過32位數據總線寫64位數據時序圖。

DSP通過32位數據總線寫64位數據時序圖

  由圖2可以看出,數據傳輸機制與普通流水協(xié)議相同,只多了一個BRST指示信號,它與地址1同時有效,表示本次數據沒有傳輸完畢,下次要傳輸的數據與本次傳輸的數據是一個整體,即BRST有效時傳輸是低32位數據,無效時傳輸的是高32位數據,這樣就實現(xiàn)了在32位數據總線上傳輸64位數據,如果沒有BRST信號,該過程會被認為是2次32位傳輸。

  同理,如果用32位數據總線傳輸128位數據,在傳輸前3個32位數據的時候,BRST信號有效,傳輸最后一個32位數據BRST無效。

  注意:使用流水協(xié)議時,流水深度由傳輸類型(讀數據還是寫數據)決定。在寫數據傳輸中,流水深度固定為1;在讀數據傳輸中,流水線深度可由用戶編程決定,即由系統(tǒng)配置寄存器SYSCON決定,在1~4之間可變。

  2 FPGA設計

  由于DSP的協(xié)議是相對固定的,F(xiàn)PGA只需按照協(xié)議進行設計即可,下面以DSP訪問FPGA內部寄存器為例詳細介紹。筆者建議采用同步設計,主要信號、輸出信號都由時鐘沿驅動,可以有效避免毛刺。

  為了使所設計的模塊通用化,可設流水深度、數據總線位寬、寄存器位寬、寄存器地址可設。筆者建議采用參數化設計,使用參數傳遞語言GENERIC將參數傳遞給實體,在實體內部使用外if…else結構,這樣在一個程序中可以包含各種情況,但不會增加邏輯的使用量。下面以個別情況為例,詳細介紹。

  2.1 32位數據總線,32位寄存器,寫操作

  前面提過,DSP采用流水協(xié)議寫FPGA時,流水深度固定為1,F(xiàn)PGA在前一時鐘沿采到地址、WRx信號有效,在下一時鐘沿就鎖存數據,如圖3所示,F(xiàn)PGA在時鐘沿1采到地址總線上的地址與寄存器地址一致,WRx信號為低,寫標志信號S_W_FLAG置高,由于采用同步設計,F(xiàn)PGA只有在時鐘沿2才能采到S_W_FLAG為高,一旦采到S_W_FLAG為高,F(xiàn)PGA就鎖存數據總線上的數據,即在時鐘沿2鎖存數據。

DSP采用流水協(xié)議寫FPGA時

 2.2 32位數據總線,32位寄存器,讀操作

  與寫寄存器不一樣,讀寄存器時流水深度在1到4之間可設,需要注意的是,為避免總線沖突,DSP不讀時,F(xiàn)PGA數據總線應保持三態(tài)。

  如果流水深度設置為1,F(xiàn)PGA在前一時鐘沿采到地址、RD信號有效,應確保在下一時鐘沿數據已經穩(wěn)定的出現(xiàn)在數據總線上,否則DSP不能正確讀取數據,如圖3所示,在時鐘沿1采到地址總線上的地址與寄存器地址一致,RD信號為低,驅動數據總線,在時鐘沿2數據已穩(wěn)定出現(xiàn)在數據總線上,DSP可以讀取。

  如果流水深度設置為2,F(xiàn)PGA在前一時鐘沿采到地址、RD信號有效,應確保隔一時鐘周期后,數據穩(wěn)定的出現(xiàn)在數據總線上,這樣就像寫操作一樣,需要加一個標志,當條件滿足,標志為高,一旦標志為高,輸出數據,如圖4所示。


DSP讀FPGA內部寄存器

  綜上所述,流水深度加深一級,F(xiàn)PGA就晚一個時鐘周期驅動數據總線?梢钥闯,雖然流水深度在1~4之間可設,但是總能保證一個時鐘周期傳輸一個數據。

  2.3 32位數據總線,64位寄存器

  前面提到,突發(fā)流水協(xié)議與普通流水協(xié)議數據傳輸機制是一樣的,只是多了一個指示信號BRST,當寫操作時,F(xiàn)PGA如果在前一時鐘沿采到地址、WRx、BRST信號有效,在下一時鐘沿就鎖存數據到寄存器低位,而如果在前一時鐘沿采到地址、WRL有效,而BRST信號無效,在下一時鐘沿就鎖存數據到寄存器高位。同樣,當讀操作時,F(xiàn)PGA如果采到地址、RD、BRST信號有效,就將寄存器低位驅動到數據總線上,而如果采到地址、RD有效,BRST而信號無效,就將寄存器高位驅動到數據總線上,具體在哪個時鐘沿驅動,由流水深度決定。

  3 DSP設置

  ADSP TS201與FPGA通信時,DSP是否采用流水協(xié)議,數據總線位寬,以及流水深度都可以通過系統(tǒng)配置寄存器SYSCON進行設置,SYSCON詳細設置見文獻[3],以32位數據總線訪問64位寄存器為例,一級流水,SYSCON設置為

程序

  4 結束語

  文中實現(xiàn)了DSP通過外部總線接口訪問FPGA內部寄存器,但是如果需要傳輸的數據量很大,或者DSP與FPGA的時鐘不同步,就不能用寄存器來實現(xiàn),需要借助于雙口RAM或者FIFO,讀者可以在本文的基礎上加以改進。

相關技術應用閱讀 相關技術資料下載
∷相關文章評論∷   。ㄔu論內容只代表網友觀點,與本站立場無關。 [更多評論...]
 
 

 

 
關于本站- 意見反饋 - 網站導航 - 幫助 - 隱私政策 - 聯(lián)系我們 - 使用條款 - 安全承諾 - 友情連接 - 歡迎投稿
站長QQ:39550527 Powered by: 颶風網絡(電路圖
Copyright 2006-2008 Elecfans.Com.電子發(fā)燒友: 粵ICP備07065979號All Rights Reserved
金乡县| 偏关县| 凯里市| 开原市| 平舆县| 平邑县| 珠海市| 邓州市| 读书| 筠连县| 乌拉特后旗| 双桥区| 阿勒泰市| 林口县| 德保县| 章丘市| 南郑县| 集贤县| 安化县| 巴里| 临西县| 冕宁县| 铁力市| 宜城市| 宜宾县| 大理市| 刚察县| 乐陵市| 兴国县| 原阳县| 额敏县| 山丹县| 徐闻县| 济阳县| 福州市| 莫力| 温泉县| 井冈山市| 嵊泗县| 玉溪市| 井研县|