文章
-
網(wǎng)課回放 I 升級版“一站式” PCB 設(shè)計第四期:規(guī)則設(shè)置2025-06-06 18:58
網(wǎng)課回放 I 升級版“一站式” PCB 設(shè)計第四期:規(guī)則設(shè)置 -
高密PCB設(shè)計秘籍:BB Via制作流程全解析2025-05-23 21:34
大家好!今天我們來介紹高密PCB設(shè)計中通常會使用到的類型BBVia制作流程。BBVia:BBVia是通過多層PCB板中的表面覆銅孔層、內(nèi)部覆銅孔層或內(nèi)部掩銅層連接的盲孔和埋孔結(jié)構(gòu)。應(yīng)用場景1、走線需要從頂層(或底層)直接連接到中間某一層(而非貫穿到底層)時,需要使用BBVia,它能有效減少過孔占用表層空間。2、BBVia的孔徑通常較?。ㄈ?.1mm以下),且 -
DesignCon 采訪 | Cadence 的前瞻性方法和先進封裝設(shè)計的未來2025-05-16 13:02
-
PCB Layout 約束管理,助力優(yōu)化設(shè)計2025-05-16 13:02
-
網(wǎng)課回放 I 升級版“一站式” PCB 設(shè)計第三期:原理圖完整性及可靠性分析2025-05-10 11:09
網(wǎng)課回放 I 升級版“一站式” PCB 設(shè)計第三期:原理圖完整性及可靠性分析 -
技術(shù)資訊 | 選擇性 BGA 焊膏的可靠性2025-05-10 11:08
-
受控阻抗布線技術(shù)確保信號完整性2025-04-25 20:16
核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與走線的阻抗匹配至關(guān)重要。PCB材料的選擇(如低損耗層壓板)對減少信號衰減起關(guān)鍵作用。受控阻抗布線如何保障信號完整性為實現(xiàn)電路信號完整性,需遵循以下設(shè)計規(guī)范:避免直角走線、隔離時鐘信號與電源信號、保持元件間最短距離。受控阻抗布線通過調(diào)整走線尺寸和環(huán)境參數(shù),使其特性阻 -
技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識2025-04-11 17:21
-
輔助協(xié)作的簡單原理圖文檔2025-04-03 21:32
電子設(shè)備的原理圖作為PCB設(shè)計的基礎(chǔ)用于顯示電路圖。除了定義器件和電路之間的電氣連接之外,原理圖還有更深層次的作用:展示理解設(shè)計所需的文檔。這是一種前端文檔,要充分理解設(shè)計的核心功能、過去的修訂版本以及器件之間的高級連接,此文檔必不可少。如果希望在單個文檔中準(zhǔn)確地傳達這些信息,而不是將要求分散到多個文檔中,那么可以在原理圖中包含一些簡單的文檔。對于多學(xué)科協(xié)作 -
高階研修班 第一期:SI PI工具安裝準(zhǔn)備與高效學(xué)習(xí)技巧2025-03-31 14:45