LM3881芯片的在上電后不啟用,在電路某個點的電壓輸入后再啟用,可以通過控制EN引腳還是別的腳來實現(xiàn)?該如何實現(xiàn)芯片的關(guān)斷和打開功能?假如有個引腳可以控制芯片使能,假如拉低是使芯片無法使用,那上電后還是低,等電路某部分連接后,讓它啟用時序,改變狀態(tài)。
2019-07-31 11:17:18
如何實現(xiàn)對DTS中mipi屏幕上電時序的獲取及其發(fā)送呢?其程序代碼該怎樣去實現(xiàn)呢?
2022-02-16 07:35:45
按照TAS5711的datasheet中的上電時序進行上電,芯片正常工作,但是無法編輯寄存器,是時序有問題嗎?
我是按照這個上電時序來上電的:AVDD/DVDD上電(3.3V),上電之前A_SEL
2024-10-22 06:58:25
IC的可能性,但它們僅支持各個電壓的受控斜坡上升,而不支持這種菊花鏈星座中的受控關(guān)斷時序(即電壓關(guān)斷)。圖3.多個ADM1186-1器件鏈接在一起,可控制12個電壓的上電和關(guān)斷時序可靠且受控的上電
2021-04-12 07:00:00
Hi,你好,想請問下關(guān)于AD2S1210的上電初始化時序問題,
1、硬件復(fù)位引腳RESET引腳如果在VDD達到規(guī)定電壓之前沒有存在低電平的時間,會出現(xiàn)什么問題?
2、硬件復(fù)位引腳RESET引腳在
2023-12-06 06:55:32
輸出電壓正常?,F(xiàn)在想配置
上電時序,1V>1.8V>3.3V,按照器件手冊的圖33設(shè)計的電路原理圖,設(shè)計原理圖如下
使用電壓跟蹤功能后,1.8V電壓輸出為1.6V,3.3V輸出2.85V。請問這是什么原因?qū)е碌?/div>
2025-04-18 06:22:54
有一個項目中用到OPA192這個放大器,有兩個問題:
1.V+是+12V供電的,V-是-12V供電的,想問下+12V和-12V這兩個電有沒有什么必須的上電時序需要控制?
2.還有就是我的項目
2024-07-29 08:30:16
現(xiàn)在的FPGA還嚴格要求上電時序嗎?想請教一下大家
2017-09-26 15:39:07
工程師以為是軟件的問題,花費了很大的時間和精力來找BUG,問題仍然沒有很好的得到解決。后來查翻手冊發(fā)現(xiàn),發(fā)現(xiàn)該系列的MCU對于上電時間是有一定要求的(其實幾乎所有品牌的MCU都有上下電時序要求)。圖1
2019-09-01 07:00:00
啟動和關(guān)斷這些電源軌。此過程稱為電源時序控制或電源定序,目前有許多解決方案可以有效實現(xiàn)定序。對于需要電壓定序的復(fù)雜器件,其內(nèi)核和模擬模塊的電壓軌可能需要在數(shù)字 I/O 電壓軌之前上電。有些設(shè)計可能會要求...
2021-11-12 06:01:50
。無論如何,正確的上電和關(guān)斷時序控制可以防止閂鎖引發(fā)的即時損壞和ESD造成的長期損害。此外,電源時序控制可以錯開上電過程中的浪涌電流,這種技術(shù)對于采用限流電源供電的應(yīng)用十分有用?! ”疚挠懻撌褂梅至⑵骷M行
2019-07-03 08:15:19
鉤:和上電時序有一定關(guān)系... 3. 上電回溝的問題,如果你認為你的上電時序設(shè)計的沒問題,那么還要考察一下芯片自己的問題,打個比方,芯片有3.3V和1.5V的輸入,1.5V先上電, 3.3V后上電,現(xiàn)象是 3.3V...
2021-12-31 06:59:38
你好,AD7982的VREF與VDD/VIO之間是否有時序要求?手冊里沒查到。在目前我們的設(shè)計中,VREF(5V)先于VDD(2.5V)和VIO(2.5V)上電,不知是否會有問題。謝謝。
2019-01-08 13:56:41
。2、測量±13V電源的上電時序,發(fā)現(xiàn)-13V上電略早于+13V幾十ms,調(diào)整-13V上電到略晚于+13V幾十ms后,運放初次上電后也輸出為0V左右。綜合以上現(xiàn)象,初步判斷ADA4522-2對電源的上電時序比較敏感,請問這個現(xiàn)象是正常的嗎?之前同樣電路用過幾種其他的運放,都沒有出現(xiàn)過這樣的問題。
2018-08-14 07:20:54
本帖最后由 一只耳朵怪 于 2018-6-21 11:05 編輯
你好:AM5718上電時序不對,會燒AM57188嗎?
2018-06-21 06:39:46
F28377D需要3.3V和1.2V, controlsuite里用 TPS64240為芯片供電,請問這兩個電壓有沒有上電先后時序?
2018-11-23 09:42:13
請問fx3有上電時序要求嗎
2025-05-09 07:29:38
有哪位大神能幫我看看著上電時序怎么看啊,都看不懂
2018-09-04 22:07:05
我用ucc27324這片驅(qū)動芯片給驅(qū)動,分別給低邊的MOS和高邊的MOS驅(qū)動。高邊的MOS和驅(qū)動芯片之間已加隔離變壓器和隔直電容,但是占空比很小,所以關(guān)斷時候負壓很小,總是會被誤觸發(fā)。低邊的MOS關(guān)斷時候是零電壓,也不可靠。有沒有什么辦法在改動很少的情況下加上可靠的負壓關(guān)斷(至少-2V)?
2019-06-27 09:12:37
為什么電源紋波不能直接一鍵捕獲呢?為什么多路上電時序前后分析對比這么麻煩呢?為什么分析調(diào)制信號時波形對比度這么差呢?事實上,用戶的每一次體驗感,都是產(chǎn)品隱形的提升空間。以上這三個麻煩,現(xiàn)在也許有了
2018-12-03 11:17:59
些設(shè)計可能需要采用其他序列。無論如何,正確的上電和關(guān)斷時序控制可以防止閂鎖引發(fā)的即時損壞和 ESD 造成的長期損害。此外,電源時序控制可以錯開上電過程中的浪涌電流,這種技術(shù)對于采用限流電源供電的應(yīng)用十分
2018-10-23 14:30:34
的行為表現(xiàn)(參見表2),分析可能的問題及原因,并提出一些建議。上電時序問題多種多樣上電時序問題可能出現(xiàn)于多種不同情況。例如,在一個客戶應(yīng)用中,AD8616配置為緩沖器,在電源建立之前輸入為0 V(圖1
2019-06-18 08:30:00
ADM108x簡單時序控制器可在上電期間對兩個電壓軌進行簡單的時序控制,時間延遲可通過電容進行編程。利用該系列的兩個器件可構(gòu)成一個簡單的電路,從而以各自可編程的時間延遲對兩
2011-09-01 15:57:19
34 Power on Sequence:主板上的供電,從最開始的電壓適配器電壓輸入,到最后CPU供電的產(chǎn)生,都有嚴格的開啟順序控制,這個先后順序,就是上電時序。
2016-09-01 15:44:10
0 主板開機原理與上電時序圖
2016-12-17 21:30:39
0 基于時序模擬的并網(wǎng)型微網(wǎng)可靠性分析_王玉梅
2017-01-08 10:30:29
0 為什么電源紋波不能直接一鍵捕獲呢?為什么多路上電時序前后分析對比這么麻煩呢?為什么分析調(diào)制信號時波形對比度這么差呢?事實上,用戶的每一次體驗感,都是產(chǎn)品隱形的提升空間。以上這三個麻煩,現(xiàn)在也許有了新的解決方式。
2017-04-18 14:03:16
12 在這里以ASUS的915主板來描述一下 INTEL主板的上電及工作時序:
2017-09-20 14:23:27
20 時序以及各階段I/O 管腳狀態(tài),說明了FPGA上電配置對電路功能的嚴重影響,最后針對不同功能需求的FPGA外圍電路提出了有效的設(shè)計建議。
2017-11-22 07:18:34
8500 
時序圖在有些教材上,又被翻譯為順序圖,兩者在表述上雖然有一些差別,但是大體都是準確的,可能稱之為時序圖會更加書面語話,聽起來高大上的感覺。其實是一樣的,重在理解,個人偏向于時序圖,也就是時間順序的意思。
2017-12-11 19:31:03
172768 
由上電時序可知,VDD_SOC_IN上電時序要遲于VDD_HIGH_IN,因此在電路設(shè)計中,可使用VDD_HIGH_IN電源芯片的控制信號使能VDD_SOC_IN的電源,如下圖所示為使用VDD_HIGH_IN供電芯片的PG信號使能VDD_SOC_IN供電芯片的使能管腳。
2018-04-28 09:57:02
22709 
了解高精度MAX16050/MAX16051多路電壓排序器/監(jiān)測器的能力。利用MAX16050EVKIT,Ahmad和Andrew演示如何配置四路通道的上電和關(guān)斷順序,并介紹如何以菊鏈方式將器件連接在一起。
2018-10-09 03:13:00
5006 幅度。既定的電源系統(tǒng)設(shè)計可能包括電源時序控制、電源跟蹤、電源電壓/電流監(jiān)控和控制。有各種各樣的電源管理IC可以執(zhí)行時序控制、跟蹤、上電和關(guān)斷監(jiān)控等功能。
2019-04-09 08:14:00
4459 
微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個電壓軌才能運行。為防止出現(xiàn)鎖定、總線爭用問題和高涌流,設(shè)計人員需要按特定順序啟動和關(guān)斷這些電源軌。此過程稱為電源時序控制或電源定序,目前有許多解決方案可以有效實現(xiàn)定序。
2019-09-15 09:22:00
1219 
Air機器的適配器電壓為14.5V,經(jīng)過一個電源小板到底主板的電源接口J7000,雖然電源小板集合了很多功能,但是買一個沒多少錢,我再次就不熬贅了,只會分析主板的上電時序。
2019-11-15 08:00:00
92 一:供電電源時序 EMMC 的供電有兩種模式,且分兩路工作,有 VCC 和 VccQ。在規(guī)范上,上電時序是有要求的,如下圖所示。 EMMC 上電時序 開始上電時,VCC 或 VccQ 可以第一個傾斜
2020-10-30 21:29:17
3909 EMMC 的供電有兩種模式,且分兩路工作,有 VCC 和 VccQ。在規(guī)范上,上電時序是有要求的,如下圖所示。
2020-12-02 23:13:00
23 本文檔的主要內(nèi)容詳細介紹的是英業(yè)達上電時序的詳細資料說明。
2020-12-04 08:00:00
63 本文檔的主要內(nèi)容詳細介紹的是電源模塊的上下電時序介紹免費下載。
2020-12-10 08:00:00
12 ,但有些設(shè)計可能需要采用其他序列。無論如何,正確的上電和關(guān)斷時序控制可以防止閂鎖引發(fā)的即時損壞和 ESD 造成的長期損害。此外,電源時序控制可以錯開上電過程中的浪涌電流,...
2021-01-20 16:13:39
8 AN-1080: 利用簡單時序控制器ADM108x進行上電和關(guān)斷時序控制
2021-03-21 00:41:43
6 啟動和關(guān)斷這些電源軌。此過程稱為電源時序控制或電源定序,目前有許多解決方案可以有效實現(xiàn)定序。對于需要電壓定序的復(fù)雜器件,其內(nèi)核和模擬模塊的電壓軌可能需要在數(shù)字 I/O 電壓軌之前上電。有些設(shè)計可能會要求...
2021-11-07 18:37:03
10 鉤:和上電時序有一定關(guān)系... 3. 上電回溝的問題,如果你認為你的上電時序設(shè)計的沒問題,那么還要考察一下芯片自己的問題,打個比方,芯片有3.3V和1.5V的輸入,1.5V先上電, 3.3V后上電,現(xiàn)象是 3.3V...
2022-01-11 12:02:39
13 豐富的應(yīng)用特性。這些設(shè)備向電源系統(tǒng)提供不同的數(shù)字負載,要求使用不同功率等級的多種電壓軌,每一種都具有高度個性化的電壓軌容差。同樣,正確的電源開啟和關(guān)斷時序也很重要。隨著時間推移,電路板上電壓軌的數(shù)量成倍增加,使得電源系統(tǒng)的時序設(shè)計和調(diào)試變得更加復(fù)雜。
2022-01-21 10:51:46
2624 
Class-D 功放TAS5731M 上電時序分析
2022-10-31 08:24:00
1 此外,每個轉(zhuǎn)換器各個電壓的延遲將不同。這會導(dǎo)致不同電壓域中不受控制的斜坡上升,從而導(dǎo)致功能問題和系統(tǒng)損壞。
2022-12-16 15:50:07
1819 
進行時序控制和管理的需求。 ? ADI公司的數(shù)據(jù)手冊通常會提供足夠的信息,指導(dǎo)設(shè)計工程師針對各IC設(shè)計正確的上電序列。然而,某些IC明確要求定義恰當(dāng)?shù)?b class="flag-6" style="color: red">上電序列。對于ADI公司的許多IC,情況都是如此。在使用多個電源的IC中,如轉(zhuǎn)換器(包括模數(shù)
2022-12-19 20:32:18
2392 
電子發(fā)燒友網(wǎng)站提供《IC上電復(fù)位和關(guān)斷功能建議.pdf》資料免費下載
2023-11-23 14:36:33
5 筆記本上電時序
2024-01-09 10:26:36
1 電子發(fā)燒友網(wǎng)站提供《利用關(guān)斷保護信號開關(guān)消除電源時序.pdf》資料免費下載
2024-09-23 12:24:26
0
評論