開(kāi)發(fā)板有兩路千兆以太網(wǎng),通過(guò)RGMII接口連接,本實(shí)驗(yàn)演示如何使用Vitis自帶的LWIP模板進(jìn)行PS端千兆以太網(wǎng)TCP通信。
LWIP雖然是輕量級(jí)協(xié)議棧,但如果從來(lái)沒(méi)有使用過(guò),使用起來(lái)會(huì)有一定的困難,建議先熟悉LWIP的相關(guān)知識(shí)。
2021-01-28 10:01:00
10904 
一:什么是模板匹配? 在OpenCV教程中這樣解釋模板匹配: 模板匹配是一項(xiàng)在一幅圖像中尋找與另一幅模板圖像最匹配(相似)部分的技術(shù). 這里說(shuō)的模板是我們已知的小圖像,模板匹配就是在一副大圖像中搜尋
2022-05-05 09:25:07
37165 
開(kāi)發(fā)板有兩路千兆以太網(wǎng),通過(guò)RGMII接口連接,本實(shí)驗(yàn)演示如何使用Vitis自帶的LWIP模板進(jìn)行PS端千兆以太網(wǎng)TCP通信。
2024-04-28 10:44:59
7946 
添加好ZYNQ7 Processing System IP核后,需要對(duì)其進(jìn)行配置,雙擊彈出如下窗口。綠色部分表示ZYNQ PS部分中可配置的項(xiàng)目,可以雙擊轉(zhuǎn)向相應(yīng)的設(shè)置界面,也可以直接在左邊的導(dǎo)航列表中選擇。
2025-03-27 09:37:31
2363 
\ 2015.2 \ bin \ xsct build_sdk.tcl在build_sdk.tcl里面有;....sdk create_app_project -name zynq_f***l
2019-04-26 13:45:07
使用 SDK 示例 lwip_httpsrv_bm 在激活“普通加載圖像”的情況下工作得很好。
因?yàn)?RAM 非常有限,所以我需要切換到 XIP 模式并在外部 SPIFI 閃存中執(zhí)行我的代碼。
但是
2023-04-28 08:57:47
、輸出管腳,并將Vivado例程頂層模塊的管腳添加進(jìn)來(lái): 生成下載bit流文件點(diǎn)擊Generate Bitsteam,生成bit流文件,在彈出的對(duì)話框中選擇Yes: 如果在生成bit流文件過(guò)程中
2023-02-13 20:21:27
1、Zynq MPSoC支持的DDR介紹自己做自己的嵌入式產(chǎn)品一般要選擇合適的DDR,而這里開(kāi)發(fā)板給的是4GB的UIMM的DDR4,也就是電腦上用的,所以用不了,只能自己掛載Component,這里
2022-04-19 17:56:03
初學(xué) Zynq 的時(shí)候,都是按照慣例打開(kāi) Vivado 軟件,然后實(shí)現(xiàn) Zynq 可編程邏輯硬件部分PL的設(shè)置后,把硬件部署導(dǎo)出,再打開(kāi) SDK 進(jìn)行 ARM 核的軟件部分 PS 編程設(shè)計(jì),最后
2021-01-08 16:33:01
嗨,我必須找出zynq 7020 PS和zynq PL如何通話,特別是我必須找到將在ARM中處理的SDK C代碼。你能用一個(gè)明確的C代碼告訴我,它解釋了數(shù)據(jù)如何從PS轉(zhuǎn)移到PL,這是ARM用來(lái)做這個(gè)的基本程序嗎?謝謝
2020-05-08 09:37:11
1、硬件配置zynq7000 zedboard
2、下載git,回退到支持zynq7000 的bsp包
3、采用xilinx sdk工具可以運(yùn)行thread-zynq7000.elf
4、采用u-boot tftp下載到板子thread-zynq7000.elf, 執(zhí)行g(shù)o 0x100000后無(wú)打印。
2024-09-27 09:26:35
1、硬件配置zynq7000 zedboard
2、下載git,回退到支持zynq7000 的bsp包
3、采用xilinx sdk工具可以運(yùn)行thread-zynq7000.elf
4、采用u-boot tftp下載到板子thread-zynq7000.elf, 執(zhí)行g(shù)o 0x100000后無(wú)打印。
2024-09-13 07:06:10
在SDK中運(yùn)行程序時(shí),我可以在StandAlone模式下使用多少內(nèi)存?(在帶有1G DDR的Zynq7030上)運(yùn)行程序時(shí)獨(dú)立模式需要多少內(nèi)存?非常感謝。以上來(lái)自于谷歌翻譯以下為原文When
2019-03-29 13:37:45
什么類型的板子完成連接元器件編輯元件Program File這里是選擇你要運(yùn)行的程序的 HEX 文件。在 KEIL中選擇創(chuàng)建HEX文件Crystal Frequency這里很重要,很多人運(yùn)行不成功都是因?yàn)闆](méi)有在這里設(shè)定晶振頻率。必須要設(shè)定?。?!配置供電網(wǎng)要想仿真使用
2021-08-04 08:23:39
的FLASH外設(shè),但是我不知道這個(gè)寄存器是在哪里被設(shè)置的,有沒(méi)有大佬告訴我,在軟件SDK中選擇不同的下載模式時(shí),是哪個(gè)部件更改了QSPI0中寄存器的值?是系統(tǒng)總線上的Jtag嗎?還是CPU直接對(duì)外設(shè)總線上的QSPI0進(jìn)行寫(xiě)操作?
2024-01-10 08:10:03
然后我克隆了 ESP8266_RTOS_SDK 的 release/v3.3 分支。這導(dǎo)致我的項(xiàng)目生成失敗,并出現(xiàn)以下情況:
抄送構(gòu)建/lwip/lwip/src/api/if_api.o
在
2024-07-09 08:01:14
創(chuàng)建新的Module。方法2:在菜單欄選擇File > New > Module,開(kāi)始創(chuàng)建新的Module。在New Project Module界面中,選擇Module對(duì)應(yīng)的設(shè)備類型和模板。點(diǎn)擊Next
2020-09-18 15:30:58
無(wú)法確定使用 Optimum Intel / NNCF 在重量壓縮中選擇 FP16 模型的原因。
2025-03-06 06:04:09
Processor 和各Components 配 置,操作步驟介紹如下: i 在 IDE 界面內(nèi),在標(biāo)題項(xiàng)中選擇File,并在彈出的選項(xiàng)列中選中Export,即會(huì)彈出 Export 向?qū)Т翱冢?b class="flag-6" style="color: red">在向?qū)Т翱谥姓归_(kāi)
2014-12-30 15:38:18
。在主菜單“工程(Project)”中點(diǎn)擊“模板管理(Template Management)”,隨后出現(xiàn)窗體,在窗體中圖形化顯示內(nèi)置的模板集合。點(diǎn)擊“導(dǎo)入(Import)”,在系統(tǒng)瀏覽器中選擇模板包
2021-10-12 15:15:21
我無(wú)法編譯 RTOS SDK 中提供的 lwip 源代碼。我正在使用最新的 master 分支。我想為我的應(yīng)用程序啟用 SO_REUSE。如果可能的話,有人請(qǐng)啟用它并向我提供liblwip.a。
2024-07-12 07:15:12
RTthread有xilinx zynq的芯片支持包了么,SDK管理器里面怎么下載ZYNQ的支持包呢?求助
2025-09-23 06:05:24
;新參數(shù)優(yōu)化
?快捷鍵“Ctrl+T”
?光學(xué)裝置編輯器的工具按鈕
參數(shù)選擇
檢測(cè)裝置規(guī)范
指定約束條件
在此頁(yè)面上,用戶可以指定約束類型和關(guān)聯(lián)值
? 系統(tǒng)選定的自由參數(shù)
? 探測(cè)器或分析儀計(jì)算
2025-02-28 08:44:06
CPUCPU為Xilinx Zynq-7000SOC,兼容XC7Z035/XC7Z045/XC7Z100,平臺(tái)升級(jí)能力強(qiáng),以下為Xilinx Zynq-7000特性參數(shù):電源接口和開(kāi)關(guān)采用12V3A
2021-12-30 07:55:37
本帖最后由 Joevin 于 2015-8-1 16:49 編輯
工具: EDK(ISE 14.7) + SDK1. Zynq配置中使能Enet0,配置如下:2. SDK中創(chuàng)建lwIP
2015-08-01 16:16:05
因?yàn)樽罱玫?b class="flag-6" style="color: red">zynq芯片,我希望能在zynq芯片上使用freeRTOS,但是弄不明白怎么移植進(jìn)去。一般xillinx sdk在工程里面添加操作系統(tǒng)的方法是,在repository里先安裝相應(yīng)的庫(kù)
2020-06-11 04:35:29
請(qǐng)教一下各位哥老倌,SDK中,JTAG啟動(dòng)模式下,zynq的arm boot不起來(lái),程序debug不能運(yùn)行的問(wèn)題。準(zhǔn)確說(shuō)是memery test可以運(yùn)行,arm正常工作,換hello world例程
2016-12-20 12:38:45
SDK軟件部分,點(diǎn)擊FileàLaunchSDK 在SDK環(huán)境下,新建應(yīng)用程序工程 在模板中選擇lwIP Ethernet Apps(raw API),即可自動(dòng)加載lwIP協(xié)議棧了 編譯工程 下載
2016-12-14 15:56:23
。4-2 硬件導(dǎo)出完成后,在菜單欄中選擇File > Launch SDK,啟動(dòng)SDK開(kāi)發(fā)環(huán)境。如下圖所示:圖 1.3.34 啟動(dòng)SDK開(kāi)發(fā)環(huán)境在彈出對(duì)話框中,直接點(diǎn)擊“OK”,如下圖所示:圖
2020-08-26 17:14:43
綴名.hdf的含義為“Hardware Definition File”,即硬件定義文件。4-2 硬件導(dǎo)出完成后,在菜單欄中選擇File > Launch SDK,啟動(dòng)SDK開(kāi)發(fā)環(huán)境
2020-08-29 16:14:56
Bitstream文件,只需導(dǎo)出到SDK即可。如果使用到PL,則需要添加引腳約束以及對(duì)該系統(tǒng)進(jìn)行綜合、實(shí)現(xiàn)并生成Bitstream文件。4-1 導(dǎo)出硬件。在菜單欄中選擇 File > Export
2020-09-08 11:02:37
程,保留bsp工程。下面我們開(kāi)始第五步——?jiǎng)?chuàng)建應(yīng)用工程。下面我們開(kāi)始第五步——?jiǎng)?chuàng)建應(yīng)用工程step5:在SDK中創(chuàng)建應(yīng)用工程5-1在菜單欄中選擇“File->New->Application
2020-09-08 11:06:18
描述TIDA-00390 設(shè)計(jì)是一種經(jīng)過(guò)優(yōu)化的電源解決方案,適用于 Xilinx? Zynq? 7020 FPGA/SoC(屬于 Zynq? 7000 產(chǎn)品系列)。它面向客戶選擇使用 FPGA 代替
2018-08-09 07:58:16
如題,為什么在Cube中選擇了freertos+lwip,以太網(wǎng)rx模式不能選擇polling?
請(qǐng)大俠們解惑。
2024-05-17 07:17:19
事件結(jié)構(gòu)中選擇雙擊文件列表,系統(tǒng)會(huì)自動(dòng)選擇雙擊的那項(xiàng),然后進(jìn)行索引選擇那個(gè)文件是嗎?嘗試了一下是這樣但不知道原理,有沒(méi)有人能解釋一下,謝謝!
2015-04-20 16:00:39
手把手教你創(chuàng)建 LWIP 模板例程第1步:打開(kāi)Cube MX軟件第2步:新建工程第3步:選擇自己使用的芯片并開(kāi)始工程配置第4步:開(kāi)啟仿真接口第5步:選擇外部高速時(shí)鐘HSE第6步:配置USART串行
2022-01-19 07:18:17
【第10講 新建工程模板-基于固件庫(kù)】201703151,MDK中源文件顯示為亂碼,解決方法如下:1)點(diǎn)擊菜單欄Edit按鈕,在其下拉選項(xiàng)中選擇點(diǎn)擊Configuration2)在默認(rèn)彈出
2021-08-20 06:52:29
各位高手,我用767做tcp server端,接收PC機(jī)發(fā)過(guò)來(lái)的數(shù)據(jù)。目前測(cè)試大約可以達(dá)到1MB/s,我看網(wǎng)上有人說(shuō)可以達(dá)到4MB/s。有人測(cè)試過(guò)嗎?可以在哪里優(yōu)化提高lwip的tcp接收性能?
2019-09-03 23:05:28
嗨,大家好,我是新手SDK用戶。我使用vivado hls來(lái)合成一個(gè)簡(jiǎn)單的圖像處理算法,并構(gòu)建了我現(xiàn)在使用sdk的硬件平臺(tái),我想使用sdk在獨(dú)立模式下使用opencv應(yīng)用程序在zynq fpga上
2020-05-04 17:09:19
請(qǐng)問(wèn)如何在貼片工作中選擇錫膏?
2021-04-23 06:15:18
嗨,大家好,我試圖建立一個(gè)內(nèi)存測(cè)試項(xiàng)目。我正在使用的FPGA是Artix-7 XC7A15T,我的目的是在IPI中創(chuàng)建一個(gè)帶有微型激光器的設(shè)計(jì),作為MIG塊的主控,以便導(dǎo)出到SDK并運(yùn)行Xilinx
2020-08-04 10:04:05
,自然而然隨之而來(lái)就會(huì)有這樣幾個(gè)問(wèn)題——這些工程是如何內(nèi)置在MRS中的呢?我們又如何將已有的工程,保存為自己的模板、供其他用戶使用呢?本文我們就來(lái)一一介紹?!竟こ瘫4鏋?b class="flag-6" style="color: red">模板】編寫(xiě)工程后,在工程瀏覽器
2022-02-11 06:06:53
目前關(guān)于微波天線優(yōu)化的研究成果雖然很多,但多數(shù)均是從單一因素進(jìn)行考慮,優(yōu)化效果并不是非常理想,本文通過(guò)綜合考慮多種因素并優(yōu)化微波天線選擇參數(shù)來(lái)尋找更合理的選擇方法。
2021-05-26 06:04:03
電磁波等能量。微波天線是微波通信系統(tǒng)收發(fā)設(shè)備的“出入口”,天線性能直接影響整個(gè)系統(tǒng)的運(yùn)行。目前關(guān)于微波天線
優(yōu)化的研究成果雖然很多,但多數(shù)均是從單一因素進(jìn)行考慮,
優(yōu)化效果并不是非常理想,本文通過(guò)綜合考慮多種因素并
優(yōu)化微波天線
選擇參數(shù)來(lái)尋找更合理的
選擇方法?! ?/div>
2019-06-11 07:25:18
你好,我是Vivado程序的新手,我在Vivado創(chuàng)建新項(xiàng)目時(shí)應(yīng)該選擇哪個(gè)板塊。在創(chuàng)建新項(xiàng)目時(shí),我可以選擇xc7z020clg484-1或xc7z045ffg900-2,但在Digilent網(wǎng)站
2019-03-28 06:27:19
你好我目前正在開(kāi)發(fā)Zynq系統(tǒng)。我想在開(kāi)發(fā)SDK或Plan Ahead時(shí)測(cè)量硬件使用(CPU)。任何回復(fù)將不勝感激謝謝。以上來(lái)自于谷歌翻譯以下為原文Hi, thereI am currently
2019-03-18 14:08:04
報(bào)表一選擇模板就彈出這個(gè)錯(cuò)誤,請(qǐng)教下。
2016-07-30 00:01:48
在Zynq教程書(shū)中,它提到system.mss可以在vivado SDK中打開(kāi),以獲取更多信息設(shè)備驅(qū)動(dòng)程序。但我無(wú)法在SDK中找到它。我使用的是2015.1版。另外,有沒(méi)有文件可以在SDK中教新手c / c ++編程? xilinx網(wǎng)站上的文檔不是很有幫助。謝謝,赫茲
2020-03-31 09:42:25
是否有人將 freertos sdk 與 lwip raw 一起使用?
我使用的 SDK 是 11 月 2 日(最新)的 1.3.0。
當(dāng)我使用這種組合時(shí),我遇到了 lwip
2023-06-12 08:54:36
這幾天在弄LWIP,照原子的視頻移植好了,但是感覺(jué)原子的demo不太好,改了太多,就想自己寫(xiě),調(diào)用API報(bào)錯(cuò),說(shuō)沒(méi)定義,我頭文件是包含了的,路徑添加也跟原子視頻里的一樣。。但就是不行,,嗚嗚。。搞得
2019-07-25 02:23:32
一、功能簡(jiǎn)介在window系統(tǒng)中將rtthread移植到zynq在sdk中實(shí)現(xiàn)無(wú)bsp的zynq工程調(diào)試在zynq中演示rtthread的shell功能二、配置需求三、移植步驟下載RT-Thread
2022-07-01 10:48:51
(BoardSupport Package),然后SDK上可以新建軟件工程,編寫(xiě)應(yīng)用程序,實(shí)現(xiàn)Zynq上Cortex A9的開(kāi)發(fā)。本節(jié)以zstar_ex50工程為例,演示如何將PL工程的PS硬件配置導(dǎo)出、在SDK新建一個(gè)
2019-09-25 09:43:18
Zynq,而是如何新建Zynq系統(tǒng)模塊、配置PS的參數(shù)、導(dǎo)出硬件、新建軟件工程并且在線板級(jí)運(yùn)行起來(lái)。流程很重要,大家在開(kāi)始的時(shí)候總要先走一遍流程了解開(kāi)發(fā)的全貌,然后再細(xì)細(xì)把玩,逐個(gè)精通。 2 新建
2019-09-30 12:57:32
Platform)選擇zstar_zynq_ps_wrapper_platform_0,點(diǎn)擊Next。Templates頁(yè)面中,選擇Hello World工程模板。點(diǎn)擊Finish完成工程創(chuàng)建。新建
2019-09-30 14:11:59
和新建SDK工程.pdf》。其中新建SDK工程名稱為GPIO_MIO_project。工程模板(AvailableTemplates)選擇空白應(yīng)用(Empty Application)即可。 3
2019-10-10 11:21:06
.pdf》。SDK中,新建Empty的模板工程,名稱為GPIO_EMIO_project。 5 EMIO控制編程展開(kāi)新建的工程GPIO_EMIO_project,選中文件夾src,單擊右鍵,彈出菜單中選擇
2019-10-12 17:35:16
/1XTQtP5LZAedkCwQtllAEyw提取碼:ld9c 1SDK在線運(yùn)行裸跑程序以zstar_ex50為例,演示如何將裸跑程序在Zstar板上在線運(yùn)行起來(lái)。點(diǎn)擊SDK的菜單Run -->Run
2019-10-25 14:58:09
的USB端口和Zstar板的JTAG插座)。使用5V電源給板子供電。參考文檔《玩轉(zhuǎn)Zynq-工具篇:SDK在線運(yùn)行裸跑程序.pdf》將當(dāng)前工程產(chǎn)生的.bit文件和.elf文件在Zstar板上運(yùn)行起來(lái)。打開(kāi)
2019-11-12 10:23:42
寫(xiě)使能開(kāi)關(guān)以及對(duì)應(yīng)通道的帶寬。5嵌入式軟件工程創(chuàng)建參考文檔《玩轉(zhuǎn)Zynq-工具篇:導(dǎo)出PS硬件配置和新建SDK工程.pdf》導(dǎo)出PS硬件工程,并打開(kāi)EDK新建一個(gè)HelloWorld的模板工程。本實(shí)例
2019-11-28 10:11:38
/fmcomms2/zed/fmcomms2_zed.sdk/system_top_hw_platform_0:對(duì)于定義的數(shù)據(jù)類型,值太大cc1:錯(cuò)誤:../../ zynq_f***l_bsp
2018-12-27 10:58:11
描述TIDA-00389 設(shè)計(jì)是一種經(jīng)過(guò)優(yōu)化的電源解決方案,適用于 Xilinx? Zynq? 7010 FPGA/SoC(屬于 Zynq? 7000 產(chǎn)品系列)。它面向 ADAS 應(yīng)用,在這
2018-11-19 15:00:01
針對(duì)蟻群算法運(yùn)行參數(shù)選取問(wèn)題,提出一種利用粒子群優(yōu)化算法對(duì)蟻群算法的運(yùn)行參數(shù)進(jìn)行優(yōu)化選擇的方法。將蟻群算法的運(yùn)行參數(shù)作為粒子群的位置信息,在算法迭代過(guò)程中使用
2009-04-22 08:42:34
28 DAC與數(shù)字電位器:在我的應(yīng)用中選擇哪種合適:摘要:本應(yīng)用筆記對(duì)數(shù)/模轉(zhuǎn)換器(DAC)和數(shù)字電位進(jìn)行了對(duì)比,傳統(tǒng)的數(shù)字電位器用于替代機(jī)械電位器。隨著分辨率的提高和功能的增
2009-09-28 15:13:25
23 LwIP無(wú)操作系統(tǒng)下的實(shí)驗(yàn)
本文詳細(xì)講述了LwIP在無(wú)操作系統(tǒng)支持環(huán)境下的API函數(shù)介紹及編程應(yīng)用。首先,介紹了RAW API的特點(diǎn)及優(yōu)缺點(diǎn),然后逐個(gè)介紹了LwIP提供的
2010-04-07 16:39:41
111 DAC與數(shù)字電位器:在我的應(yīng)用中選擇哪種合適?
摘要:本應(yīng)用筆記對(duì)數(shù)/模轉(zhuǎn)換器(DAC)和數(shù)字電位進(jìn)行了對(duì)比,傳統(tǒng)的數(shù)字電位器用于替代機(jī)械電
2008-09-12 00:01:40
1127 
文章結(jié)合數(shù)字示波器的幾個(gè)主要性能指標(biāo),對(duì)其實(shí)現(xiàn)信號(hào)完整性的能力進(jìn)行了分析,并提出了在測(cè)試過(guò)程中選擇適合數(shù)字示波器的參考依據(jù)。
2012-12-21 11:38:17
1777 LwIP編程指南,LwIP是Light Weight (輕型)IP協(xié)議,有無(wú)操作系統(tǒng)的支持都可以運(yùn)行。LwIP實(shí)現(xiàn)的重點(diǎn)是在保持TCP協(xié)議主要功能的基礎(chǔ)上減少對(duì)RAM 的占用,它只需十幾KB的RAM和40K左右的ROM就可以運(yùn)行,這使LwIP協(xié)議棧適合在低端的嵌入式系統(tǒng)中使用。
2015-11-09 18:28:03
47 LwIP協(xié)議詳解,LwIP是Light Weight (輕型)IP協(xié)議,有無(wú)操作系統(tǒng)的支持都可以運(yùn)行。LwIP實(shí)現(xiàn)的重點(diǎn)是在保持TCP協(xié)議主要功能的基礎(chǔ)上減少對(duì)RAM 的占用,它只需十幾KB的RAM和40K左右的ROM就可以運(yùn)行,這使LwIP協(xié)議棧適合在低端的嵌入式系統(tǒng)中使用。
2015-11-09 18:25:20
49 ,為IP子系統(tǒng)設(shè)計(jì)定義個(gè)名字 在IP子系統(tǒng)中,在中間的Diagram中選擇Add IP 在搜索頁(yè),輸入zynq找到ZYNQ7 Processing System IP 在Diagram頁(yè),點(diǎn)擊Run Block Automation,然后Run Block Automati
2017-02-07 20:42:29
956 
Zynq平臺(tái)運(yùn)行SDK程序錯(cuò)誤的解決辦法,具體的跟隨小編一起來(lái)了解一下。
2018-07-14 06:05:00
9361 在Vivado下完之前,先把Zynq的軟件編譯環(huán)境安裝好,可以用來(lái)重新編譯基于Zynq的Linux系統(tǒng),同時(shí)能寫(xiě)基于Zynq的C程序(其實(shí)Vivado中的SDK也能實(shí)現(xiàn))。
2017-02-10 15:54:12
5496 
本文介紹zynq中使用FreeRTOS的空閑鉤子函數(shù)時(shí)在SDK中的設(shè)置和一些說(shuō)明
2017-03-09 14:33:06
2981 
本教程介紹了如何使用μC/ OS BSP建立在ZYNQ基本應(yīng)用程序?使用Vivado -7000 ? IDE和賽靈思? SDK。在本教程中,您將使用Vivado IP集成器配置ZYNQ處理器系統(tǒng)以及
2017-11-17 15:06:01
9296 模板計(jì)算是一類重要的計(jì)算核心,廣泛存在于圖像和視頻處理以及大規(guī)??茖W(xué)和工程計(jì)算領(lǐng)域。但是,針對(duì)ARM64高性能處理器的模板計(jì)算性能的優(yōu)化研究還很少。為了實(shí)現(xiàn)典型模板計(jì)算核心在ARM64架構(gòu)多核
2017-11-21 14:50:59
1 ESP8266 SDK 開(kāi)發(fā)環(huán)境 本章主要從開(kāi)發(fā)環(huán)境搭建、工程模板建立、開(kāi)發(fā)流程說(shuō)明三個(gè)方面進(jìn)行,在開(kāi)發(fā)環(huán)境搭 建中,采用了 Eclipse+cygwin 的開(kāi)發(fā)環(huán)境,并在該開(kāi)發(fā)環(huán)境下建立了碁于
2017-12-07 14:42:20
15 針對(duì)支持向量機(jī)( SVM)中特征選擇和參數(shù)優(yōu)化對(duì)分類精度有較大影響,提出了一種改進(jìn)的基于粒子群優(yōu)化( PSO)的SVM特征選擇和參數(shù)聯(lián)合優(yōu)化算法(GPSO-SVM),使算法在提高分類精度的同時(shí)選取
2017-12-19 15:58:07
1 電源設(shè)計(jì)小貼士 37:折中選擇輸入電容紋波電流的線壓范圍
2018-08-08 02:03:00
6648 Zynq-7000 AP SoC硬件和軟件開(kāi)發(fā)流程中,用于嵌入式軟件開(kāi)發(fā)的工具就是Xilinx SDK。Xilinx SDK是一個(gè)基于Eclipse的IDE,內(nèi)含Xilinx提供的豐富的工具和軟件包
2020-05-31 08:40:00
3277 了解Express Logic用于Zynq-7000 All Programmable SoC的NetX高性能TCP-IP堆棧。
主題包括:用于Zynq的Eclipse IDE概述,使用Iperf開(kāi)源在SDK中設(shè)置和執(zhí)行NetX TCP-IP基準(zhǔn)演示..
2018-11-30 06:04:00
3447 在本視頻中,我們將學(xué)習(xí)如何使用Xilinx SDK啟動(dòng)電路板,利用每個(gè)驅(qū)動(dòng)程序提供的應(yīng)用示例并測(cè)試各種外設(shè)。
我們將詳細(xì)介紹Zynq DRAM測(cè)試,并了解如何利用它進(jìn)行測(cè)試。
2018-11-29 06:50:00
6077 了解如何在Zynq處理器上使用輕量級(jí)IP堆棧(lwIP)來(lái)實(shí)現(xiàn)網(wǎng)絡(luò)功能。
本次會(huì)議既包括獨(dú)立用例,也包括與流行的輕量級(jí)FreeRTOS操作系統(tǒng)的集成。
2018-11-27 06:17:00
6049 了解Xilinx SDK如何為您提供在Zynq全可編程器件上創(chuàng)建,開(kāi)發(fā),調(diào)試和部署嵌入式軟件應(yīng)用所需的所有工具。
該視頻為您提供了Xilinx SDK的全面高級(jí)概述。
2018-11-26 07:12:00
6830 了解如何使用Xilinx SDK創(chuàng)建Zynq引導(dǎo)映像。
我們將在通過(guò)Xilinx SDK創(chuàng)建Zynq引導(dǎo)映像時(shí)查看可以選擇/添加的引導(dǎo)參數(shù)和分區(qū)。
2018-11-23 06:24:00
4428 本文檔的主要內(nèi)容詳細(xì)介紹的是Zynq USP Rfsoc產(chǎn)品選擇指南資料免費(fèi)下載。
2019-02-15 11:51:57
17 本文檔的主要內(nèi)容詳細(xì)介紹的是zynq UltraScale MPSoC的產(chǎn)品選擇指南資料免費(fèi)下載
2019-02-15 11:51:59
15 在表面貼裝組件中,SMT模板是精確和可重復(fù)焊膏沉積的門戶。當(dāng)焊膏通過(guò)模板孔印刷時(shí),它會(huì)形成沉積物,將元件固定在適當(dāng)?shù)奈恢?,并在回流時(shí)將它們固定在基板上,通常是PCB。模板設(shè)計(jì) - 其成分和厚度,孔的大小和形狀 - 最終決定了沉積物的尺寸,形狀和位置,這對(duì)于確保高產(chǎn)量的裝配過(guò)程至關(guān)重要。
2019-07-30 09:13:17
6511 本文檔的主要內(nèi)容詳細(xì)介紹的是XILINX中的zynq ultrascale plus產(chǎn)品選擇指南。
2020-12-31 17:30:53
5 初學(xué) Zynq 的時(shí)候,都是按照慣例打開(kāi) Vivado 軟件,然后實(shí)現(xiàn) Zynq 可編程邏輯硬件部分PL的設(shè)置后,把硬件部署導(dǎo)出,再打開(kāi) SDK 進(jìn)行 ARM 核的軟件部分 PS 編程設(shè)計(jì),最后再將
2022-02-08 11:48:37
2198 
。如圖2.1所示,在相對(duì)較高層次對(duì)比了三種器件。Zynq MPSoC的PS部分比Zynq的PS部分面積更大,也更復(fù)雜。本章,將介紹這三種器件的特點(diǎn)。 2.1 技術(shù)時(shí)間線 進(jìn)一步介紹之前,需要指出這三種
2021-04-02 17:20:14
18829 
Processor is ready. Configure programable logic.在新專欄 Rapid TCP/IP on Zynq 中,將圍繞 Xilinx Zynq 系列芯片,從 SDK 驅(qū)動(dòng),PS-...
2022-02-07 10:59:19
1 用于從日歷視圖中選擇單個(gè)日期的獨(dú)立和諧小部件。 這是一個(gè)相當(dāng)大的控件,因此在布局中給它足夠的空間是明智的。在小型設(shè)備上,建議使用對(duì)話、全屏切片或?qū)S霉δ堋?b class="flag-6" style="color: red">在平板電腦等較大的設(shè)備上,不建議全屏顯示
2022-03-28 10:39:57
2 摘要:介紹了在控制系統(tǒng)中選擇PLC的一般方法,詳細(xì)說(shuō)明了在PLC機(jī)型的多樣性,以及在PLC的輸入輸出點(diǎn)數(shù)功能等方面作如何選擇。
2022-11-08 09:28:04
1708 AN3384_基于microcontrollers接口的LwIP在應(yīng)用編程實(shí)現(xiàn)
2022-11-24 08:31:42
0 本文介紹使用Xilinx?SDK軟件查看當(dāng)前Zynq?SoC啟動(dòng)模式的步驟
2023-07-07 14:15:00
3283 
然而,Samtec Inc.和Phoenix Contact的一項(xiàng)研究表明,通過(guò)優(yōu)化焊膏模板的開(kāi)孔形狀,設(shè)計(jì)師就可以選擇已廣泛提供的、價(jià)格更低的、共面度為0.15 mm的連接器來(lái)與更精細(xì)的0.10
2024-01-02 15:33:25
585 
評(píng)論