資料介紹
1 引言
視頻采集系統(tǒng)是數(shù)字圖像獲取的最基本手段,是進行數(shù)字圖像處理、多媒體和網(wǎng)絡傳輸?shù)那疤?,它可為各種圖像處理算法提供待處理的原始數(shù)字圖像和算法驗證平臺。隨著圖像數(shù)字化處理技術的高速發(fā)展,對圖像采集的要求也越來越高,這包括對采集圖像的速度、主觀質(zhì)量、靈活性等等的要求。針對這種發(fā)展的趨勢,設計了一種基于CPLD和DSP器件的多分辨率圖像采集處理系統(tǒng),重點介紹了CPLD在采集過程中邏輯控制的靈活應用。
2 系統(tǒng)方案設計
根據(jù)系統(tǒng)要求,采取了獨立采集法,采用專用圖像采集芯片自動完成圖像的采集,除了對采集模式進行設定外,處理器不參與采集過程,這種方法的特點是不占用CPU的時間、實時性好、適合活動圖像的采集。系統(tǒng)設計流程如下:DSP發(fā)開始采集指令,A./D開始采集,將A/D輸出的控制、狀態(tài)信號接入CPLD,由CPLD控制將轉換后的數(shù)字信號存儲到高速大容量SRAM(ODD和EVEN)中,直到一幀圖像數(shù)據(jù)存儲完畢后,其間CPLD產(chǎn)生SRAM地址、SRAM讀寫信號、中斷信號、總線切換信號等等;CPLD交出總線控制權,DSP占用總線從SRAM中讀出圖像數(shù)據(jù)進行處理。限于篇幅,本文重點介紹CPLD在數(shù)據(jù)采集中的靈活設計。系統(tǒng)結構如下圖所示:

圖1:系統(tǒng)結構框圖
3 系統(tǒng)硬件設計
本系統(tǒng)DSP采用TI公司生產(chǎn)的54x系列中的TMS320VC5416,CPLD是ALTERA公司MAX7000系列中的EPM7128A。A/D芯片選用飛利浦公司出品的SAA7111A視頻A/D轉換芯片,這里利用DSP多通道緩沖串行口McBSP來模擬I2C總線時序?qū)AA7111A進行初始化。
3.1 數(shù)據(jù)采集的邏輯功能設計
本設計方案通過利用CPLD控制視頻采集芯片SAA7111A實現(xiàn)行、場數(shù)據(jù)延時[2],并分奇、偶場數(shù)據(jù)分離存放,DSP選擇讀取采集到的奇、偶場數(shù)據(jù)統(tǒng)一或分別進行處理,從而得到多分辨率圖像數(shù)據(jù)。將SAA7111A產(chǎn)生的控制信號和狀態(tài)信號與CPLD連接,即把垂直同步信號VREF、水平同步信號HREF、奇偶場標志信號RTS0、片選信號CE、場同步信號VS、象素同步信號LLC2等連接到CPLD上,CPLD通過這些控制和狀態(tài)信號進行譯碼和產(chǎn)生存儲地址等操作。垂直同步信號VREF的兩個正脈沖之間為掃描一幀(幀掃描方式)或一場(場掃描方式)的定時,即完整的一幀或一場圖像在兩個正脈沖之間掃描完。水平同步信號HREF為掃描該幀或該場圖像中各行象素的定時,即高電平時為掃描一行象素的有效時間。若當前圖像窗口大小為640×480,則在VREF兩個正脈沖之間有480個HREF的正脈沖,即480行;在每個HREF正脈沖期間有640個LLC2正脈沖,即每行640個象素,即VREF、HREF、LLC2這三個同步信號之間的關系。
為了體現(xiàn)本系統(tǒng)多分辨率的特點,需要改變SAA7111A的默認采樣分辨率,通過CPLD的邏輯控制就可以得到多分辨率圖像數(shù)據(jù)。本文選擇從默認分辨率720×625到設定分辨率640×480的采集,因此就需要進行、場延遲,舍棄部分像素。通過寫SAA7111A中I2C寄存器行同步開始寄存器(子地址06)和行同步結束寄存器(子地址07)可以直接控制行同步有效時間,因此可以省略行延遲電路設計,而場延遲是在CPLD中實現(xiàn)。
視頻采集系統(tǒng)是數(shù)字圖像獲取的最基本手段,是進行數(shù)字圖像處理、多媒體和網(wǎng)絡傳輸?shù)那疤?,它可為各種圖像處理算法提供待處理的原始數(shù)字圖像和算法驗證平臺。隨著圖像數(shù)字化處理技術的高速發(fā)展,對圖像采集的要求也越來越高,這包括對采集圖像的速度、主觀質(zhì)量、靈活性等等的要求。針對這種發(fā)展的趨勢,設計了一種基于CPLD和DSP器件的多分辨率圖像采集處理系統(tǒng),重點介紹了CPLD在采集過程中邏輯控制的靈活應用。
2 系統(tǒng)方案設計
根據(jù)系統(tǒng)要求,采取了獨立采集法,采用專用圖像采集芯片自動完成圖像的采集,除了對采集模式進行設定外,處理器不參與采集過程,這種方法的特點是不占用CPU的時間、實時性好、適合活動圖像的采集。系統(tǒng)設計流程如下:DSP發(fā)開始采集指令,A./D開始采集,將A/D輸出的控制、狀態(tài)信號接入CPLD,由CPLD控制將轉換后的數(shù)字信號存儲到高速大容量SRAM(ODD和EVEN)中,直到一幀圖像數(shù)據(jù)存儲完畢后,其間CPLD產(chǎn)生SRAM地址、SRAM讀寫信號、中斷信號、總線切換信號等等;CPLD交出總線控制權,DSP占用總線從SRAM中讀出圖像數(shù)據(jù)進行處理。限于篇幅,本文重點介紹CPLD在數(shù)據(jù)采集中的靈活設計。系統(tǒng)結構如下圖所示:

圖1:系統(tǒng)結構框圖
3 系統(tǒng)硬件設計
本系統(tǒng)DSP采用TI公司生產(chǎn)的54x系列中的TMS320VC5416,CPLD是ALTERA公司MAX7000系列中的EPM7128A。A/D芯片選用飛利浦公司出品的SAA7111A視頻A/D轉換芯片,這里利用DSP多通道緩沖串行口McBSP來模擬I2C總線時序?qū)AA7111A進行初始化。
3.1 數(shù)據(jù)采集的邏輯功能設計
本設計方案通過利用CPLD控制視頻采集芯片SAA7111A實現(xiàn)行、場數(shù)據(jù)延時[2],并分奇、偶場數(shù)據(jù)分離存放,DSP選擇讀取采集到的奇、偶場數(shù)據(jù)統(tǒng)一或分別進行處理,從而得到多分辨率圖像數(shù)據(jù)。將SAA7111A產(chǎn)生的控制信號和狀態(tài)信號與CPLD連接,即把垂直同步信號VREF、水平同步信號HREF、奇偶場標志信號RTS0、片選信號CE、場同步信號VS、象素同步信號LLC2等連接到CPLD上,CPLD通過這些控制和狀態(tài)信號進行譯碼和產(chǎn)生存儲地址等操作。垂直同步信號VREF的兩個正脈沖之間為掃描一幀(幀掃描方式)或一場(場掃描方式)的定時,即完整的一幀或一場圖像在兩個正脈沖之間掃描完。水平同步信號HREF為掃描該幀或該場圖像中各行象素的定時,即高電平時為掃描一行象素的有效時間。若當前圖像窗口大小為640×480,則在VREF兩個正脈沖之間有480個HREF的正脈沖,即480行;在每個HREF正脈沖期間有640個LLC2正脈沖,即每行640個象素,即VREF、HREF、LLC2這三個同步信號之間的關系。
為了體現(xiàn)本系統(tǒng)多分辨率的特點,需要改變SAA7111A的默認采樣分辨率,通過CPLD的邏輯控制就可以得到多分辨率圖像數(shù)據(jù)。本文選擇從默認分辨率720×625到設定分辨率640×480的采集,因此就需要進行、場延遲,舍棄部分像素。通過寫SAA7111A中I2C寄存器行同步開始寄存器(子地址06)和行同步結束寄存器(子地址07)可以直接控制行同步有效時間,因此可以省略行延遲電路設計,而場延遲是在CPLD中實現(xiàn)。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 一種機載高分辨率圖像實時壓縮系統(tǒng)的設計資料說明 8次下載
- 多分辨率圖像實時采集系統(tǒng)的FPGA邏輯設計 9次下載
- 如何使用高分辨率面陣CCD設計圖像采集系統(tǒng)的論文說明 8次下載
- 關于邊緣特征點的多分辨率圖像拼接研究資料下載.pdf 0次下載
- 序列圖像超分辨率重建 0次下載
- 單幅模糊圖像超分辨率盲重建 1次下載
- 多分辨率圖像實時采集系統(tǒng)的FPGA邏輯設計 6次下載
- 序列圖像超分辨率重建算法研究
- 基于POCS算法的圖像超分辨率重建
- 超高分辨率圖像實時顯示系統(tǒng)設計
- 多分辨率多傳感器動態(tài)數(shù)據(jù)的融合和應用
- 高速高分辨率數(shù)據(jù)采集系統(tǒng)
- 基于多分辨率的H.264多參考幀運動估計算法
- 基于小波多分辨率分析的信號濾波研究
- 超分辨率圖像重建方法研究
- 鏡頭分辨率如何匹配工業(yè)相機的分辨率 248次閱讀
- 智多晶多分辨率HDMI傳輸Demo概述 1k次閱讀
- 圖像采集卡在工業(yè)環(huán)境中的應用:高分辨率圖像的高速應用 884次閱讀
- 基于CNN的圖像超分辨率示例 1.6k次閱讀
- 分辨率是什么設備的主要性能 3.4k次閱讀
- 鏡頭分辨率簡述 1.9k次閱讀
- 淺談相機的圖像分辨率 4.1k次閱讀
- 關于峰峰值分辨率還是有效分辨率你了解了么? 1.7k次閱讀
- 單張圖像超分辨率和立體圖像超分辨率的相關工作 1.9k次閱讀
- 基于多分辨率分析的配網(wǎng)臺區(qū)戶變關系辨識法研究與應用 893次閱讀
- 如何通過過采樣的方式提高有效位分辨率 7.6k次閱讀
- 基于FPGA的高分辨率高刷新率圖像采集系統(tǒng)設計 1.6k次閱讀
- 首個集成人臉超分辨率和特征點定位的端到端系統(tǒng) 7.7k次閱讀
- 基于DSP和CMOS圖像傳感器的實時圖像采集系統(tǒng)的實現(xiàn)方案 3.4k次閱讀
- 基于DSP的最小圖像采集處理系統(tǒng)設計 2.7k次閱讀
下載排行
本周
- 1MDD品牌三極管BC807數(shù)據(jù)手冊
- 3.00 MB | 次下載 | 免費
- 2MDD品牌三極管BC817數(shù)據(jù)手冊
- 2.51 MB | 次下載 | 免費
- 3MDD品牌三極管D882數(shù)據(jù)手冊
- 3.49 MB | 次下載 | 免費
- 4MDD品牌三極管MMBT2222A數(shù)據(jù)手冊
- 3.26 MB | 次下載 | 免費
- 5MDD品牌三極管MMBTA56數(shù)據(jù)手冊
- 3.09 MB | 次下載 | 免費
- 6MDD品牌三極管MMBTA92數(shù)據(jù)手冊
- 2.32 MB | 次下載 | 免費
- 7STM32G474 HRTIME PWM 丟波問題分析與解決
- 1.00 MB | 次下載 | 3 積分
- 8新能源電動汽車高壓線束的銅鋁連接解決方案
- 2.71 MB | 次下載 | 2 積分
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費
- 2NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 3PC5502負載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 22次下載 | 免費
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8蘇泊爾DCL6909(即CHK-S009)單芯片電磁爐原理圖資料
- 0.08 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191439次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論