資料介紹
將具有信號處理功能的FPGA與現(xiàn)實(shí)世界相連接,需要使用模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器(DAC)
一旦執(zhí)行特定任務(wù),F(xiàn)PGA系統(tǒng)必須與現(xiàn)實(shí)世界相連接,而所有工程師都知道現(xiàn)實(shí)世界是以模擬信號而非數(shù)字信號運(yùn)轉(zhuǎn)的。這意味著需要在模擬信號域與數(shù)字信號域之間進(jìn)行轉(zhuǎn)換。針對手頭工作選擇恰當(dāng)?shù)腇PGA時(shí),用戶面臨著林林總總的選擇,在為系統(tǒng)選擇正確的ADC或DAC時(shí)也是如此,玲瑯滿目。
選擇時(shí)首先要確定轉(zhuǎn)換信號所需的采樣頻率。這個(gè)參數(shù)不僅將影響轉(zhuǎn)換器的選擇,同時(shí)也會(huì)影響對FPGA的選擇,這樣才能確保器件能夠滿足所需的處理速度及邏輯封裝要求。轉(zhuǎn)換器的采樣頻率至少為信號采樣頻率的2倍。因此,如果信號的采樣頻率為50MHz,則轉(zhuǎn)換器采樣頻率至少應(yīng)為100MHz。否則,已轉(zhuǎn)換的信號將引起自身混疊,導(dǎo)致信號無法正確表示。但混疊并不總是一件壞事情;事實(shí)上,如果轉(zhuǎn)換器的帶寬足夠高,那么用戶可以利用混疊將信號混疊至可用的帶寬。
ADC與DAC的關(guān)鍵參數(shù)
我們可采用多種不同方法來構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。最常見的方法包括閃存、斜坡(Ramp)以及逐次逼近等。
1,閃存轉(zhuǎn)換器以速度快著稱,其使用一系列可擴(kuò)展的模擬比較器對輸入電壓和參考電壓進(jìn)行比較;ADC利用這些比較器的輸出來確定數(shù)字代碼。
2,斜坡轉(zhuǎn)換器可利用連接至DAC且可自由運(yùn)行的計(jì)數(shù)器,對DAC輸出/輸入電壓進(jìn)行比較。當(dāng)二者相等時(shí),保持計(jì)數(shù)不變。
3,逐次逼近轉(zhuǎn)換器(SAR)是斜坡轉(zhuǎn)換器的另一種形式,其可利用DAC和比較器來處理模擬輸入信號。但SAR轉(zhuǎn)換器并非執(zhí)行累計(jì)計(jì)數(shù),而是通過判斷計(jì)數(shù)的模擬表示是否高于或低于輸入信號,并采用試錯(cuò)法(trial-and-error)來確定數(shù)字代碼。
此外,數(shù)模轉(zhuǎn)換器(DAC)也可以采用若干種方法來實(shí)現(xiàn),最常見的方法包括二進(jìn)制加權(quán)、R-2R梯形網(wǎng)絡(luò)、脈寬調(diào)制。
4,二進(jìn)制加權(quán)是速度最快的DAC架構(gòu)之一。這些器件可將各邏輯比特的不同轉(zhuǎn)換結(jié)果進(jìn)行匯總。例如,電阻DAC將根據(jù)電流代碼來導(dǎo)通或切斷這些電阻。
5,R-2R梯形轉(zhuǎn)換器采用阻值為R-2R的級聯(lián)電阻結(jié)構(gòu)。由于可以輕松生成并匹配高精度電阻,因而這類DAC的精度比二進(jìn)制加權(quán)轉(zhuǎn)換器更高。
6,脈寬調(diào)制(PWM)是最簡單的DAC結(jié)構(gòu)類型,可通過簡單的低通模擬濾波器傳遞脈寬調(diào)制波形。這些器件通常應(yīng)用于電機(jī)控制領(lǐng)域,但它們也可作為Σ-Δ轉(zhuǎn)換器的基礎(chǔ)。
眾多專家級器件(specialist device)的制造商已成功開發(fā)其自有的內(nèi)部轉(zhuǎn)換架構(gòu),可根據(jù)用途盡可能提供適用于特定領(lǐng)域的最佳性能。每種器件在轉(zhuǎn)換速度、精度以及分辨率方面都各具優(yōu)劣勢。在選擇FPGA時(shí),您需要考慮I/O數(shù)量、所支持的I/O標(biāo)準(zhǔn)、時(shí)鐘管理、邏輯資源和存儲(chǔ)器,以及其它與器件類型相關(guān)的具體參數(shù):最高采樣頻率、信噪比(SNR)、無雜散動(dòng)態(tài)范圍(SFDR)以及有效位數(shù)(ENOB)等。
一旦執(zhí)行特定任務(wù),F(xiàn)PGA系統(tǒng)必須與現(xiàn)實(shí)世界相連接,而所有工程師都知道現(xiàn)實(shí)世界是以模擬信號而非數(shù)字信號運(yùn)轉(zhuǎn)的。這意味著需要在模擬信號域與數(shù)字信號域之間進(jìn)行轉(zhuǎn)換。針對手頭工作選擇恰當(dāng)?shù)腇PGA時(shí),用戶面臨著林林總總的選擇,在為系統(tǒng)選擇正確的ADC或DAC時(shí)也是如此,玲瑯滿目。
選擇時(shí)首先要確定轉(zhuǎn)換信號所需的采樣頻率。這個(gè)參數(shù)不僅將影響轉(zhuǎn)換器的選擇,同時(shí)也會(huì)影響對FPGA的選擇,這樣才能確保器件能夠滿足所需的處理速度及邏輯封裝要求。轉(zhuǎn)換器的采樣頻率至少為信號采樣頻率的2倍。因此,如果信號的采樣頻率為50MHz,則轉(zhuǎn)換器采樣頻率至少應(yīng)為100MHz。否則,已轉(zhuǎn)換的信號將引起自身混疊,導(dǎo)致信號無法正確表示。但混疊并不總是一件壞事情;事實(shí)上,如果轉(zhuǎn)換器的帶寬足夠高,那么用戶可以利用混疊將信號混疊至可用的帶寬。
ADC與DAC的關(guān)鍵參數(shù)
我們可采用多種不同方法來構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。最常見的方法包括閃存、斜坡(Ramp)以及逐次逼近等。
1,閃存轉(zhuǎn)換器以速度快著稱,其使用一系列可擴(kuò)展的模擬比較器對輸入電壓和參考電壓進(jìn)行比較;ADC利用這些比較器的輸出來確定數(shù)字代碼。
2,斜坡轉(zhuǎn)換器可利用連接至DAC且可自由運(yùn)行的計(jì)數(shù)器,對DAC輸出/輸入電壓進(jìn)行比較。當(dāng)二者相等時(shí),保持計(jì)數(shù)不變。
3,逐次逼近轉(zhuǎn)換器(SAR)是斜坡轉(zhuǎn)換器的另一種形式,其可利用DAC和比較器來處理模擬輸入信號。但SAR轉(zhuǎn)換器并非執(zhí)行累計(jì)計(jì)數(shù),而是通過判斷計(jì)數(shù)的模擬表示是否高于或低于輸入信號,并采用試錯(cuò)法(trial-and-error)來確定數(shù)字代碼。
此外,數(shù)模轉(zhuǎn)換器(DAC)也可以采用若干種方法來實(shí)現(xiàn),最常見的方法包括二進(jìn)制加權(quán)、R-2R梯形網(wǎng)絡(luò)、脈寬調(diào)制。
4,二進(jìn)制加權(quán)是速度最快的DAC架構(gòu)之一。這些器件可將各邏輯比特的不同轉(zhuǎn)換結(jié)果進(jìn)行匯總。例如,電阻DAC將根據(jù)電流代碼來導(dǎo)通或切斷這些電阻。
5,R-2R梯形轉(zhuǎn)換器采用阻值為R-2R的級聯(lián)電阻結(jié)構(gòu)。由于可以輕松生成并匹配高精度電阻,因而這類DAC的精度比二進(jìn)制加權(quán)轉(zhuǎn)換器更高。
6,脈寬調(diào)制(PWM)是最簡單的DAC結(jié)構(gòu)類型,可通過簡單的低通模擬濾波器傳遞脈寬調(diào)制波形。這些器件通常應(yīng)用于電機(jī)控制領(lǐng)域,但它們也可作為Σ-Δ轉(zhuǎn)換器的基礎(chǔ)。
眾多專家級器件(specialist device)的制造商已成功開發(fā)其自有的內(nèi)部轉(zhuǎn)換架構(gòu),可根據(jù)用途盡可能提供適用于特定領(lǐng)域的最佳性能。每種器件在轉(zhuǎn)換速度、精度以及分辨率方面都各具優(yōu)劣勢。在選擇FPGA時(shí),您需要考慮I/O數(shù)量、所支持的I/O標(biāo)準(zhǔn)、時(shí)鐘管理、邏輯資源和存儲(chǔ)器,以及其它與器件類型相關(guān)的具體參數(shù):最高采樣頻率、信噪比(SNR)、無雜散動(dòng)態(tài)范圍(SFDR)以及有效位數(shù)(ENOB)等。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 硬件工程師的前途怎么樣 3次下載
- pcb工程師網(wǎng)名大全
- pcb工程師
- pcb軟件工程師
- pcb工程師可以自學(xué)嘛
- 工程師是怎么挑選最佳巧克力的?資料下載
- 實(shí)用電氣工程師手冊(上冊) 0次下載
- 實(shí)用電氣工程師手冊(下冊) 0次下載
- FPGA與高速ADC和DAC的配合使用方法 44次下載
- 工程師創(chuàng)新設(shè)計(jì)之FPGA開發(fā) 0次下載
- FPGA_51_I2C_ADC_DAC 0次下載
- FPGA_52_I2C_ADC_DAC 0次下載
- 為軟件工程師揭開FPGA的神秘面紗 191次下載
- ADC/DAC應(yīng)用設(shè)計(jì)寶典(電子工程師必備)
- FPGA工程師面試試題集錦
- fpga工程師前景如何 4.8k次閱讀
- 如何使用FPGA驅(qū)動(dòng)并行ADC和并行DAC芯片 8.3k次閱讀
- 詳解ADC和DAC的基本架構(gòu) 9.4k次閱讀
- 硬件工程師設(shè)計(jì)100道問答分享 6.1w次閱讀
- 什么是FPGA工程師的核心競爭力 4.8k次閱讀
- 關(guān)于高速ADC和DAC與FPGA的配合使用淺析 1.2w次閱讀
- FPGA工程師的成長軌跡分析 8.5k次閱讀
- fpga就業(yè)怎么樣_fpga工程師是青春飯嗎_fpga工程師發(fā)展前景 5.5w次閱讀
- ic設(shè)計(jì)工程師選取fpga的幾點(diǎn)建議 8.7k次閱讀
- 工程師對于有關(guān)FPGA項(xiàng)目的九大感言 1.5k次閱讀
- 讓DSP工程師轉(zhuǎn)行FPGA開發(fā)的兩大理由 6.9k次閱讀
- 一個(gè)合格FPGA 工程師的基本要求 5.5k次閱讀
- 工程師必讀:ADC/DAC設(shè)計(jì)經(jīng)典問答 5k次閱讀
- FPGA工程師:如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)? 1.4w次閱讀
- 數(shù)字工程師與EMC的糾葛 1.2k次閱讀
下載排行
本周
- 1ECM96智能電測儀表使用說明書
- 3.41 MB | 7次下載 | 10 積分
- 2ECM72智能電測儀表使用說明書
- 2.07 MB | 2次下載 | 10 積分
- 3WD1117產(chǎn)品規(guī)格書
- 763.67 KB | 2次下載 | 免費(fèi)
- 4高密度配線架面板
- 341.13 KB | 次下載 | 免費(fèi)
- 5PT2041B 單觸控單輸出 IC規(guī)格書
- 0.82 MB | 次下載 | 免費(fèi)
- 6SA518 UV雙頻無線數(shù)據(jù)語音對講模塊 規(guī)格書
- 537.99 KB | 次下載 | 免費(fèi)
- 7WD3410產(chǎn)品規(guī)格書
- 2.10 MB | 次下載 | 免費(fèi)
- 8F-18模塊說明
- 174.24 KB | 次下載 | 免費(fèi)
本月
- 1ECM96智能電測儀表使用說明書
- 3.41 MB | 7次下載 | 10 積分
- 2矽力杰 Silergy SY7215A 同步升壓調(diào)節(jié)器 規(guī)格書 Datasheet 佰祥電子
- 1.12 MB | 5次下載 | 免費(fèi)
- 3WTK6900FC 鼾聲識別功能說明書V1
- 2.04 MB | 4次下載 | 免費(fèi)
- 4SY50655 用于高輸入電壓應(yīng)用的偽固定頻率SSR反激式穩(wěn)壓器英文資料
- 1.01 MB | 3次下載 | 免費(fèi)
- 5ECM72智能電測儀表使用說明書
- 2.07 MB | 2次下載 | 10 積分
- 6華潤微 CRTE280P06L2-G -60V Trench P-MOSFET 技術(shù)參數(shù)與應(yīng)用解析
- 1.83 MB | 2次下載 | 免費(fèi)
- 7IP5356H_G3?支持高壓SCP/PD3.0等全協(xié)議并集成USB2.0智能監(jiān)測的移動(dòng)電源 SOC
- 2.75 MB | 2次下載 | 免費(fèi)
- 8WD1117產(chǎn)品規(guī)格書
- 763.67 KB | 2次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233095次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191469次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183360次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81606次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73832次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論