資料介紹
第一部分:供電電路原理
供電部分原理圖如圖1-1所示:

圖1-1
從圖1-1中可知道供電有+5V、+3.3V、+1.5V三種,其中每個電源均有0.1μF的旁路電容,將電源中的高頻串?dāng)_旁路到地,防止高頻信號通過電源串?dāng)_到其它模塊中。同時還能將電源本身的工頻干擾濾除。
值得注意的是:在布線的時候,經(jīng)退藕電容退藕后的電源輸出點應(yīng)該盡量緊靠芯片的電源引腳進(jìn)行供電,過長的引線有可能重新變成干擾接收天線,導(dǎo)致退藕效果消失。如果無法讓每個退藕后的電源輸出點均緊靠芯片的電源引腳,那么可以采用分別退藕的方法,即分別盡量緊靠每個芯片的電源引腳點接入退藕電容進(jìn)行退藕,這也解釋了為什么圖1-1的3.3V電源有兩個退藕輸出點。
電機(jī)驅(qū)動電路原理如圖2-1所示:

圖2-1
圖2-1中Header 4X2為4排2列插針,F(xiàn)M0~3為FPGA芯片I/O輸出口,加入的插針給予一個可動的機(jī)制,在需要使用時才用跳線帽進(jìn)行相連,提高I/O口的使用效率。
RES5是五端口排阻,內(nèi)部集成了4個等阻值且一端公共連接的電阻,PIN 1是公共端,PIN2~5為排阻的輸出端,排阻原理圖如圖2-2所示:

圖2-2
該排阻公共端接電源,即上拉電阻形式,作用是增強(qiáng)FPGA芯片I/O口(以下簡稱I/O口)的驅(qū)動能力,實際上就是增加I/O輸出高電平時輸出電流的大小。當(dāng)I/O輸出高電平時,+5V電源經(jīng)排阻與IN1~4相連,相當(dāng)于為I/O提供一個額外的電流輸出源,從而提高驅(qū)動能力。當(dāng)I/O輸出低電平時,可將I/O近似看做接地,而IN1~4因與I/O由導(dǎo)線直接相連,因此直接接受了I/O的低電平輸出信號。此時,+5V電源經(jīng)排阻R、I/O內(nèi)部電路(電阻近似為零)后接地,因此該路的電流不能大于I/O的拉電流(Ii)最大值,有公式2-1:

由公式2-2可以得出排阻的取值范圍。
該上拉電阻除了提高驅(qū)動能力外,還有一個作用,就是進(jìn)行電平轉(zhuǎn)換。經(jīng)查,ULN2003的接口邏輯為:5V-TTL, 5V-CMOS邏輯。而在3.3V供電的情況下,I/O口可以提供3.3V-LVTTL,3.3V-LVCMOS,3.3V-PCI和SSTL-3接口邏輯電平。因此,需要外接5V的上拉電阻將I/O電平規(guī)格變成5V電平邏輯。
芯片ULN2003內(nèi)部集成7組達(dá)林頓管,專門用于提高驅(qū)動電流,芯片引腳間邏輯如圖2-3所示:

圖2-3

圖2-4
由于I/O電流遠(yuǎn)遠(yuǎn)不足以驅(qū)動電機(jī),因此需要外接該芯片驅(qū)動電機(jī),ULN2003內(nèi)部集成的達(dá)林頓管電路如圖2-4所示。達(dá)林頓管的形式具有將弱點信號轉(zhuǎn)化成強(qiáng)電信號的特點,I/O電平邏輯從PIN IN輸入,通過達(dá)林頓管控制PIN 9(COMMON)端輸入的強(qiáng)電信號按照I/O信號規(guī)律變化。值得注意的是:ULN2003輸出邏輯將與輸入邏輯相反,編程時應(yīng)該注意該特點。
RES6是六端口排阻,內(nèi)部集成了5個等阻值且一端公共連接的電阻,PIN 1是公共端,PIN2~6為排阻的輸出端,原理圖與接法說明可參考上述圖2-2,排阻取值范圍計算參見公式2-2,此處不再贅述。值得注意的是:RES6的PIN 1與PIN 2相連,是因為多出了一個不使用的電阻,為了避免PIN 2懸空,因此將PIN 2與PIN 1(公共端)相連,即PIN 2對應(yīng)的電阻被短路,從而既避免的懸空的引腳,又能使該電阻失效。
第三部分:電機(jī)指示燈電路原理
電機(jī)指示燈電路如圖3-1所示:

圖3-1
電機(jī)部分指示燈用于指示各路信號的邏輯電平狀態(tài),其中R106~109為限流電阻,防止發(fā)光二極管因電流過大燒毀。值得注意的是:該指示燈的發(fā)光二極管接成共陽極,由M0~3信號端口產(chǎn)生低電平點亮對應(yīng)的二極管,而ULN2003的OUT與IN邏輯電平相反,因此對于I/O口FM0~3來說,輸出高電平就能點亮對應(yīng)的發(fā)光二極管,例如:FM0輸出高電平,則對應(yīng)LD17點亮,編程時應(yīng)注意此電路將I/O實際邏輯反相了兩次,對應(yīng)關(guān)系為I/O口輸出哪路高電平則對應(yīng)點亮哪路指示燈。
第四部分:時鐘電路原理
時鐘電路如圖4-1所示:

圖4-1
采用50Mhz有源晶振產(chǎn)生時鐘信號,接法采用有源晶振的典型接法:PIN 1懸空,PIN 2接地,PIN 3輸出時鐘信號,PIN 4接電源。由于FPGA的I/O供電為3.3V,而時鐘電路產(chǎn)生的時鐘信號要由I/O口接收,因此時鐘信號最大值不能超過3.3V,故時鐘電路電源采用3.3V供電。
第五部分:FPGA部分電路原理
FPGA部分電路原理圖如圖5-1所示:

圖5-1
Header 18X2為18排2列排陣,兩組排陣分別與PIN口、3.3V電源、數(shù)字地相連,提供了可動的機(jī)制,使得PIN口可根據(jù)需要用排線與目標(biāo)相連,打到信號傳輸?shù)哪康?。?.3V電源以及數(shù)字地針口則可以根據(jù)需要,用排線為目標(biāo)提供邏輯高電平或邏輯低電平。
U21D為FPGA芯片的時鐘信號接收部分,通過網(wǎng)絡(luò)標(biāo)號“CLK0~3”與對應(yīng)的時鐘信號端口相連。
U21C為FPGA芯片的供電及接地部分,含有“GND”字樣的是“地”端口,與數(shù)字地相連,VCCIO1~4為I/O口供電端口,采用3.3V電源供電,通過網(wǎng)絡(luò)標(biāo)號“+3.3V”與3.3V電源端口相連。VCCA_PLL1、VCCA_PLL2、VCCINT為內(nèi)部運(yùn)算器和輸入緩沖區(qū)的供電端口,采用1.5V電源供電,通過網(wǎng)絡(luò)標(biāo)號“+1.5V”與1.5V電源端口相連。
U21B為JTAG與AS下載部分,TMS、TCK、TD1、TD0分別為JATAG下載方式的模式選擇端、時鐘信號端、數(shù)據(jù)輸入端、數(shù)據(jù)輸出端。DATA0為AS下載的數(shù)據(jù)端口,MSEL0、MSEL1、nCE、nCEO、CONF_ DONE、nCONFIG、nSTATUS端口按照典型接法相連。值得注意的是:無論AS還是JTAG都是通過JTAG標(biāo)準(zhǔn)通訊,AS下載一般是下載POF到PROM(flash)里,重新上電仍然可以加載,JTAG下載是通過JTAG口將sof文件直接下載到FPGA內(nèi),一般是臨時調(diào)試用的,掉電就丟失了。
U22是電可擦除ROM,用于存放AS下載后的數(shù)據(jù),使得FPGA的程序段掉電也能得以保存,DATA端是數(shù)據(jù)讀取端,用于讀取ROM內(nèi)數(shù)據(jù)。DCLK為時鐘端口,用于接收時鐘信號進(jìn)行同步傳輸。nCS是片選端口,用于接收片選信號表示對該芯片進(jìn)行通訊。ASDI為AS下載數(shù)據(jù)輸入端,用于接收AS下載數(shù)據(jù)。VCC與GND分別為電源端口與地端口,分別接3.3V與數(shù)字地。
- 人形機(jī)器人電機(jī)驅(qū)動和傳感報告 737次下載
- 《電機(jī)驅(qū)動與控制專用集成電路及應(yīng)用》pdf 0次下載
- 筆記本供電電路故障分析與維護(hù) 21次下載
- 高頻電源模塊驅(qū)動電路設(shè)計
- 直流電機(jī)驅(qū)動設(shè)計
- 正弦波電流驅(qū)動的無刷直流電機(jī)性能分析
- 單片機(jī)DZ60的開關(guān)電源并聯(lián)供電系統(tǒng)設(shè)計制作
- 多種供電電源模塊設(shè)計分析及比較 24次下載
- 一文詳解電源供電以及電機(jī)驅(qū)動原理與電路分析
- 電源供電以及電機(jī)驅(qū)動原理與電路分析
- 電機(jī)基本知識及直流電機(jī)驅(qū)動與測速實例分析 79次下載
- 步進(jìn)電機(jī)H橋功率驅(qū)動電路設(shè)計 28次下載
- 基于UC3842專用芯片的開關(guān)穩(wěn)壓電源設(shè)計 18次下載
- 一種改進(jìn)的步進(jìn)電機(jī)驅(qū)動電源
- 實用的步進(jìn)電機(jī)驅(qū)動電路介紹
- H橋電機(jī)驅(qū)動電路電路圖 H橋電機(jī)驅(qū)動電路的工作原理和控制方式 1.8w次閱讀
- 步進(jìn)電機(jī)驅(qū)動電路是直流穩(wěn)壓電源電路嗎 2k次閱讀
- 集成式電機(jī)控制器的電氣設(shè)計方案 3.6k次閱讀
- 采用24V供電的MCU電源電路及BOM表分析 2.4k次閱讀
- 直流電源供電的日光燈電路 5.4k次閱讀
- 電飯煲的電源供電電路 1.4w次閱讀
- 三種微型電機(jī)驅(qū)動電路分析 5.6k次閱讀
- 幾種小型直流電機(jī)驅(qū)動電路? 2.2w次閱讀
- TPS54335:電機(jī)閥驅(qū)動電源設(shè)計思路 3.4k次閱讀
- 什么是電源回路_雙回路供電和雙電源供電的區(qū)別 4.4w次閱讀
- 12個步進(jìn)電機(jī)驅(qū)動系統(tǒng)特點 1.1w次閱讀
- 步進(jìn)電機(jī)的硬件電路設(shè)計,步進(jìn)電機(jī)驅(qū)動原理及方法 3.4w次閱讀
- 詳細(xì)解析電機(jī)驅(qū)動電路典型設(shè)計 8.4k次閱讀
- 電機(jī)驅(qū)動電路的作用與電路原理圖 6.1w次閱讀
- 幾種主流MOSFET驅(qū)動電路的分析 5.8w次閱讀
下載排行
本周
- 1PC4160 60V低噪音大電流白光LED驅(qū)動器數(shù)據(jù)手冊
- 1.32 MB | 次下載 | 免費(fèi)
- 2WD358產(chǎn)品規(guī)格書
- 775.16 KB | 次下載 | 免費(fèi)
- 3A-68語音處理模組規(guī)格書V1
- 1.47 MB | 次下載 | 免費(fèi)
- 4A-59F_多功能語音處理模組規(guī)格書公版
- 2.76 MB | 次下載 | 免費(fèi)
本月
- 1ECM96智能電測儀表使用說明書
- 3.41 MB | 7次下載 | 10 積分
- 2矽力杰 Silergy SY7215A 同步升壓調(diào)節(jié)器 規(guī)格書 Datasheet 佰祥電子
- 1.12 MB | 5次下載 | 免費(fèi)
- 3ECM72智能電測儀表使用說明書
- 2.07 MB | 2次下載 | 10 積分
- 4納祥科技NX9020中文規(guī)格書,114 dB CODEC,國產(chǎn)替代CS4272
- 440.34 KB | 2次下載 | 免費(fèi)
- 5IP5356H_G3?支持高壓SCP/PD3.0等全協(xié)議并集成USB2.0智能監(jiān)測的移動電源 SOC
- 2.75 MB | 2次下載 | 免費(fèi)
- 6 斯丹電子 | 磁傳感技術(shù)在數(shù)據(jù)中心市場應(yīng)用
- 614.56 KB | 2次下載 | 免費(fèi)
- 7WD1117產(chǎn)品規(guī)格書
- 763.67 KB | 2次下載 | 免費(fèi)
- 8PC4139 32V低噪音大電流白光LED恒流驅(qū)動器數(shù)據(jù)手冊
- 1.57 MB | 2次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233095次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191469次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183360次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81606次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73832次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論