資料介紹
設(shè)計(jì)并調(diào)試鎖相環(huán)(PLL)電路可能會(huì)很復(fù)雜,除非工程師深入了解PLL理論以及邏輯開(kāi)發(fā)過(guò)程。本文介紹PLL設(shè)計(jì)的簡(jiǎn)易方法,并提供有效、符合邏輯的方法調(diào)試PLL問(wèn)題。
如果不在特定條件下進(jìn)行仿真,則估計(jì)一個(gè)PLL電路的規(guī)格將會(huì)是十分困難的。因此,進(jìn)行PLL設(shè)計(jì)的第一步應(yīng)當(dāng)是仿真。我們建議工程師使用ADIsimPLL軟件運(yùn)行基于系統(tǒng)要求的仿真,包括參考頻率、步進(jìn)頻率、相位噪聲(抖動(dòng))和頻率雜散限制。許多工程師面對(duì)如何選擇參考頻率會(huì)感到無(wú)所適從,但其實(shí)參考頻率和輸出頻率步進(jìn)之間的關(guān)系是很簡(jiǎn)單的。采用整數(shù)N分頻 PLL,則輸出頻率步進(jìn)等于鑒頻鑒相器(PFD)輸入端的頻率,該頻率等于參考分頻器R 分頻后的參考頻率。采用小數(shù)N分頻 PLL,則輸出頻率步進(jìn)等于PFD輸入頻率除以MOD值,因此,您可以使用較高的參考頻率,獲得較小的頻率步進(jìn)。決定使用整數(shù)N分頻或是小數(shù)N分頻時(shí),可犧牲相位噪聲性能換取頻率步進(jìn),即:較低的PFD頻率具有更好的輸出頻率分辨率,但相位噪聲性能下降。例如,表1顯示若要求具有固定頻率輸出以及極大的頻率步進(jìn),則應(yīng)首選整數(shù)N分頻PLL(如ADF4106),因?yàn)樗哂懈训目値?nèi)相位噪聲。相反,若要求具有較小的頻率步進(jìn),則應(yīng)首選小數(shù)N分頻PLL(如ADF4153),因?yàn)樗目傇肼曅阅軆?yōu)于整數(shù)N分頻PLL。相位噪聲是一個(gè)基本的PLL規(guī)格,但數(shù)據(jù)手冊(cè)無(wú)法針對(duì)所有可能的應(yīng)用指定性能參數(shù)。因此,先仿真,然后進(jìn)行實(shí)際硬件的測(cè)試就變得極為關(guān)鍵。

- 鎖相環(huán)CD4046原理及應(yīng)用 71次下載
- 一種用MATLAB仿真鎖相環(huán)的方法簡(jiǎn)介 31次下載
- 基于FPGA的寬頻帶數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介 26次下載
- MT-086: 鎖相環(huán)(PLL)基本原理
- 使用FPGA實(shí)現(xiàn)數(shù)字鎖相環(huán)的設(shè)計(jì)資料說(shuō)明 26次下載
- 鎖相環(huán)PLL的原理與應(yīng)用的詳細(xì)資料說(shuō)明 13次下載
- TMS320C6474 DSP 軟件可編程鎖相環(huán)(PLL)控制器 15次下載
- 如何設(shè)計(jì)并調(diào)試鎖相環(huán)(PLL)電路 0次下載
- 鎖相環(huán)(PLL)電路設(shè)計(jì)與應(yīng)用 0次下載
- CMOS高速鎖相環(huán)設(shè)計(jì)
- 基于FPGA的自適應(yīng)鎖相環(huán)設(shè)計(jì)
- 小數(shù)分頻鎖相環(huán)的工作原理 0次下載
- 鎖相環(huán)設(shè)計(jì)舉例
- 鎖相環(huán)電路的設(shè)計(jì) 1次下載
- 鎖相環(huán)設(shè)計(jì)仿真與應(yīng)用
- 可編程晶振的鎖相環(huán)原理 1.1k次閱讀
- 簡(jiǎn)述鎖相環(huán)的基本結(jié)構(gòu) 1.9k次閱讀
- 鎖相環(huán)的基本原理和主要作用 6.1k次閱讀
- 鎖相環(huán)PLL學(xué)習(xí)記錄 2.7k次閱讀
- 硬件電路設(shè)計(jì)之鎖相環(huán)電路設(shè)計(jì) 3.7k次閱讀
- 鎖相環(huán)的構(gòu)成和工作原理講解 4.7k次閱讀
- 鎖相環(huán)(PLL)電路的組成和參數(shù) 7.1k次閱讀
- 使用MAX9382的鎖相環(huán)應(yīng)用 1.9k次閱讀
- 鎖相環(huán)PLL的基礎(chǔ)知識(shí) 6.7k次閱讀
- 如何實(shí)現(xiàn)高性能的鎖相環(huán)(PLL)設(shè)計(jì) 4.7k次閱讀
- 鎖相環(huán)PLL電路是如何實(shí)現(xiàn)的 5.8k次閱讀
- 鎖相環(huán)PLL的電路原理以及基本構(gòu)成 5w次閱讀
- 鎖相環(huán)在調(diào)制和解調(diào)中的應(yīng)用及概念解析 1.5w次閱讀
- PLL鎖相環(huán)的特性、應(yīng)用與其基本工作過(guò)程 1.3w次閱讀
- PLL鎖相環(huán)的基本結(jié)構(gòu)及工作原理 5.7w次閱讀
下載排行
本周
- 1矽力杰 Silergy SY7215A 同步升壓調(diào)節(jié)器 規(guī)格書 Datasheet 佰祥電子
- 1.12 MB | 5次下載 | 免費(fèi)
- 2HT81696H 內(nèi)置升壓的30W立體聲D類音頻功放數(shù)據(jù)手冊(cè)
- 1.21 MB | 1次下載 | 免費(fèi)
- 3HTA6863 3W超低噪聲超低功耗單聲道D類音頻功率放大器數(shù)據(jù)手冊(cè)
- 0.87 MB | 次下載 | 免費(fèi)
- 4南芯 Southchip SC8802C 充電控制器 規(guī)格書 Datasheet 佰祥電子
- 88.16 KB | 次下載 | 免費(fèi)
- 5矽力杰 Silergy SY7065 同步升壓轉(zhuǎn)換器 規(guī)格書 Datasheet 佰祥電子
- 910.67 KB | 次下載 | 免費(fèi)
- 6矽力杰 Silergy SY7066 同步升壓轉(zhuǎn)換器 規(guī)格書 Datasheet 佰祥電子
- 989.14 KB | 次下載 | 免費(fèi)
- 7WD6208A產(chǎn)品規(guī)格書
- 631.24 KB | 次下載 | 免費(fèi)
- 8NB685 26 V,12 A,低靜態(tài)電流,大電流 同步降壓變換器數(shù)據(jù)手冊(cè)
- 1.64 MB | 次下載 | 2 積分
本月
- 1EMC PCB設(shè)計(jì)總結(jié)
- 0.33 MB | 12次下載 | 免費(fèi)
- 2PD取電芯片 ECP5702規(guī)格書
- 0.88 MB | 5次下載 | 免費(fèi)
- 3矽力杰 Silergy SY7215A 同步升壓調(diào)節(jié)器 規(guī)格書 Datasheet 佰祥電子
- 1.12 MB | 5次下載 | 免費(fèi)
- 4氮化鎵GaN FET/GaN HEMT 功率驅(qū)動(dòng)電路選型表
- 0.10 MB | 3次下載 | 免費(fèi)
- 5PD取電芯片,可取5/9/12/15/20V電壓ECP5702數(shù)據(jù)手冊(cè)
- 0.88 MB | 3次下載 | 免費(fèi)
- 6SY50655 用于高輸入電壓應(yīng)用的偽固定頻率SSR反激式穩(wěn)壓器英文資料
- 1.01 MB | 3次下載 | 免費(fèi)
- 7怎么為半導(dǎo)體測(cè)試儀選擇精密放大器
- 0.65 MB | 2次下載 | 免費(fèi)
- 8SY52341 次級(jí)側(cè)同步整流英文手冊(cè)
- 0.94 MB | 2次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開(kāi)源硬件-PMP21529.1-4 開(kāi)關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233095次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191469次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183360次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81606次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73832次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問(wèn)
發(fā)資料
發(fā)視頻
上傳資料賺積分
評(píng)論