資料介紹
VHDL(超高速集成電路硬件描述語言)目前在電子設(shè)計(jì)領(lǐng)域得到了廣泛的應(yīng)用。但是,實(shí)現(xiàn)同樣的系統(tǒng)功能,不同的電路設(shè)計(jì)師可以采用不同的實(shí)際方法,這樣就存在一個電路復(fù)雜程度的問題。因此,有必要深入討論在VHDL 設(shè)計(jì)設(shè)計(jì)、應(yīng)用中如何簡化實(shí)際電路,達(dá)到優(yōu)化設(shè)計(jì)的要求。影響電路復(fù)雜程度的主要因素有:不同的語言描述方法、邏輯設(shè)計(jì)的合理性、 VHDL 語句的運(yùn)用靈活程度和設(shè)計(jì)規(guī)劃的優(yōu)劣程度。為盡可能簡化電路設(shè)計(jì),可以采用:避免不必要的寄存器描述、分解邏輯電路以減少占用面積、用集成度高的電路語言直接表述和采用最簡單、優(yōu)化的設(shè)計(jì)方案。
關(guān)鍵字:VHDL 語言電路設(shè)計(jì) 優(yōu)化
Abstract: VHDL was widely used in electronic design field today. However, to
realize the same system function, different circuit designer may adopt different
method, there is a problem of complexity in circuits. Therefore, it is essential to study
how to predigest actual circuit and achieve optimized design in VHDL. There are
some key factors to affect the complexity in circuit: different language design
method、rationality in logistic design、use VHDL flexiblely and different design
layout. In order to predigest circuit design, it is adopted as follows: avoid unnecessary
register design、decompose logistic circuit to reduce occupied area、use direct
integrate circuit language and adopt simplest and the most excellent design method.
Key words: VHDL language、Circuit design、Optimization
關(guān)鍵字:VHDL 語言電路設(shè)計(jì) 優(yōu)化
Abstract: VHDL was widely used in electronic design field today. However, to
realize the same system function, different circuit designer may adopt different
method, there is a problem of complexity in circuits. Therefore, it is essential to study
how to predigest actual circuit and achieve optimized design in VHDL. There are
some key factors to affect the complexity in circuit: different language design
method、rationality in logistic design、use VHDL flexiblely and different design
layout. In order to predigest circuit design, it is adopted as follows: avoid unnecessary
register design、decompose logistic circuit to reduce occupied area、use direct
integrate circuit language and adopt simplest and the most excellent design method.
Key words: VHDL language、Circuit design、Optimization
vhdl
加入交流群
掃碼添加小助手
加入工程師交流群
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 10小時輕松學(xué)會C語言及其編程 16次下載
- 硬件描述語言VHDL及其應(yīng)用的詳細(xì)說明 21次下載
- VHDL在顯示屏控制電路設(shè)計(jì)中的應(yīng)用 4次下載
- VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì) 0次下載
- 經(jīng)典教材-VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì)(第三版) 0次下載
- [VHDL硬件描述語言與和數(shù)字邏輯電路設(shè)計(jì)].侯伯亭&顧新.掃描版 0次下載
- VHDL語言在狀態(tài)機(jī)電路中的設(shè)計(jì) 84次下載
- 《VHDL與數(shù)字電路設(shè)計(jì)》 0次下載
- LVDS接口原理及其在電路設(shè)計(jì)中的應(yīng)用
- VHDL在數(shù)字電路設(shè)計(jì)中的應(yīng)用
- VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì)
- VHDL基礎(chǔ)教程
- VHDL語言及其應(yīng)用 0次下載
- VHDL語言及其應(yīng)用
- VHDL語言及其應(yīng)用 pdf
- PMOS 和 NMOS 的區(qū)別及其在實(shí)際應(yīng)用中的選擇 1.1k次閱讀
- 淺談Verilog和VHDL的區(qū)別 3k次閱讀
- Verilog 電路仿真常見問題 Verilog 在芯片設(shè)計(jì)中的應(yīng)用 1.7k次閱讀
- Verilog與VHDL的比較 Verilog HDL編程技巧 2.9k次閱讀
- 元器件在電路設(shè)計(jì)中的重要性 1.5k次閱讀
- 電路設(shè)計(jì)中的“地” 4.9k次閱讀
- VHDL與Verilog硬件描述語言TestBench的編寫 2.6k次閱讀
- 如何在VHDL中解決綜合工具使用轉(zhuǎn)化問題 3.3k次閱讀
- 零歐電阻在電路設(shè)計(jì)中的使用技巧分享 1.9w次閱讀
- 關(guān)于通過FPGA中VHDL語言實(shí)現(xiàn)ALU的功能設(shè)計(jì)詳解 7.9k次閱讀
- 基于VHDL的串行發(fā)送電路設(shè)計(jì) 2.4k次閱讀
- VHDL語言編程用什么編譯軟件_需要看哪方面的書籍 3.4w次閱讀
- vhdl和verilog的區(qū)別_vhdl和verilog哪個好? 12.5w次閱讀
- 8位移位寄存器vhdl代碼 1.8w次閱讀
- VHDL語言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用 1.5k次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊
- 2.33 MB | 次下載 | 免費(fèi)
- 2MDD品牌三極管S9012數(shù)據(jù)手冊
- 2.62 MB | 次下載 | 免費(fèi)
- 3聯(lián)想flex2-14D/15D說明書
- 4.92 MB | 次下載 | 免費(fèi)
- 4收音環(huán)繞擴(kuò)音機(jī) AVR-1507手冊
- 2.50 MB | 次下載 | 免費(fèi)
- 524Pin Type-C連接器設(shè)計(jì)報(bào)告
- 1.06 MB | 次下載 | 免費(fèi)
- 6新一代網(wǎng)絡(luò)可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費(fèi)
- 7MS1000TA 超聲波測量模擬前端芯片技術(shù)手冊
- 0.60 MB | 次下載 | 免費(fèi)
- 8MS1022高精度時間測量(TDC)電路數(shù)據(jù)手冊
- 1.81 MB | 次下載 | 免費(fèi)
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費(fèi)
- 2PC5502負(fù)載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 23次下載 | 免費(fèi)
- 3NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費(fèi)
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準(zhǔn)諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論