日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網(wǎng)>通信網(wǎng)絡>通信設計應用>設計一個低抖動時鐘的高速數(shù)據(jù)轉換器-Design a Low

設計一個低抖動時鐘的高速數(shù)據(jù)轉換器-Design a Low

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦
熱點推薦

ADI推出完全可編程的抖動衰減雙路時鐘轉換器IC--AD9559

ADI最近推出款完全可編程的抖動衰減雙路時鐘轉換器IC(集成電路)AD9559
2012-08-03 09:30:224541

什么是抖動?抖動的幾個重要概念及其測量方法

隨著通信系統(tǒng)中的時鐘速率邁入GHz級,抖動在數(shù)字設計領域中日益得到人們的重視。在高速系統(tǒng)中,時鐘或振蕩波形的時序誤差會限制數(shù)字I/O接口的最大速率。不僅如此,它還會導致通信鏈路的誤碼率增大,甚至限制A/D轉換器的動態(tài)范圍。
2023-08-11 09:34:0110221

改善高速ADC時鐘信號的方法

您在測試 ADC 的SNR時,您可能會連接抖動時鐘器件到轉換器時鐘輸入引腳,并施加適度噪的輸入信號。如果您并未從您的轉換器獲得SNR產品說明書標稱性能,則說明存在
2011-10-12 12:00:093133

24位A/D轉換器CS5381怎么用在高速高精度數(shù)據(jù)采集系統(tǒng)里面?

24位A/D轉換器CS5381怎么用在高速高精度數(shù)據(jù)采集系統(tǒng)里面?
2021-04-14 07:04:13

抖動時鐘源的參考設計,不看肯定后悔

本文為高速數(shù)據(jù)轉換器提供了抖動時鐘源的參考設計,目標是在時鐘頻率高達2GHz時,邊沿間抖動《 100fs。對于1GHz模擬輸出頻率,所產生的抖動信噪比SNR為:-20 × log(2 × π × f × tj) = -64dB。
2021-04-15 06:28:19

雙14位高速 D/A轉換器ISL5927

ISL5927是雙14位,260+MSPS(兆采樣每秒),CMOS,高速,低功耗,D/A(數(shù)字到模擬)轉換器,專門設計用于高性能通信系統(tǒng),如base使用2.5G或3G蜂窩協(xié)議的收發(fā)站。特征功率。233兆瓦,130毫秒每秒輸出20毫安可調滿標度輸出電流。2mA至20mA保證增益匹配
2020-10-10 17:27:58

種基于A/D和DSP的高速數(shù)據(jù)采集技術

設計通過兩“與”門分別對A/D轉換器和FIFO的寫時鐘進行控制,因為AD6644從模擬輸入開始到該次轉換數(shù)據(jù)出現(xiàn)在輸出口上需要4時鐘周期,并且在高速度采樣時導線的延時效果會非常明顯,若把A/D轉換器
2012-12-25 15:45:49

時鐘抖動會對高速ADC的性能有什么影響?

高速信號進行高分辨率的數(shù)字化處理需審慎選擇時鐘,才不至于使其影響模數(shù)轉換器(ADC)的性能。那么時鐘抖動會對高速ADC的性能有什么影響呢?
2021-04-08 06:00:04

時鐘抖動高速鏈路性能的影響

了各種委員會和標準機構,根據(jù)其開發(fā)標準的目標(數(shù)據(jù)吞吐量和通信距離)確定抖動預算;同時還要考慮到組成通信鏈路的模塊的局限性。 圖1通信鏈路—抖動組件圖1 顯示了集成有嵌入式時鐘的典型高速通信鏈路
2018-09-19 14:23:47

時鐘抖動高速鏈路性能的影響

數(shù)據(jù)吞吐量和通信距離)確定抖動預算;同時還要考慮到組成通信鏈路的模塊的局限性。圖 1 通信鏈路—抖動組件 圖 1 顯示了集成有嵌入式時鐘的典型高速通信鏈路。每個子系統(tǒng)(時鐘、發(fā)送、通道和接收機
2022-11-23 06:59:24

時鐘發(fā)生器性能對數(shù)據(jù)轉換器的影響

時鐘發(fā)生器、相位噪聲和抖動數(shù)據(jù)轉換器(ADC和DAC)的動態(tài)范圍和線性度的影響。文中將就時鐘抖動轉換器SNR的影響進行理論分析,同時介紹運用ADI高性能時鐘發(fā)生器得到的仿真結果。ADI開發(fā)了獨特
2018-10-18 11:29:03

時鐘發(fā)生器的相位噪聲和抖動性能為什么會影響到數(shù)據(jù)轉換器?

系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換器,在向數(shù)據(jù)轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42

高速轉換器時鐘分配器件的端接

使用 時鐘分配器件1 或者扇出緩沖為ADC 和DAC 提供時鐘時,需要考慮印刷電路板上的走線和輸出端接,這是信號衰減的兩主要時鐘走線與信號擺幅PCB 上的走線類似于低通濾波,當時鐘信號沿著走線
2018-10-17 15:12:30

GSPS ADC的最理想時鐘高速數(shù)字轉換器應用平臺

Xilinx Virtex 4 和高性能時鐘合成器 LMX2531 來滿足 9 位 ENOB 高速數(shù)字轉換器的系統(tǒng)要求。主要特色2 GSPS 模數(shù)轉換通道大于 9 位 ENOB 超寬輸入頻率范圍面向測試和測量系統(tǒng)的低成本雙通道高速數(shù)字轉換器原型
2018-12-17 16:16:17

轉換器同步方法和整合多個轉換器

板。這確保時鐘將在到達各轉換器時同步。 脈沖發(fā)生(HFS 9009)的任務是產生SYSREF信號。特別針對這個任務來選擇脈沖發(fā)生,因為它提供的多個差分信號有相當抖動,且能夠使差分輸出
2018-09-03 14:48:59

什么是高速轉換器

高速轉換器是什么
2021-03-04 07:26:53

分享款不錯的高精度高速A/D轉換器時鐘穩(wěn)定電路設計

模擬設計中必須要考慮的因素有哪些?高精度高速A/D轉換器時鐘穩(wěn)定電路設計
2021-04-14 06:54:35

高速度、高精度A/D轉換器中,比較器使用規(guī)則?

電壓比較是對輸入信號進行鑒幅與比較的電路,其功能是比較模擬信號和另一個模擬信號(參考信號),并以輸出比較得到的二進制信號。其在A/D轉換器、數(shù)據(jù)傳輸器、切換功率調節(jié)等設備中有著廣泛的應用。在
2019-07-08 07:44:28

在選擇高速A/D轉換器時,設計師必須考慮的因素是什么?

在選擇高速A/D轉換器時,設計師必須考慮的因素是什么?用于評定A/D的最常用性能參數(shù)有哪些?
2021-04-14 06:34:22

基于級聯(lián)PLL的超低噪聲精密時鐘抖動濾除技術仿真和研究設計

本文針對全方位的信號路徑系統(tǒng)中的高速全差分運放及高頻寬14位模擬/數(shù)字轉換器的隨機及固定時鐘抖動,具體分析、研究了超低噪聲兼時鐘抖動濾除技術。研究選用雙級聯(lián)PLLatinum架構,配置高性能壓控振蕩(VCXO),很好地實現(xiàn)了降噪和時鐘抖動濾除的作用。
2019-07-05 07:47:46

如何實現(xiàn)抖動采樣時鐘電路的設計?

采樣時鐘抖動對ADC信噪比的性能有什么影響?如何實現(xiàn)抖動采樣時鐘電路的設計?
2021-04-14 06:49:20

如何采用可編程邏輯器件和A/D轉換器組成高速數(shù)據(jù)采集卡?

CLC5958的內部結構及基本特性CLC5958應用的注意事項有哪些采用可編程邏輯器件和A/D轉換器組成的高速數(shù)據(jù)采集卡的設計方案
2021-04-15 06:50:05

收藏!款高性能轉換器的設計指導

帶寬應用的絕對最高可能性能所需的自定義和優(yōu)化。在急于重用和完成設計的過程中,往往會犧牲精確性能。其容易忽略和忽視的主要方面是時鐘。在本文中,我們將討論時鐘的重要性,并為正確設計高性能轉換器提供指導
2025-06-05 11:20:18

杜絕高速轉換器帶寬條款

有許多以轉換器的帶寬為中心的混淆規(guī)范。我應該使用什么帶寬條款來為我的下一個設計選擇合適的轉換器?當開始新的設計時,首先需要確定的參數(shù)是帶寬。帶寬將提供設計方向,并允許設計人員開始
2018-10-26 11:07:11

淺析高速轉換器轉FPGA串行接口

標準在性能上都比老的接口標準要高,它們依然缺少關鍵因素:鏈路上串行數(shù)據(jù)的確定延遲。 該時序關系受模數(shù)轉換器的延遲影響,定義為輸入信號采樣邊沿的時刻直至模數(shù)轉換器輸出數(shù)字表示這段時間內的時鐘周期
2018-12-25 09:27:33

用于高速數(shù)據(jù)轉換器的串行接口有哪些選擇?

用于高速數(shù)據(jù)轉換器的串行接口有哪些選擇?
2021-04-09 06:55:28

終結高速轉換器帶寬術語

使用額定全功率帶寬的某或部最高頻率部分,否則動態(tài)性能(SNR/SFDR)會下降。為了確定高速模數(shù)轉換器的采樣帶寬,請查閱數(shù)據(jù)手冊,或者咨詢應用支持人員,因為有時候采樣帶寬并未明確給出。通常,數(shù)據(jù)手冊會規(guī)
2018-10-26 11:41:04

結束高速轉換器帶寬條款

有許多以轉換器帶寬為中心的混淆規(guī)范。為了為我的下一個設計選擇合適的轉換器,應使用什么帶寬條款?在開始新設計時,首先需要決定的參數(shù)是帶寬。帶寬將提供設計方向,并允許設計人員開始創(chuàng)作成功之路?;旧?/div>
2018-10-22 16:55:30

評估高性能 ADC,為何需要抖動時鐘

SNR 性能的影響以及怎樣降低噪聲時鐘源的抖動。作為基線,DC1826A-A時鐘輸入采用羅德與施瓦茨 SMB100A RF 發(fā)生來驅動,并由 Stanford Research SR1 提供
2018-07-19 16:23:22

請問下如何用高速A/D轉換器測量脈沖波形?

如何用高速A/D轉換器測量脈沖波形?
2021-04-15 06:19:21

請問ADS4129高速轉換器的輸入時鐘引腳應該怎樣設計?是應該外掛時鐘嗎?

1.請問ADS4129高速轉換器的輸入時鐘引腳應該怎樣設計?是應該外掛時鐘嗎? 2.ADS4129數(shù)據(jù)手冊中沒有介紹引腳如何連接配置,應該看哪些資料呢?
2024-12-11 06:38:19

多個A/D轉換器與單個轉換器的比較—提高了當前高速A/D轉換

多個A/D轉換器與單個轉換器的比較—提高了當前高速A/D轉換器的SNR性能:當您需要有超過單個 A/D 轉換器所能提供的動態(tài)范圍時,您可以將多個轉換器結合來實現(xiàn)您的目的,但前提是
2009-09-25 08:20:2414

高速信號、時鐘數(shù)據(jù)捕捉:數(shù)據(jù)轉換

高速信號、時鐘數(shù)據(jù)捕捉:數(shù)據(jù)轉換系統(tǒng)背后的運作原理— 作者:Ian King 美國國家半導體公司應用技術工程師隨著仿真/數(shù)字轉換器數(shù)據(jù)轉換取樣率提高至每秒千兆
2009-09-25 10:42:190

高速A/D轉換器設計時鐘

高速ADC(>1 GSPS)需要抖動的采樣時鐘,以保持信噪比(SNR)。這些8比特和10比特轉換器具有由量化噪聲設置的最佳情形的噪聲基底。對滿量程正弦波進行采樣的N比特ADC,SNR的
2009-09-30 10:04:0520

用于高速AD的抖動時鐘穩(wěn)定電路

介紹了種用于高速ADC 的抖動時鐘穩(wěn)定電路。這個電路由延遲鎖相環(huán)(DLL)來實現(xiàn)。這個DLL 有兩功能:是通過把時鐘沿固定精確延遲半個周期,再與另一個沿組成
2009-11-26 15:55:1528

高速ADC的抖動時鐘設計

本文主要討論采樣時鐘抖動對ADC 信噪比性能的影響以及抖動采樣時鐘電路的設計。
2009-11-27 11:24:0715

高速互聯(lián)鏈路中參考時鐘抖動分析與測量

高速互聯(lián)鏈路中參考時鐘抖動分析與測量 在高速互聯(lián)鏈路中,發(fā)送的參考工作時鐘抖動是影響整個
2010-04-15 14:01:3919

高速AD轉換器電路圖

高速A,D轉換器電路圖
2009-03-21 09:06:151156

轉換器時鐘技術向高速數(shù)據(jù)時鐘發(fā)展

無線基礎設施、寬帶和儀器儀表應用通常需要高性能的時鐘電路,它們主要需要時鐘的器件是高速數(shù)據(jù)轉換器。這些系統(tǒng)的時鐘電路所需的幾個關鍵性能指標包括低相位噪聲和抖
2009-07-06 18:37:55735

MAX3625A 抖動、精密時鐘發(fā)生器,提供三路輸出(應用

MAX3625A 抖動、精密時鐘發(fā)生器,提供三路輸出
2009-08-13 13:01:271093

MAX3624 抖動、精密時鐘發(fā)生器,提供四路輸出

MAX3624 抖動、精密時鐘發(fā)生器,提供四路輸出 概述 MAX3624是抖動精密
2009-09-18 08:56:41945

高速ADC抖動產生SNR問題解析

  您在使用高速模數(shù)轉換器 (ADC) 時,總是期望性能能夠達到產品說明書載明的信噪比 (SNR) 值,這是很正常的事情。您在測試 ADC 的 SNR 時,您可能會連接抖動時鐘
2010-12-25 09:46:423373

抖動和SNR詳細介紹

您在使用高速模數(shù)轉換器 (ADC) 時,總是期望性能能夠達到產品說明書載明的信噪比 (SNR) 值,這是很正常的事情。您在測試 ADC 的 SNR 時,您可能會連接抖動時鐘器件到
2011-01-05 10:44:481523

ADI推出可編程的抖動衰減型時鐘轉換器芯片

ADI推出2可編程的抖動衰減型時鐘轉換器IC集成電路AD9557和AD9558。
2011-10-29 17:17:251140

時鐘抖動的基礎

介紹 此應用筆記側重于不同類型的時鐘抖動時鐘抖動是從它的時鐘邊沿偏差理想的位置。了解時鐘抖動非常重要在應用中,因為它起著關鍵作用,在時間預算系統(tǒng)。 隨著系統(tǒng)數(shù)據(jù)速率的增加,定時抖動成為關鍵
2017-04-01 16:13:186

時鐘采樣系統(tǒng)減少抖動性能

很多人都知道,抖動(這是時鐘邊沿不確定性)是不好的現(xiàn)象,其不僅可導致噪聲增加,而且還會降低數(shù)據(jù)轉換器的有效位數(shù) (ENOB)。例如,如果系統(tǒng)需要 100MHz 14(最小值)位的 ENOB,我們
2017-04-08 04:51:231768

高速ADC時鐘抖動的影響的了解

了解高速ADC時鐘抖動的影響將高速信號數(shù)字化到高分辨率要求仔細選擇時鐘,不會妥協(xié)模數(shù)轉換器的采樣性能(ADC)。 在這篇文章中,我們希望給讀者更好的了解時鐘抖動及其影響高速模數(shù)轉換器的性能
2017-05-15 15:20:5913

基于改進延遲鎖相環(huán)的高速抖動時鐘電路的開發(fā)與設計

時鐘產生抖動(jitter)會使發(fā)生抖動時鐘信號與未發(fā)生抖動時鐘信號在時域上存在偏差,從而使模數(shù)轉換器的采樣頻率發(fā)生紊亂,最終導致模數(shù)轉換器采樣的不穩(wěn)定性,使輸出信號存在頻譜毛刺,導致誤碼率上升
2017-11-11 18:22:269

數(shù)據(jù)轉換器時鐘發(fā)生器件對系統(tǒng)性能的影響

系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換器,在向數(shù)據(jù)轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。
2017-11-17 02:00:581248

高速ADC在抖動采樣時鐘電路設計中的應用

本文主要討論采樣時鐘抖動對 ADC 信噪比性能的影響以及抖動采樣時鐘電路的設計。 ADC 是現(xiàn)代數(shù)字解調和軟件無線電接收機中連接模擬信號處理部分和數(shù)字信號處理部分的橋梁,其性能在很大程度上決定了
2017-11-27 14:59:2018

電路設計時鐘高速數(shù)據(jù)轉換器正確選擇使用的小技巧資料概述

在電路設計中,涉及到使用高性能、高速模數(shù)轉換器(ADC),如ADS5500,主要的注意事項是時鐘方案。關于要使用的時鐘類型(正弦或正方形)、電壓電平或抖動的問題是常見的。本文的目的是解釋支持電路設計者做出正確選擇的般理論。
2018-05-16 14:51:3815

級聯(lián)式PLL時鐘抖動濾除技術實現(xiàn)的設計說明

本文針對全方位的信號路徑系統(tǒng)中的高速全差分運放及高頻寬14位模擬/數(shù)字轉換器的隨機及固定時鐘抖動,具體分析、研究了超低噪聲兼時鐘抖動濾除技術。研究選用雙級聯(lián)PLLatinum架構,配置高性能壓控振蕩(VCXO),很好地實現(xiàn)了降噪和時鐘抖動濾除的作用。
2020-09-23 10:45:002

模數(shù)轉換器的性能及時鐘抖動對其造成的影響分析

高速信號進行高分辨率的數(shù)字化處理需審慎選擇時鐘,才不至于使其影響模數(shù)轉換器(ADC)的性能。借助本文,我們將使讀者更好地理解時鐘抖動問題及其對高速ADC性能的影響。
2020-08-01 11:26:111764

高速模數(shù)轉換器的性能分析及時鐘抖動會對其造成什么影響

高速信號進行高分辨率的數(shù)字化處理需審慎選擇時鐘,才不至于使其影響模數(shù)轉換器(ADC)的性能。借助本文,我們將使讀者更好地理解時鐘抖動問題及其對高速ADC性能的影響。
2020-08-20 14:25:161408

AN-1221: 使用ADF4002 PLL產生高速模數(shù)轉換器所需的極低抖動編碼(采樣)時鐘

AN-1221: 使用ADF4002 PLL產生高速模數(shù)轉換器所需的極低抖動編碼(采樣)時鐘
2021-03-19 08:59:0013

AD9540:655 MHz抖動時鐘發(fā)生器數(shù)據(jù)

AD9540:655 MHz抖動時鐘發(fā)生器數(shù)據(jù)
2021-03-22 19:57:570

AD9002:高速8位單片A/D轉換器數(shù)據(jù)

AD9002:高速8位單片A/D轉換器數(shù)據(jù)
2021-04-14 18:46:287

AD9012:高速8位TTL A/D轉換器數(shù)據(jù)

AD9012:高速8位TTL A/D轉換器數(shù)據(jù)
2021-04-15 20:38:3511

AD9000:高速6位A/D轉換器數(shù)據(jù)

AD9000:高速6位A/D轉換器數(shù)據(jù)
2021-04-20 13:04:111

MDD-1020:超高速廢舊D/A轉換器數(shù)據(jù)

MDD-1020:超高速廢舊D/A轉換器數(shù)據(jù)
2021-04-22 17:52:318

AD668:12位超高速乘法D/A轉換器數(shù)據(jù)

AD668:12位超高速乘法D/A轉換器數(shù)據(jù)
2021-04-29 16:21:323

AD9000:高速6位A/D轉換器過時數(shù)據(jù)

AD9000:高速6位A/D轉換器過時數(shù)據(jù)
2021-04-30 16:49:1913

AD565A高速12位單片D/A轉換器數(shù)據(jù)

AD565A高速12位單片D/A轉換器數(shù)據(jù)
2021-05-07 08:44:571

AD9768:超高速IC D/A轉換器數(shù)據(jù)

AD9768:超高速IC D/A轉換器數(shù)據(jù)
2021-05-08 18:55:090

AD566A高速12位單片D/A轉換器廢棄數(shù)據(jù)

AD566A高速12位單片D/A轉換器廢棄數(shù)據(jù)
2021-05-13 16:19:221

AD376:完整高速A/D轉換器過時數(shù)據(jù)

AD376:完整高速A/D轉換器過時數(shù)據(jù)
2021-05-14 14:15:1510

AD566A高速12位單片D/A轉換器數(shù)據(jù)

AD566A高速12位單片D/A轉換器數(shù)據(jù)
2021-05-14 17:44:553

超低抖動時鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉換器的信噪比

超低抖動時鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉換器的信噪比
2021-05-18 20:57:300

MDD-0820:超高速廢舊D/A轉換器數(shù)據(jù)

MDD-0820:超高速廢舊D/A轉換器數(shù)據(jù)
2021-05-27 17:32:438

高速模數(shù)轉換器ADC基礎知識

本文件的目的是介紹與高速模數(shù)轉換器(ADC)。本文件詳細介紹了抽樣理論,數(shù)據(jù)表規(guī)格、ADC選擇標準和評估方法、時鐘抖動等常見問題系統(tǒng)級問題。此外,些最終用戶希望擴展通過實現(xiàn)交織、平均或抖動技術實現(xiàn)ADC。的好處和關注點本文討論了交織、平均和抖動ADC
2022-09-20 14:23:494

時鐘抖動解秘—高速鏈路時鐘抖動規(guī)范基礎知識

時鐘抖動解秘—高速鏈路時鐘抖動規(guī)范基礎知識
2022-11-07 08:07:302

高速數(shù)據(jù)轉換器設計抖動時鐘

在設計中使用超快速數(shù)據(jù)轉換器高速應用通常需要非常干凈的時鐘信號,以確保外部時鐘源不會對系統(tǒng)的整體動態(tài)性能產生不需要的噪聲。因此,選擇合適的系統(tǒng)組件至關重要,這有助于產生低相位抖動時鐘。以下應用筆記可作為選擇合適的元件的寶貴指南,以設計適用于超快速數(shù)據(jù)轉換器的基于PLL的低相位噪聲時鐘發(fā)生器。
2023-02-25 10:50:484207

時鐘抖動的影響

抖動和相位噪聲是晶振的非常重要指標,本文主要從抖動和相位噪聲定義及原理出發(fā),闡述其在不同場景下對數(shù)字系統(tǒng)、高速串行接口、數(shù)據(jù)轉換器和射頻系統(tǒng)的影響。 1.?抖動和相位噪聲 1.1.?抖動
2023-03-10 14:54:321847

時鐘抖動的影響

抖動和相位噪聲是晶振的非常重要指標,本文主要從抖動和相位噪聲定義及原理出發(fā),闡述其在不同場景下對數(shù)字系統(tǒng)、高速串行接口、數(shù)據(jù)轉換器和射頻系統(tǒng)的影響。
2023-03-26 09:09:111867

時鐘發(fā)生器性能對數(shù)據(jù)轉換器的影響

時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。...
2023-11-28 14:33:570

6位固定方向偏斜抖動電壓轉換器或緩沖TXV0106數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《6位固定方向偏斜抖動電壓轉換器或緩沖TXV0106數(shù)據(jù)表.pdf》資料免費下載
2024-04-29 10:04:582

汽車類8位方向控制型偏斜抖動電壓轉換器或緩沖TXV0108-Q1數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《汽車類8位方向控制型偏斜抖動電壓轉換器或緩沖TXV0108-Q1數(shù)據(jù)表.pdf》資料免費下載
2024-04-29 10:03:580

8 位方向控制型偏斜抖動電壓轉換器或緩沖TXV0108數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《8 位方向控制型偏斜抖動電壓轉換器或緩沖TXV0108數(shù)據(jù)表.pdf》資料免費下載
2024-04-29 10:02:530

汽車類 6位固定方向偏斜抖動電壓轉換器或緩沖TXV0106-Q1數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《汽車類 6位固定方向偏斜抖動電壓轉換器或緩沖TXV0106-Q1數(shù)據(jù)表.pdf》資料免費下載
2024-04-29 10:19:240

TMAG5115 高速、抖動霍爾效應鎖存數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《TMAG5115 高速、抖動霍爾效應鎖存數(shù)據(jù)表.pdf》資料免費下載
2024-08-12 10:25:530

LMK00301 3GHz 10路輸出超低附加抖動差動時鐘緩沖和電平轉換器數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《LMK00301 3GHz 10路輸出超低附加抖動差動時鐘緩沖和電平轉換器數(shù)據(jù)表.pdf》資料免費下載
2024-08-20 10:42:260

CDCLVC1310 10輸出抖動功率時鐘緩沖數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《CDCLVC1310 10輸出抖動功率時鐘緩沖數(shù)據(jù)表.pdf》資料免費下載
2024-08-20 09:17:290

LMK00304 3GHz 4路輸出超低附加抖動差動時鐘緩沖/電平轉換器數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《LMK00304 3GHz 4路輸出超低附加抖動差動時鐘緩沖/電平轉換器數(shù)據(jù)表.pdf》資料免費下載
2024-08-22 11:43:390

LMK00306 3GHz 6路輸出超低附加抖動差動時鐘緩沖/電平轉換器數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《LMK00306 3GHz 6路輸出超低附加抖動差動時鐘緩沖/電平轉換器數(shù)據(jù)表.pdf》資料免費下載
2024-08-22 11:46:280

CDCE421A全集成、寬范圍、抖動晶體振蕩時鐘發(fā)生器數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《CDCE421A全集成、寬范圍、抖動晶體振蕩時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
2024-08-23 11:28:270

AD9508 1.65GHz時鐘扇出緩沖,集成輸出分頻和延遲調整技術手冊

AD9508提供時鐘扇出能力,針對能使系統(tǒng)性能達到優(yōu)質的抖動進行設計。這款器件能滿足時鐘數(shù)據(jù)轉換器等應用所需的相位噪聲和抖動要求,可優(yōu)化這些應用的性能。
2025-04-10 14:05:321029

AD9525旨在滿足長期演進(LTE)和多載波GSM基站設計的轉換器時鐘技術手冊

AD9525旨在滿足長期演進(LTE)和多載波GSM基站設計的轉換器時鐘要求。 AD9525提供低功耗、多路輸出時鐘分配功能,具有抖動性能,并且片內集成鎖相環(huán)(PLL),可以配合外部VCO或
2025-04-10 14:14:23894

AD9523-1抖動時鐘發(fā)生器,提供14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出技術手冊

滿足長期演進(LTE)和多載波GSM基站設計的時鐘要求。它依靠外部VCXO清除參考抖動,以滿足嚴格的低相位噪聲要求,從而獲得可接受的數(shù)據(jù)轉換器信噪比(SNR)性能。
2025-04-10 15:35:341125

AD9523 14路輸出、抖動時鐘發(fā)生器技術手冊

旨在滿足長期演進(LTE)和多載波GSM基站設計的時鐘要求。它依靠外部VCXO清除參考抖動,以滿足嚴格的低相位噪聲要求,從而獲得可接受的數(shù)據(jù)轉換器信噪比(SNR)性能。
2025-04-10 15:50:02880

TPS62913 具有集成鐵氧體磁珠濾波補償?shù)?17VIN、3A 低噪聲和紋波降壓轉換器數(shù)據(jù)手冊

TPS6291x 器件是系列高效、低噪聲和紋波電流模式同步降壓轉換器。這些器件非常適合通常使用 LDO 進行后置調節(jié)的噪聲敏感型應用,例如高速 ADC、時鐘抖動消除、串行、解串和雷達應用。 這些器件以 2.2 MHz 或 1 MHz 的固定開關頻率工作,并且可以與外部時鐘同步。
2025-06-10 13:44:05870

TPS62912 具有集成鐵氧體磁珠濾波補償?shù)?17VIN、2A 低噪聲和紋波降壓轉換器數(shù)據(jù)手冊

TPS6291x 器件是系列高效、低噪聲和紋波電流模式同步降壓轉換器。這些器件非常適合通常使用 LDO 進行后置調節(jié)的噪聲敏感型應用,例如高速 ADC、時鐘抖動消除、串行、解串和雷達應用。 這些器件以 2.2 MHz 或 1 MHz 的固定開關頻率工作,并且可以與外部時鐘同步。
2025-06-10 14:03:34708

?LMK05028 抖動雙通道網(wǎng)絡同步時鐘芯片總結

該LMK05028是款高性能網(wǎng)絡同步時鐘器件,可提供抖動清除、時鐘生成、高級時鐘監(jiān)控和良好的無中斷開關性能,以滿足通信基礎設施和工業(yè)應用的嚴格時序要求。該器件的抖動和高PSNR降低了高速串行鏈
2025-09-12 14:18:25863

?CDCE62002 四輸出時鐘發(fā)生器/抖動清除技術文檔總結

CDCE62002器件是款高性能時鐘發(fā)生器,具有輸出抖動、 通過SPI接口實現(xiàn)高度可配置,并確定可編程啟動模式 通過片上EEPROM。專為時鐘數(shù)據(jù)轉換器高速數(shù)字量身定制 信號,CDCE62002實現(xiàn)低于0.5 ps RMS的抖動性能 ^(1)^ .
2025-09-17 13:48:23647

已全部加載完成

措勤县| 龙川县| 宿松县| 辽阳市| 筠连县| 平潭县| 克什克腾旗| 吴川市| 新田县| 汕头市| 体育| 金秀| 石阡县| 淳化县| 额尔古纳市| 泊头市| 容城县| 呼玛县| 古丈县| 乐亭县| 喀喇沁旗| 大庆市| 青冈县| 黑山县| 宣威市| 宽城| 永平县| 山西省| 若尔盖县| 鹤峰县| 竹山县| 南江县| 大余县| 岱山县| 平阴县| 湛江市| 图片| 潮安县| 石景山区| 蒲江县| 安远县|