數字上變頻器是產生調制信號的一個重要環(huán)節(jié),通過對數字中頻上變頻基本原理和技術特點的研究,采用ADI公司AD9957數字上變頻器實現了常見的幾種碼速率較高的調制波形。
2011-07-11 11:29:45
4320 
本文介紹了基于FPGA、以并行多相濾波結構為算法基礎的超寬帶數字下變頻技術。設計過程包括高速AD信號降速預處理,應用SysGen開發(fā)環(huán)境完成的數字混頻、多相濾波和數據抽取,并通過仿真驗證了算法
2014-02-22 10:23:41
4543 介紹了Intersil公司推出的可編程數字上變頻器HSP50415的結構、功能和特點,給出了HSP50415在數字上變頻應用中與TMS320VC5509的接口電路。
2018-08-29 09:50:22
5722 本次設計同樣是通過在simulink搭建模型并通過matlab仿真得到正確設計后生成IP核的形式來實現數字下變頻的功能。
2025-08-30 14:29:41
1132 
描述上變頻器2400 MHz
2022-08-11 07:00:05
想請問一下,我想將一個數據進行上變頻,需要將其分成IQ兩路,是用希爾伯特濾波器對其變換,還是直接串并轉換就行了
2017-06-28 10:50:05
作者:英國模擬器件公司的Ken Gentile 改進的14位架構,簡化的同步和增強的節(jié)能電路是該正交數字上變頻器的一些特性。(轉載許可)最早出現在2000年8月號的微波和射頻
2019-07-22 08:23:38
AD采樣80MHz,中頻信號60MHz,在數字下變頻時NCO輸出頻率設置為多少?
2017-02-15 16:00:19
AD9361的上變頻怎么設置,怎么確定頻率變成多少?
2023-10-18 07:17:24
最近在評估 AD9739, 但對其上變頻功能有些疑問,請專家解答,謝謝!
1) AD9739 的上變頻功能實現原理是什么?
2) 進入AD9739的信號是否必須是經過IQ正交調制后的,即必須是實信號而非IQ復信號?
3)AD9739之后是否需要加帶通濾波,還是AD9739已包含?
2023-12-14 07:23:33
Hi ADI,關于AD9789 Datashhet EN中關于基帶數字上變頻的輸出頻率為DC to Fdac/16(The digital upconverter enables each
2018-10-25 09:25:53
關于AD9789 Datashhet EN中關于基帶數字上變頻的輸出頻率為DC to Fdac/16(The digital upconverter enables each baseband
2023-12-21 07:56:11
。LTC5510是一款1MHz至6GHz的有源混頻器,可在極寬的輸入帶寬上提供高性能,該器件可用于上變頻和下變頻應用,具備靈活的電源,停機時功率極低,僅需要很低(0dBm)的LO驅動電平。圖1顯示了一個可用帶寬為
2019-06-21 08:15:41
目前需要PXI5610實現基帶信號的上變頻輸出,但是對具體需要什么設備及控制流程都不是太清晰,希望哪位大神可以給些指點或者例程。多謝
2020-12-01 13:33:31
,該系列還具有更低的開關閥值,允許其上變頻至 Vcc 電平,其可高達 5.5V(見圖 1)。這可解決單個應用中需要多個電壓等級的問題。 圖 1:SN74LV1T 可取代多個分立式組件…
2022-11-22 06:45:39
本帖最后由 eehome 于 2013-1-5 09:44 編輯
這是系統的一個模塊,實現了數字下變頻功能。
2012-06-06 15:59:13
上實現該硬件平臺的開放性、數字化、標準化和可編程化。數字上變頻和下變頻技術是構建毫米波通用硬件平臺的關鍵技術?;诖?,本文給出一種兩次變頻法的毫米波發(fā)射端上變頻方案,并利用Altera公司的Cyclone
2019-06-19 08:27:35
近年來,軟件無線電已經成為通信領域一個新的發(fā)展方向,數字下變頻技術(Digital Down Converter-DDC)是軟件無線電的核心技術之一,也是計算量最大的部分?;贔PGA的DDC
2019-10-12 08:17:00
基于FPGA設計了一高速數字下變頻系統,在設計中利用并行NCO和多相濾波相結合的方法有效的降低了數據的速率,以適合數字信號處理器件的工作頻率。
2019-09-26 07:06:35
采用ADC(LTC2208)、FPGA和SDRAM(HY57V561620)設計高速的數據采集及正交下變頻系統,其中數據采樣速率90MSPS;實現70M中頻的數字正交下變頻…………請求大牛的幫助啊,我是小菜鳥,這方面還需要你們的大力提攜啊,萬分感謝
2014-04-01 10:44:33
數字上變頻/下變頻(DUC/DDC)是數字中頻設計的重要組成部分,其功能是將基帶信號經過內插濾波后變到中頻的頻率,或者將中頻的信號經過抽取濾波后降到基帶的頻率上。
2019-08-21 06:24:03
數字上變頻/下變頻(DUC/DDC)是數字中頻設計的重要組成部分,其功能是將基帶信號經過內插濾波后變到中頻的頻率,或者將中頻的信號經過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數字上下變頻的FPGA實現方法,以及Altera提供的一種數字信號處理的工具,DSP BUILDER。
2019-09-25 08:22:51
數字上變頻/下變頻(DUC/DDC, digital up convert/ digital down convert)是數字中頻設計的重要組成部分,其功能是將基帶信號經過內插濾波后變到中頻的頻率
2019-08-09 06:52:39
AD9857的工作原理是什么?AD9857的數據傳輸過程是怎樣的?AD9857電力線通信發(fā)射機中的應用是什么?怎么實現基于AD9857的數字上變頻電路設計?
2021-05-31 06:48:26
請問一下有什么方法可以為WiMAX應用提供上變頻轉換嗎?
2021-04-23 06:34:51
下圖是AD9361上變頻后的頻譜?,F在已經知道9361內部DAC輸出是10.23MHz的正弦波,然后我想上變頻到1575.45MHz(我在初始化結構體里面設置的,c語言),但是測試時下圖可以看到
2018-05-18 19:41:33
本文介紹了一種應用于數字化中頻頻譜分析儀的數字下變頻電路,整個電路基于FPGA實現,結構簡單,易于編程實現。
2021-04-15 06:21:22
新手求助,ADL5350為上\下變頻混頻器,其應用手冊里只有下變頻電路,現在想了解其上變頻電路。ADL5350的下變頻電路是:8腳(輸出)=1腳(輸入)-3腳那其上變頻電路是不是:1腳(輸入)=8腳(輸入)+3腳????有知道的大神請告知,感激不盡??!
2012-09-23 21:04:39
簡要闡述數字下變頻器的發(fā)展和更新
2021-05-19 06:22:14
1.有沒有哪位高手知道AD9779A怎樣實現上變頻?例如:輸入30MHz的正弦波,輸入數據速率為100MSPS,怎樣配置AD9779A使其上變頻到150MHz?2.這個調制模式的頻偏精度最小為輸入
2018-11-27 09:28:14
GC5016及其結構是什么?怎樣去設計GC5016數字上下變頻系統的硬件部分?怎樣去設計GC5016數字上下變頻系統的軟件部分?
2021-05-24 06:49:59
最近在使用HMC213設計射頻鏈路,器件手冊只給出了下變頻時中頻輸出口的雜散抑制度指標,我現在需要使用HMC213做上變頻,想請問一下有沒有該芯片上變頻時射頻口的雜散抑制度測試指標。謝謝!
2019-02-21 14:19:53
誰做過DSP上變頻 求指導 最好是用AD9857
2014-04-10 09:31:25
概述:MAX2032是MAXIM公司生產的一款高線性度,650MHz至1000MHz上變頻/下變頻混頻器,帶有LO緩沖器/開關。該MAX2032高線性度,無源上變頻或下變頻混頻器的設計提供33
2021-05-18 06:47:14
AD9857是AD公司生產的一種高性能通用數字正交上變頻器.它在內部集成有高速直接數字頻率合成器、14位數模轉換器、信頻電路、數字濾波器以及其它的數字信號處理功能.可用于通用I/
2009-04-22 14:29:07
47 模式,包括從差分基帶 (I/Q) 輸入信號直接轉換為射頻,以及從復數中頻 (IF) 輸入信號進行單邊帶 (SSB) 上變頻。下變頻器提供兩種轉換模式,包括直接正交解
2022-10-30 10:11:16
ADMV1128BBCZAnalog Devices 的 ADMV1128 是一款微波上變頻器和下變頻器,射頻頻率為 24 至 29.5 GHz。它在單個芯片中集成了一個上變頻器(一個發(fā)射器)、一個
2022-10-30 10:14:19
AD9857在單芯片上集成了一個高速直接數字頻率合成器(DDS)、一個高性能、高速14位數模轉換器(DAC)、時鐘乘法器電路、數字濾波器以及其它DSP功能,構成一個完整的正交數字上變頻器。它主要
2023-02-14 11:47:04
本文介紹了數字下變頻的組成結構,并通過一個具體的實例,給出了FPGA 實現的具體過程。
2009-11-30 14:11:52
34 介紹了一種基于新型FPGA的高速數字下變頻的實現方法,它充分利用數字下變頻的優(yōu)化算法以及FPGA領域的新技術,去除由于數據速率過高而造成的各種瓶頸,極大地減少了計算量和FPG
2010-07-02 16:49:24
21 ADMV1139ABBCZ 特性芯片中集成了上變頻器(變送器)、下變頻器(接收器)和帶有 4 倍乘法器的 LO 鏈射頻頻率范圍:37GHz 至 50GHz變送器和接收器之間具有可選的片內射頻開關端口
2024-02-28 20:39:49
ADMV1128ABBCZ 特性芯片中集成了上變頻器(變送器)、下變頻器(接收器)和帶有 2× 或 4× 乘法器的 LO 鏈射頻頻率范圍:24GHz 至 29.5GHzLO 輸入頻率范圍:x2 模式
2024-02-28 20:40:45
在研究了低軌衛(wèi)星DS-CDMA系統數字上變頻器的內插技術之后,提出了以成型濾波器、半帶濾波器和CIC濾波器等多級內插級聯的結構來實現抽樣率的變換.在具體實現上采用了基于多相結
2010-10-15 09:51:18
15 AD9957是一款內置14位D/A轉換器的正交數字上變頻器(QDUC)。介紹AD9957的結構、功能特點,并結合 單片機STC12C5410實現一種雷達上變頻電路的設計。該系統不但簡化老式變頻電路 的復
2010-12-29 16:58:19
33 數字下變頻器中坐標變換模塊的ASIC實現
1.引言 數字下變頻(DDC)技術是軟件無線電接收機的核心技術。其基本功能是從輸人的寬帶高速數字信
2007-08-15 16:32:54
1561 衛(wèi)星通信系統中上變頻器測試方法探討
衛(wèi)星地球站上變頻器是將中頻信號變頻到所需的高頻信號的設備。高頻信號再通過高功放發(fā)送到衛(wèi)星,可以
2010-03-13 15:40:13
2348 介紹了Intersil公司推出的可編程數字上變頻器HSP50415的結構、功能和特點,給出了HSP50415在數字上 變頻 應用中與TMS320VC5509的接口電路。 1 引言 軟件無線電的基本思想是在一個通用的硬件
2011-09-28 11:38:28
2557 
數字上變頻器(DUC)的實現主要在于插值濾波器的設計。本文首先根據3GPP規(guī)范提出了濾波器的設計指標,然后分析和比較插值濾波器單級實現方案,方案中采用多級插值濾波器,并選用
2011-10-10 16:37:49
39 ad9552是一種低成本,可變成器件,接受低頻輸入信號并將其上變頻為高頻輸出信號
2011-11-28 15:01:30
47 MAX5880高密度下行線QAM調制器和數字上變頻器(DUC)執(zhí)行QAM映射,脈沖整形,數字RF變頻向前錯誤校正(FEC)編碼的數據,充分的靈活性
2012-04-17 17:52:47
4504 為了將通信系統中數字基帶信號調制到中頻信號上,采用數字上變頻技術,通過對數字I、Q兩路基帶信號進行FIR成形濾波、半帶插值濾波、數字混頻處理得到正交調制后的中頻信號,最
2012-08-29 17:28:16
63 基于FPGA的DUC數字上變頻設計,有興趣的同學可以下載學習
2016-04-27 16:18:12
29 基于FPGA的DDC數字下變頻設計,有興趣的同學可以下載學習
2016-04-27 16:18:12
59 數字下變頻程序,可直接用于項目
2017-08-30 08:45:24
23 設計和實現了基于FPGA的可編程數字下變頻器(DDC),用于寬帶數字中頻軟件無線電接收機中,主要完成了數字下變頻、數據抽取等功能。采用自頂向下的模塊化設計方法,將整個下變頻器劃分為基本單元,實現這些
2017-11-22 09:09:56
6993 
數字上變頻/下變頻(DUC/DDC)是數字中頻設計的重要組成部分,其功能是將基帶信號經過內插濾波后變到中頻的頻率,或者將中頻的信號經過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數字
2017-11-25 02:31:01
812 
數字上變頻/下變頻(DUC/DDC)是數字中頻設計的重要組成部分,其功能是將基帶信號經過內插濾波后變到中頻的頻率,或者將中頻的信號經過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數字上下變頻的FPGA實現方法,以及Altera提供的一種數字信號處理的工具,DSP BUILDER。
2019-03-13 15:16:58
2542 
重新思考快速寬頻ADC中的數字下變頻
2018-04-23 10:41:12
1 MAX2039 高線性度、1700MHz至2200MHz上變頻/下變頻混頻器,帶有LO緩沖器/開關 數據資料訂閱尚在產。 說明 MAX2039高線性度、無源上變頻/下變頻混頻器在1700MHz至
2020-03-26 11:49:10
1260 軟件無線電的基本思想是把A/D變換器盡可能地靠近射頻天線,用軟件實現無線電系統的各種功能[1]。數字上變頻器是軟件無線電中發(fā)射機的核心部分,它的基本功能是增加基帶信號采樣率并將其上變頻到載波頻率上
2020-01-29 17:29:00
4754 
研究了高倍抽取的數字下變頻設計,重點分析了基于級聯積分梳狀濾波器和級聯半帶濾波器的多級抽樣頻率算法。并提出了用最新的Systemgenerator軟件實現FPGA 的設計、仿真方案,縮短了開發(fā)周期
2020-11-05 17:04:55
14 AD9957:內置18位I/Q數據路徑和14位DAC的1GSPS正交數字上變頻器 數據手冊
2021-03-19 07:33:07
1 AN-0996: 在點對點微波發(fā)射系統中使用正交數字上變頻器(QDUC)的優(yōu)勢
2021-03-19 10:11:03
1 LT5511: 高信號電平上變頻混頻器 數據手冊
2021-03-22 08:40:22
7 AD9957: 內置14位DAC的1 GSPS正交數字上變頻器
2021-03-22 08:51:34
6 寬帶上變頻混頻器提供高線性度和隔離度
2021-04-18 18:40:51
4 AD6633:采用VersaCREST?Crest Reduce Engine的多通道數字上變頻器數據表
2021-04-22 11:44:56
0 AD9163:16位、12 GSPS、RF DAC和數字上變頻器數據表
2021-04-23 19:28:05
0 AD9552:振蕩器頻率上變頻器數據表
2021-04-30 08:00:02
10 AD9856:CMOS 200 MHz數字上變頻器數據表
2021-05-09 13:26:31
6 數字上變頻器芯片Tames復調制
2021-05-11 08:01:28
2 數字上/下變頻器簡介:VersaCOMM?可重構數字轉換器
2021-05-12 20:53:04
0 UG-035:評估AD9552振蕩器上變頻器
2021-05-21 15:59:06
5 800-2500 MHz正交DDS信號的單邊帶上變頻
2021-05-26 12:30:37
8 采用帶高端開關的上變頻混頻器的快速時分雙工(TDD)傳輸
2021-05-27 12:17:14
7 基于FPGA的DDC(數字下變頻)設計與實現(電源技術審稿費多少)-該文檔為基于FPGA的DDC(數字下變頻)設計與實現講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-15 12:04:22
28 基于FPGA的數字下變頻器(DDC)的設計(ups電源技術轉讓)-基于FPGA的數字下變頻器(DDC)的設計.適合新手學習參考
2021-09-16 11:43:52
37 電子發(fā)燒友網站提供《上變頻器2400MHz開源項目.zip》資料免費下載
2022-07-26 09:14:38
5 在本文的第一部分“數字下變頻器——第1部分”中,我們探討了行業(yè)對更高頻率RF頻段采樣的推動,以及數字下變頻器(DDC)如何實現這種類型的無線電架構。討論了與AD9680系列產品中的DDC相關的幾個技術方面。
2023-01-05 14:28:21
4610 
AD9957可用作通用I/Q調制器與捷變上變頻器,適合視成本、尺寸、功耗和動態(tài)性能為關鍵因素的通信系統。
2023-02-01 15:03:39
3611 上變頻器(Rectifier)和下變頻器(Inverter)是電力系統中常見的兩種電力轉換裝置。它們通常用于調整交流電的頻率和電壓,以滿足不同設備或系統的需求。
上變頻
2023-10-05 10:01:00
7537 電子發(fā)燒友網站提供《通信系統中數字上變頻技術的研究與設計.pdf》資料免費下載
2023-10-23 10:10:33
1 MAX2041高線性度、無源上變頻/下變頻混頻器在1700MHz至3000MHz的RF頻率范圍內具有7.4dB NF和7.2dB轉換損耗,支持UMTS/WCDMA、 DCS、PCS和WiMAX基站
2025-03-31 11:47:52
757 
MAX2031高線性度、無源上變頻或下變頻混頻器在650MHz至1000MHz的RF頻段具有+36dBm IIP3, 7dB NF和7dB變頻損耗,支持GSM/蜂窩基站發(fā)射器或接收器應用。該混頻器LO頻率范圍為650MHz至1250MHz,適用于高端LO注入結構。
2025-03-31 13:49:15
736 
AD9857在單芯片上集成了一個高速直接數字頻率合成器(DDS)、一個高性能、高速14位數模轉換器(DAC)、時鐘乘法器電路、數字濾波器以及其它DSP功能,構成一個完整的正交數字上變頻器。它主要
2025-04-30 15:13:01
867 
評論