日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

IC設計中同步復位與異步復位的區(qū)別

454398 ? 來源:博客園 ? 作者: 云說風輕 ? 2020-11-09 14:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、什么是同步邏輯和異步邏輯,同步電路和異步電路的區(qū)別是什么?
同步邏輯是時鐘之間有固定的因果關系。異步邏輯是各時鐘之間沒有固定的因果關系。
電路設計可分類為同步電路和異步電路設計。同步電路利用時鐘脈沖使其子系統(tǒng)同步運作,而異步電路不使用時鐘脈沖做同步,其子系統(tǒng)是使用特殊的“開始”和 “完成”信號使之同步。由于異步電路具有下列優(yōu)點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模塊性、可組合和可復用性--因此近年來對異步 電路研究增加快速,論文發(fā)表數(shù)以倍增,而Intel Pentium 4處理器設計,也開始采用異步電路設計。
異步電路主要是組合邏輯電路,用于產生地址譯碼器、FIFO或RAM的讀寫控制信號脈沖,其邏輯輸出與任何時鐘信號都沒有關系,譯碼輸出產生的毛刺通常是 可以監(jiān)控的。同步電路是由時序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構成的電路,其所有操作都是在嚴格的時鐘控制下完成的。這些時序電路共享同一個時 鐘CLK,而所有的狀態(tài)變化都是在時鐘的上升沿(或下降沿)完成的。

2、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?
線與邏輯是兩個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用oc門來實現(xiàn)(漏極或者集電極開路),由于不用oc門可能使灌電流過大,而燒壞邏輯門,同時在輸出端口應加一個上拉電阻。(線或則是下拉電阻)

3、什么是Setup 和Holdup時間,setup和holdup時間區(qū)別.
Setup/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據穩(wěn)定不變的時間。輸入信號應提前時鐘上升沿(如上升沿 有效)T時間到達芯片,這個T就是建立時間-Setup time.如不滿足setup time,這個數(shù)據就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據才能被打入觸發(fā)器。保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據穩(wěn)定 不變的時間。如果hold time不夠,數(shù)據同樣不能被打入觸發(fā)器。
建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數(shù)據信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數(shù)據信號需要保持不變的時間。如果不滿足建立和保持時間 的話,那么DFF將不能正確地采樣到數(shù)據,將會出現(xiàn)stability的情況。如果數(shù)據信號在時鐘沿觸發(fā)前后持續(xù)的時間均超過建立和保持時間,那么超過量 就分別被稱為建立時間裕量和保持時間裕量。

4、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?
在組合邏輯中,由于門的輸入信號通路中經過了不同的延時,導致到達該門的時間不一致叫競爭。產生毛刺叫冒險。如果布爾式中有相反的信號則可能產生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。

5、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?
常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。 CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。cmos的高低電平分別 為:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD. TTL的為:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用cmos可直接驅動ttl;加上拉后,ttl可驅動cmos.

6、如何解決亞穩(wěn)態(tài)。
亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內達到一個可確認的狀態(tài)。當一個觸發(fā)器進入亞穩(wěn)態(tài)時,既無法預測該單元的輸出電平,也無法預測何 時輸出才能穩(wěn)定在某個正確的電平上。在這個穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種無用的輸出電平可以沿信號通道上的各個觸 發(fā)器級聯(lián)式傳播下去。
解決方法:
1 降低系統(tǒng)時鐘
2 用反應更快的FF
3 引入同步機制,防止亞穩(wěn)態(tài)傳播
4 改善時鐘質量,用邊沿變化快速的時鐘信號
關鍵是器件使用比較好的工藝和時鐘周期的裕量要大。

7、IC設計中同步復位與異步復位的區(qū)別。
同步復位在時鐘沿采復位信號,完成復位動作。異步復位不管時鐘,只要復位信號滿足條件,就完成復位動作。異步復位對復位信號要求比較高,不能有毛刺,如果其與時鐘關系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。

8、MOORE 與 MEELEY狀態(tài)機的特征。
Moore 狀態(tài)機的輸出僅與當前狀態(tài)值有關, 且只在時鐘邊沿到來時才會有狀態(tài)變化. Mealy 狀態(tài)機的輸出不僅與當前狀態(tài)值有關, 而且與當前輸入值有關.

9、多時域設計中,如何處理信號跨時域。
不同的時鐘域之間信號通信時需要進行同步處理,這樣可以防止新時鐘域中第一級觸發(fā)器的亞穩(wěn)態(tài)信號對下級邏輯造成影響,其中對于單個控制信號可以用兩級同步器,如電平、邊沿檢測和脈沖,對多位信號可以用FIFO,雙口RAM,握手信號等。
跨時域的信號要經過同步器同步,防止亞穩(wěn)態(tài)傳播。例如:時鐘域1中的一個信號,要送到時鐘域2,那么在這個信號送到時鐘域2之前,要先經過時鐘域2的同步 器同步后,才能進入時鐘域2。這個同步器就是兩級d觸發(fā)器,其時鐘為時鐘域2的時鐘。這樣做是怕時鐘域1中的這個信號,可能不滿足時鐘域2中觸發(fā)器的建立 保持時間,而產生亞穩(wěn)態(tài),因為它們之間沒有必然關系,是異步的。這樣做只能防止亞穩(wěn)態(tài)傳播,但不能保證采進來的數(shù)據的正確性。所以通常只同步很少位數(shù)的信 號。比如控制信號,或地址。當同步的是地址時,一般該地址應采用格雷碼,因為格雷碼每次只變一位,相當于每次只有一個同步器在起作用,這樣可以降低出錯概 率,象異步FIFO的設計中,比較讀寫地址的大小時,就是用這種方法。 如果兩個時鐘域之間傳送大量的數(shù)據,可以用異步FIFO來解決問題。

10、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。
Delay < period - setup – hold

11、時鐘周期為T,觸發(fā)器D1的寄存器到輸出時間最大為T1max,最小為T1min。組合邏輯電路最大延遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時間T3和保持時間應滿足什么條件。
T3setup>T+T2max,T3hold>T1min+T2min

12、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決定最大時鐘的因素,同時給出表達式。
T+Tclkdealy>Tsetup+Tco+Tdelay;
Thold>Tclkdelay+Tco+Tdelay;

13、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。
靜態(tài)時序分析是采用窮盡分析方法來提取出整個電路存在的所有時序路徑,計算信號在這些路徑上的傳播延時,檢查信號的建立和保持時間是否滿足時序要求,通過 對最大路徑延時和最小路徑延時的分析,找出違背時序約束的錯誤。它不需要輸入向量就能窮盡所有的路徑,且運行速度很快、占用內存較少,不僅可以對芯片設計 進行全面的時序功能檢查,而且還可利用時序分析的結果來優(yōu)化設計,因此靜態(tài)時序分析已經越來越多地被用到數(shù)字集成電路設計的驗證中。
動態(tài)時序模擬就是通常的仿真,因為不可能產生完備的測試向量,覆蓋門級網表中的每一條路徑。因此在動態(tài)時序分析中,無法暴露一些路徑上可能存在的時序問題;

14、一個四級的Mux,其中第二級信號為關鍵信號 如何改善timing。
關鍵:將第二級信號放到最后輸出一級輸出,同時注意修改片選信號,保證其優(yōu)先級未被修改。

15、為什么一個標準的倒相器中P管的寬長比要比N管的寬長比大?
和載流子有關,P管是空穴導電,N管電子導電,電子的遷移率大于空穴,同樣的電場下,N管的電流大于P管,因此要增大P管的寬長比,使之對稱,這樣才能使得兩者上升時間下降時間相等、高低電平的噪聲容限一樣、充電放電的時間相等

16、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產生的。
latch是電平觸發(fā),register是邊沿觸發(fā),register在同一時鐘邊沿觸發(fā)下動作,符合同步電路的設計思想,而latch則屬于異步電路設計,往往會導致時序分析困難,不適當?shù)膽胠atch則會大量浪費芯片資源。

17、BLOCKING NONBLOCKING 賦值的區(qū)別。
非阻塞賦值:塊內的賦值語句同時賦值,一般用在時序電路描述中
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC設計
    +關注

    關注

    38

    文章

    1406

    瀏覽量

    108436
  • 邏輯電平
    +關注

    關注

    0

    文章

    205

    瀏覽量

    15153
  • 同步電路
    +關注

    關注

    1

    文章

    61

    瀏覽量

    13787
  • 異步電路
    +關注

    關注

    2

    文章

    48

    瀏覽量

    11563
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    同步復位異步復位到底該用哪個

    做FPGA/數(shù)字IC設計的,平時寫得最多的可能就是復位邏輯了。但你有沒有這種感覺:看別人代碼,有的用同步復位,有的用異步
    的頭像 發(fā)表于 04-22 09:42 ?410次閱讀
    <b class='flag-5'>同步</b><b class='flag-5'>復位</b>和<b class='flag-5'>異步</b><b class='flag-5'>復位</b>到底該用哪個

    SGM861:高精度OV/UV檢測復位IC的全面解析

    SGM861:高精度OV/UV檢測復位IC的全面解析 在電子設計領域,對于電壓監(jiān)測和復位功能的需求日益增長,尤其是在對精度和可靠性要求極高的應用場景。SGM861作為一款高精度的過壓
    的頭像 發(fā)表于 03-24 10:05 ?249次閱讀

    SGM823A:集復位、看門狗和手動復位功能于一體的微處理器監(jiān)控電路

    、看門狗和手動復位功能,為系統(tǒng)的可靠性提供了有力保障。下面我們就來詳細了解一下這款產品。 文件下載: SGM823A.pdf 一、產品概述 SGM823A是一款完整的微處理器監(jiān)控設備,它將復位、看門狗和手動復位功能集成在一個SO
    的頭像 發(fā)表于 03-23 17:20 ?624次閱讀

    SGM802:低功耗微處理器復位電路的理想之選

    SGM802:低功耗微處理器復位電路的理想之選 在電子設備的設計,微處理器復位電路起著至關重要的作用,它能確保系統(tǒng)在各種情況下都能穩(wěn)定、可靠地運行。今天,我們就來詳細了解一下SGMICRO公司推出
    的頭像 發(fā)表于 03-23 16:45 ?853次閱讀

    SGM804:低功耗微處理器復位電路的理想之選

    SGM804:低功耗微處理器復位電路的理想之選 在電子設備,微處理器復位電路起著至關重要的作用,它能確保系統(tǒng)在各種情況下都能穩(wěn)定、可靠地運行。今天要給大家介紹的SGM804,就是一款性能出色
    的頭像 發(fā)表于 03-23 16:45 ?633次閱讀

    MAX6305 - MAX6313:多輸入可編程復位IC的全面解析

    MAX6305 - MAX6313:多輸入可編程復位IC的全面解析 在電子設計領域,復位電路是保障系統(tǒng)穩(wěn)定運行的重要組成部分。今天,我們就來深入探討一下MAXIM公司的5引腳多輸入可編程復位
    的頭像 發(fā)表于 03-18 16:55 ?220次閱讀

    深度解析DS1830/A復位序列器:特性、操作與應用

    深度解析DS1830/A復位序列器:特性、操作與應用 在電子系統(tǒng)設計,復位序列器是確保系統(tǒng)穩(wěn)定啟動和可靠運行的關鍵組件。今天我們就來深入探討DALLAS SEMICONDUCTOR(現(xiàn)MAXIM
    的頭像 發(fā)表于 02-28 15:10 ?286次閱讀

    深入解析MAX6305–MAX6313:多功能可編程復位IC的卓越之選

    深入解析MAX6305–MAX6313:多功能可編程復位IC的卓越之選 在電子設計領域,可靠的復位電路對于確保系統(tǒng)的穩(wěn)定運行至關重要。今天,我們將深入探討MAXIM公司推出的MAX6305
    的頭像 發(fā)表于 02-28 10:30 ?285次閱讀

    探索DS1811:經濟高效的電源監(jiān)控復位芯片

    探索DS1811:經濟高效的電源監(jiān)控復位芯片 在電子設備設計,電源監(jiān)控與復位是確保系統(tǒng)穩(wěn)定運行的關鍵環(huán)節(jié)。今天,我們來深入了解一款名為DS1811的EconoReset芯片,它在電源監(jiān)控和
    的頭像 發(fā)表于 02-27 16:20 ?316次閱讀

    MAX6443–MAX6452:具備長手動復位設置周期的微處理器復位電路

    MAX6443–MAX6452:具備長手動復位設置周期的微處理器復位電路 在電子設備的設計,微處理器復位電路起著至關重要的作用,它能確保設備在各種情況下穩(wěn)定運行。今天我們就來詳細了解
    的頭像 發(fā)表于 02-27 14:45 ?354次閱讀

    探索MAX6305 - MAX6313:多功能可編程復位IC的卓越性能

    探索MAX6305 - MAX6313:多功能可編程復位IC的卓越性能 在電子設計領域,復位IC是保障系統(tǒng)穩(wěn)定運行的關鍵組件。今天,我們將深入探討MAXIM推出的MAX6305 - M
    的頭像 發(fā)表于 01-23 15:45 ?414次閱讀

    用于穩(wěn)定電源設計的復位IC應用實例

    現(xiàn)代電子設備正面臨電壓波動、浪涌電壓以及輸入電源不穩(wěn)定等問題。如果缺乏適當?shù)碾妷罕O(jiān)測與復位保護功能,系統(tǒng)可能會出現(xiàn)誤動作、異常復位,甚至導致硬件損壞。
    的頭像 發(fā)表于 12-08 09:41 ?757次閱讀
    用于穩(wěn)定電源設計的<b class='flag-5'>復位</b><b class='flag-5'>IC</b>應用實例

    GraniStudio:軸復位例程

    1.文件運行 導入工程 雙擊運行桌面GraniStudio.exe。 通過引導界面導入軸復位例程,點擊導入按鈕。 打開軸復位運動例程所在路徑,選中軸復位運動.gsp文件,點擊打開,完成導入。 2.
    的頭像 發(fā)表于 08-22 16:05 ?804次閱讀
    GraniStudio:軸<b class='flag-5'>復位</b>例程

    GraniStudio零代碼平臺軸復位算子支持多少個軸同時復位,有哪些回零模式?

    GraniStudio平臺在軸復位的功能上未對同時復位的軸數(shù)進行硬性限制,理論上支持任意數(shù)量軸同步復位,需要考慮的是在做多軸同步
    的頭像 發(fā)表于 07-07 18:02 ?795次閱讀
    GraniStudio零代碼平臺軸<b class='flag-5'>復位</b>算子支持多少個軸同時<b class='flag-5'>復位</b>,有哪些回零模式?

    復位電路的核心功能和主要類型

    復位電路(Reset Circuit) 是數(shù)字系統(tǒng)的關鍵功能模塊,用于確保設備在上電、電壓波動或異常狀態(tài)下可靠復位至初始狀態(tài)。其設計直接影響系統(tǒng)的穩(wěn)定性和抗干擾能力。
    的頭像 發(fā)表于 06-30 14:24 ?1906次閱讀
    <b class='flag-5'>復位</b>電路的核心功能和主要類型
    成武县| 东兰县| 修文县| 正宁县| 邯郸县| 西城区| 兰西县| 扶余县| 天镇县| 西青区| 贡山| 获嘉县| 托克托县| 临潭县| 井陉县| 东光县| 长汀县| 玛纳斯县| 德化县| 原阳县| 辉县市| 黑水县| 府谷县| 长岛县| 宿州市| 平陆县| 泸水县| 昭觉县| 淮北市| 道真| 庆元县| 灵宝市| 镶黄旗| 涟水县| 霍山县| 皋兰县| 田阳县| 黄大仙区| 富川| 尚义县| 昭平县|