日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA程序設(shè)計(jì):如何封裝AXI_SLAVE接口IP

454398 ? 來(lái)源:根究FPGA ? 作者:根究FPGA ? 2020-10-30 12:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA程序設(shè)計(jì)的很多情形都會(huì)使用到AXI接口總線,以PCIe的XDMA應(yīng)用為例,XDMA有兩個(gè)AXI接口,分別是AXI4 Master類型接口和AXI-Lite Master類型接口,可通過(guò)M_AXI接口對(duì)數(shù)據(jù)進(jìn)行讀取操作,此時(shí)設(shè)計(jì)一個(gè)基于AXI-Slave接口的IP進(jìn)行數(shù)據(jù)傳輸操作就非常的方便。

封裝的形式并不復(fù)雜,只是略微繁瑣,接下來(lái)一步一步演示如何封裝AXI_SLAVE接口IP:

1、創(chuàng)建工程

2、選擇Create AXI4 Perpheral,點(diǎn)擊next

設(shè)置保存路徑,也可默認(rèn):

3、設(shè)置保存路徑:

4、設(shè)置封裝的接口類型:

5、選擇Verify Peripheral IP using AXI4 IP

6、對(duì)IP進(jìn)行修改:

在頂層和總線文件中添加自定義的端口信號(hào)

在S00_AXI.v中編輯:

7、保存工程
如果不慎將初始的IP封裝界面關(guān)掉的話,在Tools下選擇Create and Package New IP,選擇Package your current project,NEXT之后選擇open(你會(huì)看到的)。

設(shè)置ID位寬,該選項(xiàng)主要用于outstanding傳輸:

設(shè)置數(shù)據(jù)位寬,根據(jù)需要自行設(shè)計(jì):

如果出現(xiàn)Merge提示的話,點(diǎn)擊,選擇覆蓋參數(shù)。

最后選擇重新封裝IP,就得到屬于自己的AXI_SLAVE接口IP啦!

在剛剛設(shè)置的ip_repo2文件目錄下可以看到IP:

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22508

    瀏覽量

    639504
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    145

    瀏覽量

    18033
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    利用開(kāi)源uart2axi4實(shí)現(xiàn)串口訪問(wèn)axi總線

    ,可以實(shí)現(xiàn)跨fpga平臺(tái)使用。利用uart2axi4我們可以通過(guò)python,輕松訪問(wèn)axi4_lite_slave寄存器,大大方便fpga工程師進(jìn)行系統(tǒng)調(diào)試和定位bug。
    的頭像 發(fā)表于 12-02 10:05 ?2285次閱讀
    利用開(kāi)源uart2<b class='flag-5'>axi</b>4實(shí)現(xiàn)串口訪問(wèn)<b class='flag-5'>axi</b>總線

    RDMA設(shè)計(jì)6:IP架構(gòu)2

    擴(kuò)展的通用 IP 核,在 RoCE v2 高速數(shù)據(jù)傳輸系統(tǒng)擔(dān)任網(wǎng)絡(luò)物理層的角色。其提供一組主 AXI-Stream 接口和一組從 AXI-Stream
    發(fā)表于 11-26 10:24

    使用AXI4接口IP核進(jìn)行DDR讀寫(xiě)測(cè)試

    本章的實(shí)驗(yàn)任務(wù)是在 PL 端自定義一個(gè) AXI4 接口IP 核,通過(guò) AXI_HP 接口對(duì) PS 端 DDR3 進(jìn)行讀寫(xiě)測(cè)試,讀寫(xiě)的內(nèi)存
    的頭像 發(fā)表于 11-24 09:19 ?3942次閱讀
    使用<b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b><b class='flag-5'>IP</b>核進(jìn)行DDR讀寫(xiě)測(cè)試

    Xilinx高性能NVMe Host控制器IP+PCIe 3.0軟核控制器IP,純邏輯實(shí)現(xiàn),AXI4和AXI4-Stream DMA接口,支持PCIe 3.0和4.0

    )讀寫(xiě)、DMA讀寫(xiě)和數(shù)據(jù)擦除功能,提供用戶一個(gè)簡(jiǎn)單高效的接口實(shí)現(xiàn)高性能存儲(chǔ)解決方案。NVMe AXI4 Host Controller IP讀寫(xiě)的順序傳輸長(zhǎng)度是RTL運(yùn)行時(shí)動(dòng)態(tài)可配置的,最小
    發(fā)表于 11-14 22:40

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)43:如何上板驗(yàn)證?

    PCIE 集成塊版本、 AXI 位寬配置、 最大提交隊(duì)列深度、 最大提交隊(duì)列數(shù)量。 ![ 圖1 NVMe over PCIe 邏輯加速引擎 IP 封裝
    發(fā)表于 10-30 18:10

    將e203 例化AXI總線接口

    將系統(tǒng)外設(shè)總線內(nèi)部axi接口引出給gpio,注意vivado中g(shù)pio地址分配應(yīng)保證移植 Debug: 通過(guò)Xil_Out32函數(shù)給gpio的地址寫(xiě)1或者0,注意這里地址是gpio地址也就是核中給
    發(fā)表于 10-29 06:08

    VDMA IP核簡(jiǎn)介

    VDMA端口信號(hào) S_AXI_LITE:PS端可以通過(guò)AXI_LITE協(xié)議對(duì)IP核進(jìn)行控制; S_AXIS_S2MM:視頻流(AXI STREAM)輸入到
    發(fā)表于 10-28 06:14

    AXI GPIO擴(kuò)展e203 IO口簡(jiǎn)介

    讀寫(xiě)寄存器、設(shè)置中斷等。 AXI-GPIO廣泛應(yīng)用于FPGA和SoC系統(tǒng)中,可以用于控制外部設(shè)備、實(shí)現(xiàn)狀態(tài)檢測(cè)、進(jìn)行通信協(xié)議等。AXI-GPIO的靈活性和可靠性使其成為嵌入式系統(tǒng)開(kāi)發(fā)中的重要外設(shè)
    發(fā)表于 10-22 08:14

    關(guān)于AXI Lite無(wú)法正常握手的問(wèn)題

    關(guān)于AXI Lite的問(wèn)題 為什么我寫(xiě)的AXI Lite在使用AXI Lite Slave IP的時(shí)候可以正常握手,但是在使用
    發(fā)表于 07-16 18:50

    RDMA over RoCE V2設(shè)計(jì)2:ip 整體框架設(shè)計(jì)考慮

    這里重點(diǎn)討論P(yáng)C與FPGA之間采用RDMA RoCE v2 高速數(shù)據(jù)傳輸,FPGAFPGA后面介紹。該IP系統(tǒng)的整體架構(gòu)如圖 1 所示。它通過(guò) QSFP28
    發(fā)表于 07-16 08:51

    RDMA簡(jiǎn)介8之AXI分析

    AXI4 總線是第四代 AXI 總線,其定義了三種總線接口,分別為:AXI4、AXI4-Lite 和 A
    的頭像 發(fā)表于 06-24 23:22 ?791次閱讀
    RDMA簡(jiǎn)介8之<b class='flag-5'>AXI</b>分析

    NVMe IPAXI4總線分析

    時(shí),需要通過(guò)AXI互聯(lián)IPAXI Interconnect)來(lái)實(shí)現(xiàn)多對(duì)多的拓?fù)浣Y(jié)構(gòu) ,如圖3所示。Interconnect擁有多個(gè) Master/Slave
    發(fā)表于 06-02 23:05

    NVMe控制器IP設(shè)計(jì)系列之接口轉(zhuǎn)換模塊

    接口轉(zhuǎn)換模塊負(fù)責(zé)完成AXI4接口與控制器內(nèi)部的自定義接口之間的轉(zhuǎn)換工作。由于AXI4接口協(xié)議的實(shí)
    的頭像 發(fā)表于 05-10 14:36 ?870次閱讀
    NVMe控制器<b class='flag-5'>IP</b>設(shè)計(jì)系列之<b class='flag-5'>接口</b>轉(zhuǎn)換模塊

    NVMe控制器IP設(shè)計(jì)之接口轉(zhuǎn)換

    這是NVMe控制器IP設(shè)計(jì)系列博客之一,其他的見(jiàn)本博客或csdn搜用戶名:tiantianuser。相關(guān)視頻見(jiàn)B站用戶名:專注與守望。 接口轉(zhuǎn)換模塊負(fù)責(zé)完成AXI4接口與控制器內(nèi)部的自
    發(fā)表于 05-10 14:33

    智多晶eSPI_Slave IP介紹

    eSPI總線具有低功耗、管腳數(shù)量少、高效的數(shù)據(jù)傳輸?shù)葍?yōu)點(diǎn),常用于與EC、BMC、SIO等外設(shè)的通信,是PC中CPU與這些外設(shè)通信的主流協(xié)議。智多晶eSPI_Slave IP符合eSPI標(biāo)準(zhǔn)規(guī)范,支持相關(guān)協(xié)議屬性。
    的頭像 發(fā)表于 05-08 16:44 ?1657次閱讀
    智多晶eSPI_<b class='flag-5'>Slave</b> <b class='flag-5'>IP</b>介紹
    安陆市| 扶绥县| 合肥市| 朝阳县| 万全县| 高青县| 怀柔区| 河东区| 游戏| 铜山县| 西宁市| 漳平市| 石渠县| 高尔夫| 丹江口市| 屯昌县| 彭水| 吴江市| 莲花县| 阿拉尔市| 鄂州市| 屯留县| 连山| 峡江县| 昌黎县| 奉节县| 万年县| 从江县| 阜阳市| 云南省| 郎溪县| 嘉峪关市| 荣昌县| 乌拉特后旗| 朝阳县| 长葛市| 瓦房店市| 沙湾县| 舞钢市| 通州区| 郧西县|