日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DSP48的演變史

FPGA技術(shù)驛站 ? 來源:Lauren的FPGA ? 作者:Lauren ? 2020-10-30 17:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DSP48最早出現(xiàn)在XilinxVirtex-4 FPGA中,但就乘法器而言,Virtex-II和Virtex-II Pro中就已經(jīng)有了專用的18x18的乘法器,不過DSP48可不只是乘法器,其功能更加多樣化。DSP48基本結(jié)構(gòu)如下圖所示(圖片來源:ug073, Figure 2-1)。DSP48中的核心單元是18x18的乘法器。從圖中不難看出,DSP48可實(shí)現(xiàn)基本數(shù)學(xué)函數(shù)P=Z±(X+Y+CIN)。這里X、Y和Z是圖中3個(gè)MUX的輸出。根據(jù)圖中MUX的輸入,上述數(shù)學(xué)函數(shù)可以變?yōu)镻=A*B+C或P=A*B+PCIN,后者需用級聯(lián)DSP48。因?yàn)镻CIN和PCOUT是專用走線相連。同時(shí),與Virtex-II不同,Virtex-II中,相鄰的DSP48和Block RAM共享互連資源,而在Virtex-4中,DSP48和Block RAM有獨(dú)立的布線資源。

此外,從資源角度看,Virtex-4SX55包含的DSP48最多,一共8列512個(gè)DSP48,在全流水模式下,可運(yùn)行到的最高頻率為500MHz。

在Virtex-5中,引入了增強(qiáng)型DSP48,稱之為DSP48E,其基本結(jié)構(gòu)如下圖所示(圖片來源ug193, Figure 1-1)。這種增強(qiáng)體現(xiàn)在以下幾點(diǎn):乘法器變?yōu)?5x18;A端口變?yōu)?0位,其中低25位可用于乘法器的輸入,A和B可拼接為48位,從而可實(shí)現(xiàn){A,B}+C(兩個(gè)48位數(shù)據(jù)相加);乘法器之后不再是簡單的累加器,而是功能更為多樣的ALU(算術(shù)邏輯單元),可實(shí)現(xiàn)算術(shù)運(yùn)算和邏輯運(yùn)算。這里特別介紹一下ALU,ALU支持SIMD功能(Single InstructionMultiple Data),使得ALU可配置為2個(gè)24位的加法器或者4個(gè)12位的加法器。從資源角度看,Virtex-5 SX240T包含的DSP48E最多,共1056個(gè),在全流水模式下,可運(yùn)行到的最高頻率為550MHz。

在Virtex-6和7系列FPGA中,DSP48E功能進(jìn)一步增強(qiáng),稱之為DSP48E1,其基本結(jié)構(gòu)如下圖所示(圖片來源ug369, Figure 1-1)。最顯著的變化是在DSP48E中添加了預(yù)加器(可實(shí)現(xiàn)25位的加法運(yùn)算),這對于系數(shù)對稱的濾波器而言非常有利,可將乘法器資源減半。

在UltraScale和UltraScale Plus系列FPGA中,引入了DSP48E2,其基本結(jié)構(gòu)如下圖所示(圖片來源ug579,Figure 2-1)。相比于DSP48E1,其中的乘法器變?yōu)?7x18,端口D的位寬也由25位變?yōu)?7位,這樣預(yù)加器可支持27位的加法運(yùn)算。預(yù)加器的輸出可同時(shí)送給乘法器的兩個(gè)輸入端口,從而很容易實(shí)現(xiàn)平方運(yùn)算。同時(shí),增加了一個(gè)MUX,對應(yīng)圖中的W。ALU可實(shí)現(xiàn)Z+W+X+Y。

對比DSP48、DSP48E、DSP48E1和DSP48E2,如下表所示。

Tcl之$$a 80%的概率...... AI Engine到底是什么?

ACAP不可不知的幾個(gè)基本概念

嵌套的for循環(huán),到底對哪個(gè)執(zhí)行pipeline更好

HLS中循環(huán)的并行性(2)

HLS中循環(huán)的并行性(1)

HLS優(yōu)化方法DATAFLOW你用了嗎

HLS中如何控制流水程度

Vivado HLS學(xué)習(xí)資料有哪些

如何查看可綜合C代碼的中間結(jié)果

如何在C代碼中插入移位寄存器

HLS IP Library? HLS Math Library:csim ?C/RTL co-sim(2) HLS Math Library:csim ?C/RTL co-sim(1) 用Tcl實(shí)現(xiàn)Vivado設(shè)計(jì)全流程(1) 借助Elaborated Design優(yōu)化RTL代碼 (a-b)^2如何高效實(shí)現(xiàn)? 如何快速找到組合邏輯生成的時(shí)鐘 并行加法的高效實(shí)現(xiàn) 加法樹還是加法鏈?

兩個(gè)數(shù)相加,三個(gè)數(shù)相加有什么不同

加法運(yùn)算很簡單? AXI-4 Lite與AXI-4 Memory Mapped有什么區(qū)別? 深入理解AXI-4 Memory Mapped 接口協(xié)議 AXI是Interface還是Bus? 如何閱讀時(shí)序報(bào)告 時(shí)序報(bào)告要看哪些指標(biāo) 如何使set_max_delay不被覆蓋 一些小巧的IP IP是用DCP還是XCI? 如果使用第三方綜合工具,Xilinx IP… IP生成文件知多少 IP的約束需要處理嗎? IP為什么被Locked? copy_ip你用過嗎? IP是XCI還是XCIX 如何降低OSERDES/CLK和CLKDIV的Clock Skew 如何獲取Device DNA 談?wù)勗O(shè)計(jì)復(fù)用 過約束到底怎么做 時(shí)序收斂之Baseline 什么情況下要用OOC綜合方式 異步跨時(shí)鐘域電路該怎么約束 如何復(fù)用關(guān)鍵路徑的布局布線信息 Vivado學(xué)習(xí)資料有哪些? 異步跨時(shí)鐘域電路怎么設(shè)計(jì) ECO都有哪些應(yīng)用 FPGA中的CLOCK REGION和SLR是什么含義 FPGA中的BEL, SITE, TILE是什么含義 約束文件有哪些 如何高效復(fù)用Block的位置信息? 如何復(fù)用關(guān)鍵寄存器的位置信息 部分可重配置都生成哪些.bit文件 VIO你用對了嗎 Device視圖下能看到什么 Schematic視圖下能看到什么 都是pin,有什么區(qū)別 都是net,有什么區(qū)別 如何快速查找目標(biāo)cell 學(xué)習(xí)筆記:深度學(xué)習(xí)與INT8 學(xué)習(xí)筆記:多層感知器 學(xué)習(xí)筆記:單層感知器的局限性 學(xué)習(xí)筆記:單層感知器基礎(chǔ)知識(shí) 學(xué)習(xí)筆記:神經(jīng)網(wǎng)絡(luò)學(xué)習(xí)算法 學(xué)習(xí)筆記:神經(jīng)網(wǎng)絡(luò)模型 學(xué)習(xí)筆記:ReLU的各種變形函數(shù) 學(xué)習(xí)筆記:神經(jīng)元模型(2) 學(xué)習(xí)筆記:神經(jīng)元模型(1) 學(xué)習(xí)筆記:深度學(xué)習(xí)之“深” 學(xué)習(xí)筆記:深度學(xué)習(xí)之“學(xué)習(xí)” 學(xué)習(xí)筆記:人工智能機(jī)器學(xué)習(xí)和深度學(xué)習(xí) 2019文章匯總

責(zé)任編輯:xj

原文標(biāo)題:DSP48演變史

文章出處:【微信公眾號(hào):Lauren的FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8277

    瀏覽量

    368490
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2208

    瀏覽量

    131993
  • FGPA
    +關(guān)注

    關(guān)注

    1

    文章

    27

    瀏覽量

    16554

原文標(biāo)題:DSP48演變史

文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    深圳SMOOTH斯蒙奇|減速箱廠家:全球市場演變,中國企業(yè)如何破局

    深圳SMOOTH斯蒙奇|減速箱廠家:全球市場演變,中國企業(yè)如何破局
    的頭像 發(fā)表于 04-09 15:53 ?215次閱讀

    48口配線架如何理線

    48口配線架的理線是網(wǎng)絡(luò)布線工程中確保信號(hào)穩(wěn)定、維護(hù)便捷的關(guān)鍵環(huán)節(jié)。合理的理線不僅能提升機(jī)房整潔度,還能減少信號(hào)干擾、便于故障排查和后期擴(kuò)容。以下是48口配線架理線的詳細(xì)步驟和注意事項(xiàng): 一、理線前
    的頭像 發(fā)表于 03-25 10:45 ?284次閱讀

    ?48V高邊電流的測量解決方案

    ?48 V電源軌廣泛應(yīng)用于無線基站和電信設(shè)備。在網(wǎng)絡(luò)中央機(jī)房使用這種電源軌時(shí),其電壓介于?48 V和?60 V之間。為了測量這些電壓下的電流,一般需要采用雙電源(如±15 V)供電的器件。通常,只有直接與?48 V電源軌接口的前
    的頭像 發(fā)表于 03-17 08:13 ?1550次閱讀
    ?<b class='flag-5'>48</b>V高邊電流的測量解決方案

    深入解析48V供電網(wǎng)絡(luò)設(shè)計(jì)的技術(shù)挑戰(zhàn)

    48V 供電網(wǎng)絡(luò)(PDN)轉(zhuǎn)型的優(yōu)勢已得到充分論證,但其中的技術(shù)挑戰(zhàn)卻鮮為人知。當(dāng)開發(fā)工程師首次進(jìn)行 48V 設(shè)計(jì)時(shí),各種技術(shù)問題自然涌現(xiàn)。為幫助您全面?zhèn)鋺?zhàn) 48V 系統(tǒng)遷移,本文深入解析以下 15 項(xiàng)技術(shù)挑戰(zhàn)。
    的頭像 發(fā)表于 03-10 14:06 ?655次閱讀
    深入解析<b class='flag-5'>48</b>V供電網(wǎng)絡(luò)設(shè)計(jì)的技術(shù)挑戰(zhàn)

    一文了解數(shù)據(jù)存儲(chǔ)演變之路

    開工大吉,啟新賦能!數(shù)據(jù)存儲(chǔ)格局正持續(xù)快速迭代發(fā)展,這背后離不開企業(yè)與個(gè)人不斷增長的數(shù)據(jù)量驅(qū)動(dòng)。其演變核心在于,從傳統(tǒng)存儲(chǔ)模式逐步迭代升級,轉(zhuǎn)向更先進(jìn)、靈活且可擴(kuò)展的存儲(chǔ)解決方案,精準(zhǔn)適配現(xiàn)代數(shù)字企業(yè)及職場多元場景的核心需求。
    的頭像 發(fā)表于 02-27 13:51 ?626次閱讀
    一文了解數(shù)據(jù)存儲(chǔ)<b class='flag-5'>演變</b>之路

    汽車48V系統(tǒng)拋負(fù)載與浪涌靜電一體化防護(hù)方案設(shè)計(jì)

    負(fù)載供電的關(guān)鍵角色,其穩(wěn)定與可靠性直接影響到整車性能與安全??梢哉f,48V系統(tǒng)正在演變為智能電動(dòng)汽車的“低壓能量中樞”,推動(dòng)汽車電子架構(gòu)邁向更高集成、更高效率的新階段。
    的頭像 發(fā)表于 01-21 11:29 ?1962次閱讀
    汽車<b class='flag-5'>48</b>V系統(tǒng)拋負(fù)載與浪涌靜電一體化防護(hù)方案設(shè)計(jì)

    48伏超級電容均衡板的作用

    48伏超級電容均衡板在高溫環(huán)境下需優(yōu)化材料、散熱和智能控制,以提升穩(wěn)定性與安全性。
    的頭像 發(fā)表于 01-18 09:31 ?648次閱讀
    <b class='flag-5'>48</b>伏超級電容均衡板的作用

    SMDJ48A單向TVS瞬態(tài)抑制二極管:新能源汽車48V低壓系統(tǒng)防護(hù)

    SMDJ48A單向TVS瞬態(tài)抑制二極管:新能源汽車48V低壓系統(tǒng)防護(hù)
    的頭像 發(fā)表于 12-22 11:47 ?908次閱讀
    SMDJ<b class='flag-5'>48</b>A單向TVS瞬態(tài)抑制二極管:新能源汽車<b class='flag-5'>48</b>V低壓系統(tǒng)防護(hù)

    2ED4820-EM EB2 2HSV48評估板:靈活測試48V高端柵極驅(qū)動(dòng)器的利器

    2ED4820-EM EB2 2HSV48評估板:靈活測試48V高端柵極驅(qū)動(dòng)器的利器 在電子工程領(lǐng)域,對高端柵極驅(qū)動(dòng)器的性能評估至關(guān)重要。今天要給大家介紹的是英飛凌科技的2ED4820-EM EB2
    的頭像 發(fā)表于 12-21 09:40 ?833次閱讀

    48V電池開關(guān)參考設(shè)計(jì):R 48V BATT SWITCH10測評

    48V電池開關(guān)參考設(shè)計(jì):R 48V BATT SWITCH10測評 一、前言 在汽車電子領(lǐng)域,48V電池系統(tǒng)正逐漸成為主流,其對于高效電力管理和負(fù)載控制的需求日益凸顯。R 48V BA
    的頭像 發(fā)表于 12-21 09:40 ?2339次閱讀

    48V電壓在數(shù)據(jù)中心計(jì)算平臺(tái)中至關(guān)重要

    引言 隨著AI和云計(jì)算對電力需求的加速增長,數(shù)據(jù)中心的設(shè)計(jì)也在以前所未有的速度發(fā)展演變。像±400V DC和800V DC等新的高壓直流輸電(HVDC)架構(gòu)能夠帶來更高的功率密度、更低的傳輸損耗
    的頭像 發(fā)表于 12-05 14:03 ?865次閱讀

    內(nèi)置DSP數(shù)字閉環(huán)功放芯片NTP8849 Pin?to?Pin替代TI的TAS5805

    NTP8849是一顆高性能內(nèi)置DSP的數(shù)字功放IC;工作電壓從8V到28V;提供2 x 20不帶散熱器的立體聲模式;接收數(shù)字串行音頻數(shù)據(jù)采樣頻率為32kHz,44.1kHz, 48kHz和96kHz。
    的頭像 發(fā)表于 08-26 09:53 ?1168次閱讀
    內(nèi)置<b class='flag-5'>DSP</b>數(shù)字閉環(huán)功放芯片NTP8849 Pin?to?Pin替代TI的TAS5805

    多達(dá) 48 個(gè)計(jì)算節(jié)點(diǎn)!Firefly 推出 CSC2-N48 AI 算力服務(wù)器

    Firefly最新推出CSC2-N48算力服務(wù)器,內(nèi)置48個(gè)分布式計(jì)算節(jié)點(diǎn),單節(jié)點(diǎn)可提供6TOPS-157TOPS算力,可選瑞芯微、算能、NVIDIA等芯片平臺(tái),具有強(qiáng)大的AI運(yùn)算能力,能實(shí)時(shí)處理
    的頭像 發(fā)表于 08-20 16:37 ?1848次閱讀
    多達(dá) <b class='flag-5'>48</b> 個(gè)計(jì)算節(jié)點(diǎn)!Firefly 推出 CSC2-N<b class='flag-5'>48</b> AI 算力服務(wù)器

    晶體管架構(gòu)的演變過程

    芯片制程從微米級進(jìn)入2納米時(shí)代,晶體管架構(gòu)經(jīng)歷了從 Planar FET 到 MBCFET的四次關(guān)鍵演變。這不僅僅是形狀的變化,更是一次次對物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,每一次架構(gòu)演進(jìn)到底解決了哪些物理瓶頸呢?
    的頭像 發(fā)表于 07-08 16:28 ?2554次閱讀
    晶體管架構(gòu)的<b class='flag-5'>演變</b>過程

    48V架構(gòu)下連接技術(shù)的發(fā)展與應(yīng)用趨勢

    在汽車行業(yè)諸多變革趨勢中,48V架構(gòu)可謂今年的一大熱門話題。在TE Connectivity(泰科電子,簡稱”TE”)最新的48V專欄中,您可以了解到48V架構(gòu)下連接技術(shù)的發(fā)展與應(yīng)用趨勢,在連接器的選擇上前瞻思考,快人一步。
    的頭像 發(fā)表于 05-19 09:58 ?1582次閱讀
    盘锦市| 正宁县| 酉阳| 肇庆市| 渝北区| 宁化县| 邢台市| 腾冲县| 潢川县| 蒲江县| 察哈| 乌苏市| 沙坪坝区| 墨玉县| 仁寿县| 周至县| 莒南县| 乌苏市| 哈巴河县| 车险| 综艺| 澎湖县| 神农架林区| 大余县| 信丰县| 沭阳县| 阿巴嘎旗| 策勒县| 建昌县| 子洲县| 易门县| 桐柏县| 钟祥市| 连平县| 乐山市| 左云县| 西宁市| 武清区| 东宁县| 恭城| 广平县|