下面我們來看看,為什么會(huì)出現(xiàn)此類時(shí)延差異?

Case1:過孔帶來的時(shí)延差值為11ps,這個(gè)就很好理解了,過孔有一定的物理長度,該過孔長1mm,過孔本身還具有寄生電容和寄生電感,所以實(shí)際帶給信號的傳輸線延會(huì)比普通傳輸線要大,本例中是11ps,而且這個(gè)延時(shí)跟頻率有一定關(guān)系。使用軟件單獨(dú)提取該過孔的模型,如下圖,過孔的延時(shí)為10ps,與仿真得到的11ps差不多。

Case2:1倍線寬的蛇形繞線帶來的延時(shí)差異是-10ps,比參考線快了10ps,造成延時(shí)差異的主要原因是信號的自耦合現(xiàn)象。在繞蛇形線的時(shí)候,期望的信號傳輸路徑是沿著下圖紅色箭頭傳輸,可是由于蛇形線之間的距離太近,導(dǎo)致信號實(shí)際傳輸路徑是下圖綠色箭頭所指示的那樣(當(dāng)然,實(shí)際上信號也不會(huì)以綠色箭頭那樣傳輸,在這里這么標(biāo)注只為了大家更形象的理解記憶,后期會(huì)有詳細(xì)解釋)。所以就導(dǎo)致了信號提前到達(dá)接收端。

如果把蛇形線之間的間距拉開,比如從1倍線寬拉到3倍線寬,信號的延時(shí)差異立刻縮小到-2ps,差異就沒有那么大了。所以在使用蛇形線匹配長度時(shí),要注意蛇形線之間的間距一定要拉開,拉開多遠(yuǎn)可參考下圖

Case3:當(dāng)參考線跨過50mil的分割線時(shí),帶來的延時(shí)為14ps。在PCB設(shè)計(jì)中,同一層的平面常常會(huì)因?yàn)椴煌挠猛径指铋_來,由此就會(huì)導(dǎo)致很多分割線。眾所周知,傳輸線由信號路徑和返回路徑組成,信號的返回路徑通常在距離信號路徑最近的參考層上,且在信號路徑正下方(如下圖紅色圓圈)。如果跨過分割線,信號的返回路徑被切斷,信號就要尋找其他的返回路徑回流,因此信號的回路面積就增大(如下圖藍(lán)色圓圈),傳輸線延時(shí)就會(huì)增大。

編輯:hfy
-
pcb
+關(guān)注
關(guān)注
4418文章
23979瀏覽量
426348 -
寄生電容
+關(guān)注
關(guān)注
1文章
303瀏覽量
20373 -
傳輸線
+關(guān)注
關(guān)注
0文章
384瀏覽量
25575 -
寄生電感
+關(guān)注
關(guān)注
1文章
171瀏覽量
15101 -
信號傳輸
+關(guān)注
關(guān)注
4文章
501瀏覽量
21160
發(fā)布評論請先 登錄
信號在PCB走線中傳輸時(shí)延(下)
信號在PCB走線中傳輸時(shí)延 (上)
PCB設(shè)計(jì)規(guī)則——等長 的體會(huì)
信號在PCB走線中關(guān)于串?dāng)_ , 奇偶模式的傳輸時(shí)延
pcb editor里面調(diào)地址等長線的時(shí)候右下角出現(xiàn)的提示條是什么意思?有紅色的綠色的?
DDR布線等長問題
Altium designer 等長布線
PCB設(shè)計(jì)中繞等長線的方法和技巧
PCB設(shè)計(jì)中上錫為什么會(huì)出現(xiàn)不良
PCB設(shè)計(jì)做等長走線的目的是什么
PCB技術(shù):如何解決蛇形等長直角銳角
PCB設(shè)計(jì)工程師淺談繞等長的概念
pcb等長設(shè)計(jì)為什么會(huì)出現(xiàn)時(shí)延差異?
評論