日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高級(jí)封裝技術(shù):創(chuàng)建接近單片互連性能的封裝上互連

電子設(shè)計(jì) ? 來源:EDN ? 作者:RAVI MAHAJAN ? 2021-04-01 15:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在過去的幾年中,已經(jīng)發(fā)布了許多涉及用于半導(dǎo)體器件的高級(jí)封裝體系結(jié)構(gòu)的公告。這些架構(gòu)為產(chǎn)品設(shè)計(jì)人員提供了極大的靈活性,使其能夠異構(gòu)集成在封裝上不同硅工藝上優(yōu)化的不同IP,從而顯著提高性能。

對(duì)高級(jí)封裝的最近興趣是由對(duì)增加封裝上帶寬的需求,對(duì)來自多個(gè)代工廠的各種IP進(jìn)行集成的需求以及對(duì)提高產(chǎn)量彈性的需求所驅(qū)動(dòng)的。有機(jī)封裝是出色的異構(gòu)集成主流平臺(tái),可在緊湊的外形尺寸中實(shí)現(xiàn)空間轉(zhuǎn)換,并在物理上實(shí)現(xiàn)了封裝上的互連(電源效率高,帶寬高)(圖1)。

圖1英特爾Agilex FPGA提供了一個(gè)封裝上異構(gòu)集成的示例。資料來源:英特爾

先進(jìn)封裝的目標(biāo)之一是開發(fā)越來越密集的橫向和縱向互連,以使用這些互連創(chuàng)建的管芯到管芯鏈接具有最小的功率損耗和延遲,同時(shí)又能確保信號(hào)完整性。本質(zhì)上,重點(diǎn)是創(chuàng)建接近單片互連性能的封裝上互連,并且在封裝上創(chuàng)建的復(fù)合設(shè)備的行為就像一個(gè)虛擬的單片實(shí)體。

2D和3D架構(gòu)

封裝上互連以及具有這些互連的更廣泛的封裝體系結(jié)構(gòu)可以在封裝的xy平面中分為2D和3D(圖2)。

o4YBAGBlbtOAHJC-AAI86ePDHDc645.png

圖22D和3D架構(gòu)的互連術(shù)語。資料來源:電子封裝協(xié)會(huì),IEEE

2D架構(gòu)定義為兩個(gè)或更多有源硅器件并排放置在封裝上并在封裝上互連的架構(gòu)。如果互連是“增強(qiáng)型的”(互連密度比主流有機(jī)封裝更高,并且可以使用有機(jī)介質(zhì)完成),則該體系結(jié)構(gòu)還可以進(jìn)一步細(xì)分為2D有機(jī)(2DO)體系結(jié)構(gòu)。同樣,如果增強(qiáng)型體系結(jié)構(gòu)使用無機(jī)介質(zhì)(硅,玻璃或陶瓷中介層或橋接器),則該體系結(jié)構(gòu)進(jìn)一步細(xì)分為2DS體系結(jié)構(gòu)。

3D架構(gòu)被定義為兩個(gè)或更多有源硅器件在沒有封裝代理的情況下堆疊并互連的架構(gòu)。在此定義中,短語“在沒有封裝代理的情況下互連”僅表示有源硅片之間的互連不通過封裝,因此它們的設(shè)計(jì)和性能不直接取決于封裝體系結(jié)構(gòu)。

互連密度

物理互連密度可以通過兩個(gè)關(guān)鍵指標(biāo)來捕獲(圖3)。線密度表示從芯片邊緣向外逃逸的導(dǎo)線數(shù)量,以進(jìn)行側(cè)向的芯片到芯片互連,而面密度表示用于形成垂直連接的凸塊數(shù)量。

o4YBAGBlbumAd_sMAALpdn-1pj4903.png

圖3可以通過這兩個(gè)關(guān)鍵指標(biāo)來捕獲線性和區(qū)域互連密度。資料來源:英特爾

圖4和圖5描述了不同包裝技術(shù)的線性和平面密度的包絡(luò)線。如兩個(gè)圖所示,使用不同的互連體系結(jié)構(gòu),可以實(shí)現(xiàn)廣泛的互連密度。通常,使用硅后端布線的技術(shù)具有最高的布線密度,因?yàn)樗鼈兲峁┝烁?xì),間距更緊密的布線(圖4)。

o4YBAGBlbwCAHaRmAAHBIAmQwQQ783.png

圖4該圖顯示了不同高級(jí)封裝體系結(jié)構(gòu)的線性互連密度包絡(luò)。資料來源:英特爾

這些技術(shù)可以實(shí)現(xiàn)并行,寬且緩慢的芯片到芯片鏈接,并且需要特別注意鏈接設(shè)計(jì),以解決布線密度增加帶來的信號(hào)完整性問題。隨著凸點(diǎn)間距的縮小,平面的凸點(diǎn)密度與凸點(diǎn)間距的平方的倒數(shù)成正比(圖5)。

o4YBAGBlbw6AHO1zAAJu2s41jXU838.png

圖5該圖顯示了面積互連密度與凸塊間距和架構(gòu)的關(guān)系。資料來源:英特爾

如今,大多數(shù)面積的芯片到芯片和芯片到封裝的互連都使用焊料來形成接頭。隨著凸點(diǎn)間距的縮小,從焊料到使用Cu-Cu互連(約20-25μm)將有過渡,以實(shí)現(xiàn)持續(xù)的互連密度縮放。因此,工業(yè)上的重點(diǎn)是增加Cu-Cu互連的技術(shù)范圍。

互連密度縮放的一個(gè)常見的根本原因是需要增加封裝上裸片到裸片鏈路的帶寬。帶寬縮放速率可用于定義互連縮放路線圖。根據(jù)《異構(gòu)集成路線圖2019年版》,互連技術(shù)擴(kuò)展路線圖可實(shí)現(xiàn)鏈路帶寬的世代加倍。

圖6顯示了用于異構(gòu)集成的高級(jí)包裝體系結(jié)構(gòu)的一些示例。

圖6一些先進(jìn)的軟件包體系結(jié)構(gòu)在所有三個(gè)維度上提供了更多的分區(qū)機(jī)會(huì)和規(guī)模擴(kuò)展。資料來源:英特爾

軟件包與系統(tǒng)設(shè)計(jì)師之間的協(xié)作

隨著高級(jí)包裝技術(shù)的發(fā)展,它們將通過異構(gòu)集成提供更高的包裝性能,從而使性能越來越高的系統(tǒng)成為可能。通過加強(qiáng)包裝和系統(tǒng)設(shè)計(jì)人員之間的協(xié)作伙伴關(guān)系,可以更好地實(shí)現(xiàn)此系統(tǒng)性能。

下面列出了一些合作伙伴關(guān)系將如何幫助最大化系統(tǒng)性能的示例:

系統(tǒng)板的功能,材料和設(shè)計(jì)必須不斷發(fā)展以支持更高的速度和更高的帶寬信令。封裝和系統(tǒng)協(xié)同設(shè)計(jì)方法可創(chuàng)建功耗最大化,成本優(yōu)化的系統(tǒng)鏈接,從而最大程度地提高帶寬,從而有助于最大化系統(tǒng)性能。

可以預(yù)見,除了電氣鏈路之外,將來還將需要光子學(xué)和無線鏈路以最大程度地?cái)U(kuò)大覆蓋范圍和帶寬。開發(fā)和擴(kuò)散這些不同的信令技術(shù)將需要協(xié)作以實(shí)現(xiàn)標(biāo)準(zhǔn)化的模塊化可擴(kuò)展性。

將需要專注于開發(fā)有效的系統(tǒng)電源傳輸網(wǎng)絡(luò)。

符合系統(tǒng)尺寸和可靠性要求的整體系統(tǒng)冷卻方法將確保系統(tǒng)冷卻能力不會(huì)限制系統(tǒng)性能。

模塊化和可伸縮性將需要在系統(tǒng)級(jí)別使用的各種連接器技術(shù)中構(gòu)建。

總之,當(dāng)今有許多先進(jìn)的包裝技術(shù)可用來提高包裝上異構(gòu)集成IP的性能。這些技術(shù)著重于擴(kuò)展互連密度,以幫助擴(kuò)展封裝上芯片對(duì)芯片鏈接之間的帶寬并提高性能。軟件包與系統(tǒng)設(shè)計(jì)人員之間的緊密合作,以優(yōu)化軟件包系統(tǒng)集成,將有助于最大化系統(tǒng)性能。

RAVI MAHAJAN,英特爾研究員,是技術(shù)發(fā)展的組裝和測(cè)試未來技術(shù)的英特爾共同主任。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    先進(jìn)封裝驅(qū)動(dòng)互連變革——電阻率尺寸效應(yīng)下的材料選擇與挑戰(zhàn)

    現(xiàn)象被稱為電阻率尺寸效應(yīng)。互連電阻的增大導(dǎo)致電阻-電容延遲,直接降低晶體管和存儲(chǔ)器件的運(yùn)行速度,成為制約先進(jìn)封裝和人工智能計(jì)算性能提升的關(guān)鍵瓶頸。在薄膜電阻率表征
    的頭像 發(fā)表于 05-07 18:03 ?44次閱讀
    先進(jìn)<b class='flag-5'>封裝</b>驅(qū)動(dòng)<b class='flag-5'>互連</b>變革——電阻率尺寸效應(yīng)下的材料選擇與挑戰(zhàn)

    如何正確選用Finisar AOC/DAC提升光互連性能

    旗下品牌)在光互連線纜領(lǐng)域擁有長(zhǎng)期技術(shù)積累與廣泛應(yīng)用實(shí)踐,其 AOC(有源光纜)和 DAC(直連銅纜)系列線束在高性能網(wǎng)絡(luò)互聯(lián)場(chǎng)景中尤為常見,并成為很多設(shè)備廠商標(biāo)配的互連方式之一。
    的頭像 發(fā)表于 03-02 09:53 ?329次閱讀
    如何正確選用Finisar AOC/DAC提升光<b class='flag-5'>互連</b><b class='flag-5'>性能</b>

    從內(nèi)存接口到PCIe/CXL、以太網(wǎng)及光互連,高速互連芯片市場(chǎng)分析

    通信協(xié)議,通過信號(hào)處理、架構(gòu)優(yōu)化等方式,保障數(shù)據(jù)在各系統(tǒng)間高效、可靠傳輸。 高速互聯(lián)芯片 按技術(shù)類別區(qū)分,高速互連芯片主要分為三大類:內(nèi)存互連芯片、PCIe/CXL 互連芯片和以太網(wǎng)及
    的頭像 發(fā)表于 01-20 13:37 ?2041次閱讀
    從內(nèi)存接口到PCIe/CXL、以太網(wǎng)及光<b class='flag-5'>互連</b>,高速<b class='flag-5'>互連</b>芯片市場(chǎng)分析

    TE推出的AMPMODU互連系統(tǒng)有何特點(diǎn)?赫聯(lián)電子怎么樣?

    對(duì)細(xì)間距連接器的需求。它設(shè)計(jì)為兼具可靠性和經(jīng)濟(jì)性,可滿足各種封裝互連要求。種類繁多的元件和應(yīng)用可能性,加上小巧緊湊的占用面積,使其不僅幫助您節(jié)省空間,而且也能進(jìn)行高質(zhì)量的設(shè)計(jì)。這使 AMPMODU
    發(fā)表于 01-05 10:15

    燒結(jié)銀:3D封裝中高功率密度和高密度互連的核心材料

    燒結(jié)銀:3D封裝中高功率密度和高密度互連的核心材料
    的頭像 發(fā)表于 12-29 11:16 ?788次閱讀

    Amphenol HD Express?:滿足PCIe? Gen 6需求的高性能互連系統(tǒng)

    Amphenol HD Express?:滿足PCIe? Gen 6需求的高性能互連系統(tǒng) 在當(dāng)今高速發(fā)展的電子科技領(lǐng)域,對(duì)于高性能、高密度互連系統(tǒng)的需求日益增長(zhǎng)。Amphenol的HD
    的頭像 發(fā)表于 12-11 14:10 ?566次閱讀

    TE品牌的高速可插拔I O互連產(chǎn)品性能如何?-赫聯(lián)電子

    ,從而實(shí)現(xiàn)長(zhǎng)期成本降低,而無需完全重新設(shè)計(jì)便可提高性能。   TE的zSFP+互連產(chǎn)品符合SFF-8402的規(guī)定,已為光纖通道32G(28.05 Gbps線路速率)采用。整個(gè)產(chǎn)品系列以
    發(fā)表于 10-16 11:22

    3D封裝的優(yōu)勢(shì)、結(jié)構(gòu)類型與特點(diǎn)

    時(shí),摩爾定律的進(jìn)一步發(fā)展遭遇瓶頸。傳統(tǒng) 2D 封裝互連長(zhǎng)度較長(zhǎng),在速度、能耗和體積上難以滿足市場(chǎng)需求。在此情況下,基于轉(zhuǎn)接板技術(shù)的 2.5D 封裝,以及基于引線
    的頭像 發(fā)表于 08-12 10:58 ?2750次閱讀
    3D<b class='flag-5'>封裝</b>的優(yōu)勢(shì)、結(jié)構(gòu)類型與特點(diǎn)

    系統(tǒng)級(jí)封裝技術(shù)解析

    本文主要講述什么是系統(tǒng)級(jí)封裝技術(shù)。 從封裝內(nèi)部的互連方式來看,主要包含引線鍵合、倒裝、硅通孔(TSV)、引線框架外引腳堆疊互連、
    的頭像 發(fā)表于 08-05 15:09 ?2708次閱讀
    系統(tǒng)級(jí)<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>解析

    TE推出AMPMODU互連系統(tǒng)具有哪些產(chǎn)品特性?-赫聯(lián)電子

    對(duì)細(xì)間距連接器的需求。它設(shè)計(jì)為兼具可靠性和經(jīng)濟(jì)性,可滿足各種封裝互連要求。種類繁多的元件和應(yīng)用可能性,加上小巧緊湊的占用面積,使其不僅幫助您節(jié)省空間,而且也能進(jìn)行高質(zhì)量的設(shè)計(jì)。這使 AMPMODU
    發(fā)表于 06-30 09:59

    LPO與CPO:光互連技術(shù)的轉(zhuǎn)折與協(xié)同發(fā)展

    光模塊、oDSP與交換機(jī)交換芯片是數(shù)據(jù)中心光互連的核心組件,而LPO(線性驅(qū)動(dòng)可插拔光學(xué))和CPO(共封裝光學(xué))的出現(xiàn)正推動(dòng)行業(yè)向更低功耗、更高密度演進(jìn)。
    的頭像 發(fā)表于 06-10 16:59 ?3058次閱讀

    XSR芯片間互連技術(shù)的定義和優(yōu)勢(shì)

    XSR 即 Extra Short Reach,是一種專為Die to Die之間的超短距離互連而設(shè)計(jì)的芯片間互連技術(shù)??梢酝ㄟ^芯粒互連(NoC)或者中介層(interposer)上的
    的頭像 發(fā)表于 06-06 09:53 ?2671次閱讀
    XSR芯片間<b class='flag-5'>互連</b><b class='flag-5'>技術(shù)</b>的定義和優(yōu)勢(shì)

    互連層RC延遲的降低方法

    隨著集成電路技術(shù)節(jié)點(diǎn)的不斷減小以及互連布線密度的急劇增加,互連系統(tǒng)中電阻、電容帶來的 RC耦合寄生效應(yīng)迅速增長(zhǎng),影響了器件的速度。圖2.3比較了不同技術(shù)節(jié)點(diǎn)下門信號(hào)延遲(gate de
    的頭像 發(fā)表于 05-23 10:43 ?2141次閱讀
    <b class='flag-5'>互連</b>層RC延遲的降低方法

    分享兩種前沿片上互連技術(shù)

    隨著臺(tái)積電在 2011年推出第一版 2.5D 封裝平臺(tái) CoWoS、海力士在 2014 年與 AMD 聯(lián)合發(fā)布了首個(gè)使用 3D 堆疊的高帶寬存儲(chǔ)(HBM)芯片,先進(jìn)封裝技術(shù)帶來的片上互連
    的頭像 發(fā)表于 05-22 10:17 ?1334次閱讀
    分享兩種前沿片上<b class='flag-5'>互連</b><b class='flag-5'>技術(shù)</b>

    半導(dǎo)體芯片中的互連層次

    在半導(dǎo)體芯片中,數(shù)十億晶體管需要通過金屬互連線(Interconnect)連接成復(fù)雜電路。隨著制程進(jìn)入納米級(jí),互連線的層次化設(shè)計(jì)成為平衡性能、功耗與集成度的關(guān)鍵。芯片中的互連線按長(zhǎng)度、
    的頭像 發(fā)表于 05-12 09:29 ?3070次閱讀
    半導(dǎo)體芯片中的<b class='flag-5'>互連</b>層次
    伊宁县| 贵定县| 克什克腾旗| 休宁县| 腾冲县| 清水县| 黄陵县| 天水市| 攀枝花市| 榆林市| 乐清市| 大姚县| 阳信县| 龙门县| 木兰县| 萨迦县| 孝义市| 东乡县| 青川县| 临洮县| 武清区| 尼木县| 天津市| 沂源县| 凤台县| 辽源市| 扬中市| 镇雄县| 荆州市| 凤山县| 东乡县| 德惠市| 察哈| 易门县| 潮安县| 巴彦县| 吉首市| 安新县| 巢湖市| 巴中市| 永年县|