日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

RTL中多時鐘域的異步復位同步釋放

FPGA開源工作室 ? 來源:CSDN ? 作者:Snipermeng ? 2021-05-08 09:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 多時鐘域的異步復位同步釋放

當外部輸入的復位信號只有一個,但是時鐘域有多個時,使用每個時鐘搭建自己的復位同步器即可,如下所示。

pIYBAGCV8QWANuz2AACK8JPO7Pg061.jpg

verilog代碼如下:

module CLOCK_RESET( input rst_n, input aclk, input bclk, input cclk, output reg arst_n, output reg brst_n, output reg crst_n );

reg arst_n0,arst_n1;reg brst_n0,brst_n1;reg crst_n0,crst_n1;

always @(posedge aclk or negedge rst_n) if(rst_n==0) begin arst_n0《=1‘b1; arst_n1《=1’b0; arst_n《=1‘b0; end else begin arst_n《=arst_n1; arst_n1《=arst_n0; end always @(posedge bclk or negedge rst_n) if(rst_n==0) begin brst_n0《=1’b1; brst_n1《=1‘b0; brst_n《=1’b0; end else begin brst_n《=brst_n1; brst_n1《=brst_n0; end always @(posedge cclk or negedge rst_n) if(rst_n==0) begin crst_n0《=1‘b1; crst_n1《=1’b0; crst_n《=1‘b0; end else begin crst_n《=crst_n1; crst_n1《=crst_n0; end endmodule

2 多時鐘域的按順序復位釋放

當多個時鐘域之間對復位釋放的時間有順序要求時,將復位同步器級聯(lián)起來就可以構成多個時鐘域按順序的復位釋放(實際上就是延遲兩拍)。

verilog代碼:

module CLOCK_RESET( input rst_n, input aclk, input bclk, input cclk, output reg arst_n, output reg brst_n, output reg crst_n );

reg arst_n0,arst_n1;reg brst_n0,brst_n1;reg crst_n0,crst_n1;

always @(posedge aclk or negedge rst_n) if(rst_n==0) begin arst_n0《=1’b1; arst_n1《=1‘b0; arst_n《=1’b0; end else begin arst_n《=arst_n1; arst_n1《=arst_n0; end always @(posedge bclk or negedge rst_n) if(rst_n==0) begin brst_n1《=1‘b0; brst_n《=1’b0; end else begin brst_n《=brst_n1; brst_n1《=arst_n; end always @(posedge cclk or negedge rst_n) if(rst_n==0) begin crst_n1《=1‘b0; crst_n《=1’b0; end else begin crst_n《=crst_n1; crst_n1《=brst_n; end endmodule

原文標題:RTL設計- 多時鐘域按順序復位釋放

文章出處:【微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘
    +關注

    關注

    11

    文章

    2000

    瀏覽量

    135298
  • RTL
    RTL
    +關注

    關注

    1

    文章

    395

    瀏覽量

    62913

原文標題:RTL設計- 多時鐘域按順序復位釋放

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    同步復位異步復位到底該用哪個

    做FPGA/數(shù)字IC設計的,平時寫得最多的可能就是復位邏輯了。但你有沒有這種感覺:看別人代碼,有的用同步復位,有的用異步復位,有的又搞什么"
    的頭像 發(fā)表于 04-22 09:42 ?419次閱讀
    <b class='flag-5'>同步</b><b class='flag-5'>復位</b>和<b class='flag-5'>異步</b><b class='flag-5'>復位</b>到底該用哪個

    英諾達ECDC上線RDC跨復位檢查新功能

    英諾達自主研發(fā)的靜態(tài)驗證系列產(chǎn)品EnAltius昂屹CDC(ECDC),近日正式上線了跨復位(Reset Domain Crossing, RDC)檢查新功能,其靜態(tài)驗證EDA工具鏈得以進一步完善,為芯片設計團隊提供更嚴謹、更高效的R
    的頭像 發(fā)表于 04-21 09:34 ?211次閱讀

    為何跨復位問題是危險的“芯片殺手”

    在追求更高性能、更低功耗的當今芯片設計,工程師們除了要應對復雜的時鐘網(wǎng)絡,還面臨著一個同樣關鍵卻常被忽視的挑戰(zhàn)——復位信號的管理,這就是跨復位
    的頭像 發(fā)表于 04-13 15:35 ?226次閱讀
    為何跨<b class='flag-5'>復位</b><b class='flag-5'>域</b>問題是危險的“芯片殺手”

    德州儀器PLL1707與PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    的兩款低抖動多時鐘發(fā)生器——PLL1707和PLL1708,它們在音頻和視頻處理等應用展現(xiàn)出了出色的性能。 文件下載: pll1708.pdf 產(chǎn)品概述 PLL1707和PLL1708是低成本的鎖相環(huán)
    的頭像 發(fā)表于 02-10 13:50 ?275次閱讀

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選 在電子設計的世界里,時鐘發(fā)生器扮演著至關重要的角色,尤其是在對時鐘精度和抖動要求極高的音頻和視頻應用。德州儀器的
    的頭像 發(fā)表于 02-04 09:15 ?243次閱讀

    深入解析PLL1707-Q1:高性能多時鐘發(fā)生器的理想選擇

    深入解析PLL1707-Q1:高性能多時鐘發(fā)生器的理想選擇 在電子設計領域,時鐘發(fā)生器是系統(tǒng)穩(wěn)定運行的關鍵部件。今天要介紹的是德州儀器(TI)的PLL1707 - Q1,一款專為滿足汽車應用需求而設
    的頭像 發(fā)表于 02-02 09:20 ?603次閱讀

    單片機的串口通訊串行同步通信與串行異步通信

    中始終保持精確的同步時鐘,即發(fā)送時鐘和接收時鐘要嚴格的同步。常用的做法是兩個設備使用同一個時鐘
    發(fā)表于 01-15 08:06

    北斗同步時鐘:精準背后的使用體驗

    在時間同步技術日益重要的今天,北斗同步時鐘逐漸成為許多行業(yè)的基礎設備。作為一名長期接觸各類時間同步方案的技術人員,我想分享一些實際使用北斗同步
    的頭像 發(fā)表于 10-28 16:29 ?631次閱讀
    北斗<b class='flag-5'>同步</b><b class='flag-5'>時鐘</b>:精準背后的使用體驗

    黑芝麻智能跨時間同步技術:消除多計算單元的時鐘信任鴻溝

    ,并以黑芝麻智能武當 C1296 芯片為例,通過多方式同步實現(xiàn)多高精度對齊,消除時鐘信任鴻溝的實測效果。 智能汽車的核心是通過多維度感知、實時決策和精準控制實現(xiàn)輔助駕駛與智能交互,而這一切的前提是?"時間基準一致",由于不同傳
    的頭像 發(fā)表于 07-22 09:17 ?692次閱讀
    黑芝麻智能跨<b class='flag-5'>域</b>時間<b class='flag-5'>同步</b>技術:消除多<b class='flag-5'>域</b>計算單元的<b class='flag-5'>時鐘</b>信任鴻溝

    同步快?異步穩(wěn)?串口通信方案選擇的避坑指南

    我們常用的串口究竟是同步還是異步?藍牙模塊、WiFi模塊用的又是什么方式?今天,我們就來一探究竟,講清楚串口通信的同步異步的區(qū)別。 1.同步
    的頭像 發(fā)表于 07-09 16:58 ?969次閱讀
    <b class='flag-5'>同步</b>快?<b class='flag-5'>異步</b>穩(wěn)?串口通信方案選擇的避坑指南

    時鐘同步在低空經(jīng)濟的典型應用及發(fā)展方向

    在低空經(jīng)濟時鐘同步的應用場景非常廣泛,以下是幾個典型的例子:1.無人機編隊飛行無人機編隊飛行是低空經(jīng)濟的重要應用,例如物流配送和農(nóng)業(yè)噴灑。在編隊飛行
    的頭像 發(fā)表于 07-08 14:02 ?943次閱讀
    <b class='flag-5'>時鐘</b><b class='flag-5'>同步</b>在低空經(jīng)濟<b class='flag-5'>中</b>的典型應用及發(fā)展方向

    AMD FPGA異步模式與同步模式的對比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設置的影響。
    的頭像 發(fā)表于 07-07 13:47 ?1824次閱讀

    PTP 時鐘:精準時鐘同步的核心力量

    在當今數(shù)字化時代,時鐘同步對于眾多領域的高效、穩(wěn)定運行至關重要。無論是工業(yè)自動化生產(chǎn)線的協(xié)同運作,還是汽車電子系統(tǒng)各個部件的精準配合,都離不開高精度的時鐘
    的頭像 發(fā)表于 06-12 15:53 ?815次閱讀

    異步時鐘處理方法大全

    該方法只用于慢到快時鐘的1bit信號傳遞。在Xilinx器件,可以使用(* ASYNC_REG = "TRUE" *)標記,將兩個寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個寄存器的可能性。
    的頭像 發(fā)表于 05-14 15:33 ?1746次閱讀
    跨<b class='flag-5'>異步</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>處理方法大全

    ntp時鐘同步服務器是什么?ntp時鐘同步服務器介紹

    時間、時鐘、時辰是我們非常熟悉的,但是你們知道如今的時間、時鐘都是哪里產(chǎn)生的嗎?尤其當今網(wǎng)絡設備的普及使用,上面幾乎都有時間標識,其實他們都是通過一些設備傳遞的,比如ntp時鐘同步服務
    的頭像 發(fā)表于 05-13 15:19 ?1030次閱讀
    ntp<b class='flag-5'>時鐘</b><b class='flag-5'>同步</b>服務器是什么?ntp<b class='flag-5'>時鐘</b><b class='flag-5'>同步</b>服務器介紹
    南城县| 武汉市| 庆元县| 罗田县| 醴陵市| 万宁市| 海南省| 察隅县| 杨浦区| 容城县| 五河县| 大关县| 郎溪县| 手游| 河东区| 阳东县| 贵阳市| 新乡市| 江孜县| 滦南县| 桓台县| 冷水江市| 泰宁县| 安庆市| 静乐县| 扎囊县| 广昌县| 博客| 垣曲县| 泌阳县| 西乡县| 灌南县| 台北县| 澄江县| 鹰潭市| 府谷县| 潞西市| 阳高县| 英山县| 福安市| 资兴市|