本文將介紹如何使用Icarus Verilog+GTKWave來進(jìn)行verilog文件的編譯和仿真。
Icarus Verilog
Icarus Verilog極其小巧,支持全平臺Windows+Linux+MacOS,并且源代碼開源。通過tb文件可以生成對應(yīng)的仿真波形數(shù)據(jù)文件,通過GTKWave可以查看仿真波形圖,支持將Verilog轉(zhuǎn)換為VHDL文件。
1.安裝iverilog:
sudo apt-get install iverilog

安裝完成查看版本
iverilog -v

2.安裝gtkwave:
sudo apt-get install gtkwave

安裝完成查看版本
gtkwave -v

Tb中添加

3.編譯:
進(jìn)入文件目錄,輸入命令:
iverilog *.v

編譯完成出現(xiàn).out文件

生成.vcd文件
vpp a.out

執(zhí)行后產(chǎn)生的文件如下:

4.用GTKWave打開VCD文件:
gtkwave glitch.vcd

執(zhí)行完成后,彈出界面
添加波形的時(shí)候卡死
glitch.vcd文件太大???

解決:
gtkwave,icarus支持vcd,lxt,lxt2 dump.
vcd通用但vcd dump太大,gtkwave不能很好的查看波形,導(dǎo)致崩潰。所以最好之前用lxt或?qū)cd轉(zhuǎn)化為lxt格式。lxt格式是gtkwave的專用格式。
cp glitch.vcd glitch.lxt

添加波形

5.Verilog轉(zhuǎn)換為VHDL
將glitch.v文件轉(zhuǎn)換為VHDL文件glitch.vhd
iverilog -tvhdl -o glitch.vhd glitch.v
編輯:jq
-
仿真
+關(guān)注
關(guān)注
55文章
4539瀏覽量
138694
原文標(biāo)題:開源verilog仿真工具iverilog+GTKWave初體驗(yàn)
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
一文詳解SystemC仿真庫的編譯
【產(chǎn)品介紹】Modelsim:HDL語言仿真軟件
如何使用Icarus Verilog+GTKWave來進(jìn)行verilog文件的編譯和仿真
評論