日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

支持jesd204b協議高速DAC芯片AD9144配置

OpenFPGA ? 來源:明德揚 ? 作者:明德揚 ? 2021-10-08 17:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

背景

AD9144是一款支持jesd204b協議高速DAC芯片。AD9144-FMC-EBZ是基于AD9144的評估板(Evaluation Board),它是主要由AD9144,AD9516,與PIC16F單片機組成的系統(tǒng)。工程上使用AD9144具有時鐘時序要求很高和寄存器配置復雜的難點。

配置AD9144-FMC-EBZ,有兩種途徑:

1、通過FPGA母板,經由FMC接口,使用SPI配置寄存器

2、通過ADI提供的軟件工具,配合母板(ADS7)來配置寄存器

官方的指導說明鏈接:https://wiki.analog.com/resources/eval/dpg/ad9144-fmc-ebz

遇到問題:

我們在嘗試第一種方法的時候,遇到了SPI寄存器寫不進的情況和讀寫不一致的情況。而第二種方法則需要ADS7用作母板。

調試

完成了以KC705作為母板,正確配置AD9144,并輸出62.5MHz正弦波。

整個流程需要先在KC705上運行提供的HDL工程,隨后進入軟件工具配置流程。這里的HDL工程主要完成的是:Jesd204發(fā)送端的配置與正弦余弦信號的輸出。另外,這里的軟件工具配置流程既使用ADI官方提供的工具對AD9144和AD9516分別進行配置。

在調試開始前,硬件鏈接如下圖所示:

1、AD9516寄存器配置獲得

AD9516的作用是對輸入時鐘分頻,為AD9144分別提供:sysref(3.91M),和refclk(125M)。

這里使用了AD9516-Evaluation-Software完成配置。軟件下載鏈接:

https://www.analog.com/en/design-center/evaluation-hardware-and-software/evaluation-boards-kits/eval-ad9516-4.html#eb-relatedsoftware

在安裝結束后,打開軟件并選擇正確的型號,這里選AD9516-1

分別按下圖所示進行配置:輸入時鐘(來自KC705)設置為2500;分頻系數如圖設置:最后得到兩組頻率為120M和3.9063M的時鐘;點擊左下角的橙色框(RGISTER W/R)中的WRITE。

點擊“file”,點擊“Save Setup”,導出“stp”文件。

打開導出的.stp文件,如圖:這個文件記錄了寄存器地址與對應的值,將于后續(xù)步驟導入。

2、AD9144&AD9516寄存器配置:

A、首先到AD公司官網搜索DAC Software Suite和Analysis Control Evaluation軟件,下載并安裝;

B、打開已經安裝好的ACE軟件,界面如下圖所示。在硬件連接正確的情況下,圖中紅圈會檢測到所連接的硬件板卡,點擊圖中綠圈的LED狀按鈕,AD9144-FMC-EBZ板卡上的藍色LED燈會隨之閃爍,說明連接成功。

C、雙擊打開“AD9144-FMC-EBZ”板卡。在“initial configuration”界面中按如圖所示進行設置,點擊“summary”并“apply”,雙擊右側紅色圖框中的AD9144芯片。

D、在打開的界面中按圖中配置設置DAC calibration,選擇“DAC3 DAC2”并點擊“calibrate”。

E、點擊上圖右下角的“Proceed to memory map”,按照項目所需配置好AD9144相關的寄存器表的值,點擊右上apply selected將對應的寄存器值寫入AD9144芯片。

F、在電腦開始菜單》Analog Devices尋找“AD9144&AD9135&AD9136 SPI”并打開,軟件界面如圖所示:

G、在上方框中點擊“read all registers”,然后點擊“save registers to file”得到“.csv”文件,右鍵將其用記事本打開,如圖所示,找到AD9516芯片開頭的寄存器區(qū)域,將之前通過AD9516 Evaluation Software得到的stp文件中的寄存器值添加進.csv文件中并保存。

如圖所示,第一列是AD9144/AD9516的芯片,第二列是對應芯片的寄存器地址,第三列是寄存器對應的值,將AD9516所有寄存器的值添加進來并保存。

H、打開“AD9144&AD9135&AD9136 SPI”軟件并選擇“restore registers from file”,將上一步中修改保存好的.csv文件導入。

I、將vivado中的工程bit流文件燒錄到板子上,通過ila抓取并觀察tx_sync信號,發(fā)現信號持續(xù)拉高,返回AD9144&AD9135&AD9136 SPI軟件read all registers,觀察如圖區(qū)域,如果圖中所示四個寄存器值都為0F,vivado tx_sync持續(xù)拉高,并且txdata有數值輸出,則說明AD9144與JESD204B同步成功,此時用示波器測量AD9144板卡輸出可觀測到波形輸出。

調試過程中遭遇問題

1.SPI配置失敗問題?

2.AXI-Lite的參數設置?

通過在Analysis Control Evaluation軟件中讀取AD9144寄存器表值,查詢0x453-0x45A寄存器值,得到關鍵參數L,SCR,F,K,M,N,N’,S,CF,HD等的值。

通過文檔PG066 P27-P28中所示的值,計算出AXI協議所需要的每個寄存器地址的值。填入到vivado工程模塊中的AXI協議部分。

Vivado工程中的AXI協議部分:地址填入PG066 P27-P28中的寄存器地址,值填入更據關鍵參數算出來的值。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1664

    文章

    22513

    瀏覽量

    639622
  • 芯片
    +關注

    關注

    463

    文章

    54475

    瀏覽量

    469779
  • dac
    dac
    +關注

    關注

    44

    文章

    2856

    瀏覽量

    197674

原文標題:支持jesd204b協議高速DAC芯片AD9144-FMC-EBZ配置筆記

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AD9528:高性能JESD204B/JESD204C時鐘發(fā)生器的深度解析

    AD9528:高性能JESD204B/JESD204C時鐘發(fā)生器的深度解析 在電子設計領域,時鐘發(fā)生器對于系統(tǒng)的穩(wěn)定運行起著至關重要的作用。今天,我們就來深入探討一款功能強大的時鐘發(fā)生器
    的頭像 發(fā)表于 03-23 09:30 ?214次閱讀

    技術文章|高速DAC JESD204接口接收機物理層壓力測試(下)

    ,為大家詳細介紹了高速串行JESD204B/C/D標準、高速DAC接收機(RX)面臨的物理層測試挑戰(zhàn)等內容,并結合SL3000系列誤碼儀的技術指標、功能指標等給出針
    的頭像 發(fā)表于 03-23 06:02 ?300次閱讀
    技術文章|<b class='flag-5'>高速</b><b class='flag-5'>DAC</b> <b class='flag-5'>JESD204</b>接口接收機物理層壓力測試(下)

    MD657B高速DAC特性與替代型號分析

    , 2.5 Gsps需外部MUX,不同架構,但高速DAC應用重疊 Texas InstrumentsDAC38J8216-bit, 2.5 Gsps, 雙通道JESD204B接口,架構完全不同,需重新
    發(fā)表于 03-04 09:20

    DAC37J82/DAC38J82 核心產品信息總結

    引腳兼容的DAC37J82/DAC38J82系列是一款非常低功耗、16位、雙通道、 1.6/2.5 GSPS 數模轉換器 (DAC),帶JESD204B接口。最大輸入數據速率 是 1.
    的頭像 發(fā)表于 11-13 13:52 ?1198次閱讀
    <b class='flag-5'>DAC</b>37J82/<b class='flag-5'>DAC</b>38J82 核心產品信息總結

    LMK04828 超低噪聲JESD204B兼容時鐘抖動清除器技術手冊

    LMK0482x 系列是業(yè)界性能最高的時鐘調節(jié)器,支持 JEDEC JESD204B。 PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 7 個 JESD204B
    的頭像 發(fā)表于 09-15 10:10 ?1281次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器技術手冊

    ?LMK0482x系列超低噪聲JESD204B兼容時鐘抖動清除器技術文檔總結

    LMK0482x 系列是業(yè)界性能最高的時鐘調節(jié)器,支持 JEDEC JESD204B。 PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 7 個 JESD204B
    的頭像 發(fā)表于 09-15 10:03 ?969次閱讀
    ?LMK0482x系列超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器技術文檔總結

    LMK04610 超低噪聲和低功耗 JESD204B 兼容時鐘抖動清除器技術手冊

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動清除器,支持 JESD204B。
    的頭像 發(fā)表于 09-13 09:35 ?1345次閱讀
    LMK04610 超低噪聲和低功耗 <b class='flag-5'>JESD204B</b> 兼容時鐘抖動清除器技術手冊

    LMK04616 超低噪聲低功耗JESD204B兼容時鐘抖動清除器總結

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動清除器,支持 JESD204B。16 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 8 個 JESD204B 轉換器或其
    的頭像 發(fā)表于 09-12 16:50 ?1235次閱讀
    LMK04616 超低噪聲低功耗<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器總結

    ?LMK04828-EP 超低噪聲JESD204B兼容時鐘抖動清除器總結

    LMK04828-EP 器件是業(yè)界性能最高的時鐘調理器,支持 JESD204B。 PLL2的14個時鐘輸出可配置為使用器件和SYSREF時鐘驅動7個JESD204B轉換器或其他邏
    的頭像 發(fā)表于 09-12 16:13 ?1185次閱讀
    ?LMK04828-EP 超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器總結

    LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時鐘抖動清除器技術手冊

    該LMK04832是一款超高性能時鐘調節(jié)器,支持 JEDEC JESD204B,還與 LMK0482x 系列器件引腳兼容。 PLL2的14個時鐘輸出可配置為使用器件和SYSREF時鐘驅動7個
    的頭像 發(fā)表于 09-12 14:11 ?1354次閱讀
    LMK04832 超低噪聲、3.2 GHz、15 輸出、<b class='flag-5'>JESD204B</b> 時鐘抖動清除器技術手冊

    ?LMK04368-EP 超低噪聲JESD204B/C雙環(huán)路時鐘抖動清除器總結

    LMK04368-EP 是一款高性能時鐘調節(jié)器,支持 JEDEC JESD204B/C,適用于太空應用。 PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 7 個
    的頭像 發(fā)表于 09-11 10:23 ?889次閱讀
    ?LMK04368-EP 超低噪聲<b class='flag-5'>JESD204B</b>/C雙環(huán)路時鐘抖動清除器總結

    JEDSD204B標準verilog實現-協議演進

    接口基礎,解決并行接口引腳瓶頸。 支持多通道/多器件,擴展應用場景。 提升高速率(12.5Gbps)、低延遲(確定性延遲)、高可靠性(分布式同步)。 在 JESD204B 協議中,Su
    發(fā)表于 09-05 21:18

    JESD204B生存指南

    實用JESD204B來自全球數據轉換器市場份額領導 者的技術信息、提示和建議
    發(fā)表于 05-30 16:31 ?0次下載

    JESD204B IP核的配置與使用

    物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要再配置JESD204 phy IP核進行使用。
    的頭像 發(fā)表于 05-24 15:05 ?2706次閱讀
    <b class='flag-5'>JESD204B</b> IP核的<b class='flag-5'>配置</b>與使用

    替代HMC7044超低噪高性能時鐘抖動消除器支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數時鐘抖動消除器,可以為具有并行或串(JESD204B型)接口的高速數據轉換器執(zhí)行參考時鐘選擇和超低噪聲頻率的生成。 PC7044具有兩個整數
    發(fā)表于 05-08 15:57
    苏尼特左旗| 英山县| 南岸区| 弥渡县| 辽宁省| 栾川县| 阳新县| 驻马店市| 濉溪县| 定襄县| 荣成市| 汽车| 遂川县| 桐乡市| 聂荣县| 巴林右旗| 西平县| 桃园县| 乌海市| 五常市| 介休市| 仙居县| 虎林市| 大悟县| 柳江县| 凤翔县| 广州市| 西丰县| 旬阳县| 邵阳市| 连南| 长垣县| 青龙| 大丰市| 寻甸| 灌云县| 南开区| 阳朔县| 屏东县| 军事| 余姚市|