日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

《Xilinx—UG471中文翻譯》(2)ISERDESE2原語(yǔ)介紹

C29F_xilinx_inc ? 來(lái)源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.前言

本文僅對(duì)UG471 第3章《Advanced SelectIO Logic Resources》部分進(jìn)行翻譯和學(xué)習(xí)解讀。

其他部分,后續(xù)補(bǔ)充。

水平所限,有不足之處,歡迎拍磚。

2.ISERDESE2原語(yǔ)介紹

SERDESE2是專用的串并轉(zhuǎn)換器,它在完成串并轉(zhuǎn)換時(shí)并不會(huì)帶來(lái)多余的時(shí)序上的問(wèn)題,從而很適合應(yīng)用到高速源同步應(yīng)用中。比如攝像頭數(shù)據(jù)。

專用解串器/串并轉(zhuǎn)換器
它可以完成高速數(shù)據(jù)傳輸同時(shí)不需要FPGA端匹配數(shù)據(jù)頻率,這個(gè)轉(zhuǎn)換器支持SDR(single data rate)和DDR(double data rate)。SDR模式支持2-,3-,4-,5-,6-,7-,8bit位寬;DDR模式支持4-,6-,8-bit位寬。10或14-bit需要兩個(gè)級(jí)聯(lián)。

Bitslip 子模塊
該子模塊可以使設(shè)計(jì)者重新排列輸入的并行數(shù)據(jù)。可用于源同步tranining。

  • 對(duì)strobe-based 類型存儲(chǔ)接口的專用支持
  • 對(duì)networking接口的專用支持
  • 對(duì)DDR3接口的專用支持
  • 對(duì)QDR接口的專用支持
  • 對(duì)異步接口的專用支持

3.原語(yǔ)例化

ISERDESE2 #(
.DATA_RATE("DDR"), // DDR, SDR
.DATA_WIDTH(4), // Parallel data width (2-8,10,14)
.DYN_CLKDIV_INV_EN("FALSE"), // Enable DYNCLKDIVINVSEL inversion (FALSE, TRUE)
.DYN_CLK_INV_EN("FALSE"), // Enable DYNCLKINVSEL inversion (FALSE, TRUE)
// INIT_Q1 - INIT_Q4: Initial value on the Q outputs (0/1)
.INIT_Q1(1'b0),
.INIT_Q2(1'b0),
.INIT_Q3(1'b0),
.INIT_Q4(1'b0),
.INTERFACE_TYPE("MEMORY"), // MEMORY, MEMORY_DDR3, MEMORY_QDR, NETWORKING, OVERSAMPLE
.IOBDELAY("NONE"), // NONE, BOTH, IBUF, IFD
.NUM_CE(2), // Number of clock enables (1,2)
.OFB_USED("FALSE"), // Select OFB path (FALSE, TRUE)
.SERDES_MODE("MASTER"), // MASTER, SLAVE
// SRVAL_Q1 - SRVAL_Q4: Q output values when SR is used (0/1)
.SRVAL_Q1(1'b0),
.SRVAL_Q2(1'b0),
.SRVAL_Q3(1'b0),
.SRVAL_Q4(1'b0)
)
ISERDESE2_inst (
.O(O), // 1-bit output: Combinatorial output
// Q1 - Q8: 1-bit (each) output: Registered data outputs
.Q1(Q1),
.Q2(Q2),
.Q3(Q3),
.Q4(Q4),
.Q5(Q5),
.Q6(Q6),
.Q7(Q7),
.Q8(Q8),
// SHIFTOUT1, SHIFTOUT2: 1-bit (each) output: Data width expansion output ports
.SHIFTOUT1(SHIFTOUT1),
.SHIFTOUT2(SHIFTOUT2),
.BITSLIP(BITSLIP), // 1-bit input: The BITSLIP pin performs a Bitslip
// CE1, CE2: 1-bit (each) input: Data register clock enable inputs
.CE1(CE1),
.CE2(CE2),
.CLKDIVP(CLKDIVP), // 1-bit input: TBD
// Clocks: 1-bit (each) input: ISERDESE2 clock input ports
.CLK(CLK), // 1-bit input: High-speed clock
.CLKB(CLKB), // 1-bit input: High-speed secondary clock
.CLKDIV(CLKDIV), // 1-bit input: Divided clock
.OCLK(OCLK), // 1-bit input: High speed output clock used when
// Dynamic Clock Inversions: 1-bit (each) input: Dynamic clock inversion pins to switch clock polarity
.DYNCLKDIVSEL(DYNCLKDIVSEL), // 1-bit input: Dynamic CLKDIV inversion
.DYNCLKSEL(DYNCLKSEL), // 1-bit input: Dynamic CLK/CLKB inversion
// Input Data: 1-bit (each) input: ISERDESE2 data input ports
.D(D), // 1-bit input: Data input
.DDLY(DDLY), // 1-bit input: Serial data from IDELAYE2
.OFB(OFB), // 1-bit input: Data feedback from OSERDESE2
.OCLKB(OCLKB), // 1-bit input: High speed negative edge output clock
.RST(RST), // 1-bit input: Active high asynchronous reset
// SHIFTIN1, SHIFTIN2: 1-bit (each) input: Data width expansion input ports
.SHIFTIN1(SHIFTIN1),
.SHIFTIN2(SHIFTIN2)
);

4.ISERDESE2框圖

poYBAGIMol2AWhm1AADXzPcxxb8917.png

串行輸入: 即串行數(shù)據(jù)輸入(D: 與IOB相連, DDLY來(lái)源于IDELAYE2原語(yǔ)的輸出)
時(shí)鐘接口:包含高速時(shí)鐘CLK ,分頻時(shí)鐘CLKDIV等;
數(shù)據(jù)對(duì)齊模塊:Bitslip,用于源同步,重新排列輸入的并行數(shù)據(jù);
組合輸出O:O輸出不寄存,根據(jù)參數(shù)配置輸出D / DDLY;
級(jí)聯(lián)接口:1個(gè)ISERDESE2最大位寬為8位,想要實(shí)現(xiàn)10-,14bit的數(shù)據(jù),就需要級(jí)聯(lián)兩個(gè)ISERDESE2;
并行數(shù)據(jù)輸出:Q1-Q8

5. ISERDESE2端口信號(hào)

pYYBAGIMomCAdhVFAAGCRJlTqIw895.jpg

poYBAGIMomKAexu-AAEeETdd4e0725.png

pYYBAGIMomWAKtTyAALgvQ94L7U014.png

有些地方可能翻譯的不是很準(zhǔn)確,附上手冊(cè)原文。

5.1時(shí)鐘接口

提供ISERDESE2工作的高速源同步串行時(shí)鐘,并行數(shù)據(jù)獲取時(shí)鐘和控制時(shí)鐘。

poYBAGIMomaAYGULAABoNomWq3g988.png

5.2并行數(shù)據(jù)輸出

輸入輸出的順序相反,具體見(jiàn)下圖:

當(dāng)輸入D1為A,輸出Q8為A

poYBAGIMommANAruAAEEAJHXl8I794.png

5.3 數(shù)據(jù)輸出選擇

根據(jù)IOBDELAY參數(shù)設(shè)置的不同,組合輸出O與寄存輸出Q1-Q8的輸出選擇:

D 、 DDLY 的意思前文已講過(guò),不再重復(fù)。

poYBAGIMomuAMEvvAAC7cZwCg44861.png

5.4級(jí)聯(lián)接口

該接口用于實(shí)現(xiàn)DDR模式下,位寬擴(kuò)展為10bit,14bit;

通過(guò)級(jí)聯(lián)接口與另外一個(gè)ISERDESE2相接;

poYBAGIMom2AO8HJAAC6ShvqdHc536.png

6.數(shù)據(jù)對(duì)齊操作

SDR Mode:

輸出每次左移1位;當(dāng)8次操作后,恢復(fù)到最初狀態(tài);

DDR Mode:

輸出交替進(jìn)行右移1位和左移3位操作,當(dāng)8次操作后,恢復(fù)到最初狀態(tài);

pYYBAGIMom-AE9dhAAENKABPGM0380.png

注意:

1. 同步于CLKDIV時(shí)鐘,本小節(jié)所說(shuō)的時(shí)鐘周期特指CLKDIV時(shí)鐘周期
2. 在“NETWORKING”模式下使用
3. 類似于一個(gè)桶式移位”Barrel_Shifter”
4. bitslip只能拉高1個(gè)clkdiv時(shí)鐘周期
5. bitslip兩次拉高之間必須間隔至少一個(gè)時(shí)鐘周期;
6. 用戶邏輯需等待最少2個(gè)clkdiv時(shí)鐘周期(SDR模式)/3個(gè)時(shí)鐘周期(DDR)后,數(shù)據(jù)移位才能完成。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7349

    瀏覽量

    95060
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2208

    瀏覽量

    131994
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Arm SME2技術(shù)加速騰訊翻譯大模型推理

    騰訊混元將翻譯大模型 Hy-MT1.5 壓縮至最小 440MB(1.25-bit 模型),輕輕松松裝進(jìn)手機(jī)。不僅如此,依托第二代 Arm 可伸縮矩陣擴(kuò)展 (Arm SME2) 技術(shù)加持,推理表現(xiàn)進(jìn)一步提升,隨時(shí)隨地讓你解鎖絲滑流暢的端側(cè)
    的頭像 發(fā)表于 05-06 10:07 ?265次閱讀
    Arm SME<b class='flag-5'>2</b>技術(shù)加速騰訊<b class='flag-5'>翻譯</b>大模型推理

    Xilinx FPGA的混合模式時(shí)鐘管理器MMCME2_ADV詳解

    在 FPGA 的浩瀚宇宙,時(shí)鐘系統(tǒng)不僅是驅(qū)動(dòng)邏輯運(yùn)轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對(duì)于 Xilinx 7 系列 FPGA 開(kāi)發(fā)者而言,如果僅滿足于使用 Clocking Wizard IP 核點(diǎn)點(diǎn)鼠標(biāo),往往會(huì)在面對(duì)復(fù)雜的時(shí)序收斂、動(dòng)態(tài)頻點(diǎn)切換或低
    的頭像 發(fā)表于 04-10 11:20 ?243次閱讀
    <b class='flag-5'>Xilinx</b> FPGA<b class='flag-5'>中</b>的混合模式時(shí)鐘管理器MMCME<b class='flag-5'>2</b>_ADV詳解

    RDMA設(shè)計(jì)48:雙邊語(yǔ)義驗(yàn)證2

    本博主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博約170篇,希望對(duì)初學(xué)者有用。 注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 續(xù)上,為便于查看,給出表1部分 表1 RoCE v2
    發(fā)表于 03-11 18:54

    Xilinx FPGA輸入延遲原語(yǔ)介紹

    在高速接口設(shè)計(jì),時(shí)序收斂往往是工程師面臨的最大“噩夢(mèng)”。當(dāng)數(shù)據(jù)傳輸速率突破 800Mbps 時(shí),微小的 PCB 走線差異都足以讓系統(tǒng)崩潰。本文將深度剖析 Xilinx 7 系列(IDELAYE2)與 UltraScale 系列
    的頭像 發(fā)表于 03-11 09:29 ?2400次閱讀
    <b class='flag-5'>Xilinx</b> FPGA輸入延遲<b class='flag-5'>原語(yǔ)</b><b class='flag-5'>介紹</b>

    RDMA設(shè)計(jì)46:RoCE v2原語(yǔ)功能:?jiǎn)芜呎Z(yǔ)義

    本博主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博約170篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 續(xù)上,為便于查看,給出表1部分表1 RoCE v2原語(yǔ)
    發(fā)表于 03-01 23:14

    Xilinx FPGAIDELAYCTRL參考時(shí)鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時(shí)鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?5387次閱讀

    RDMA設(shè)計(jì)45:RoCE v2 原語(yǔ)功能驗(yàn)證與分析2

    本博主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博約170篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。續(xù)上,為便于查看,給出表1部分 表1 RoCE v2原語(yǔ)
    發(fā)表于 02-26 07:52

    RDMA設(shè)計(jì)44:RoCE v2原語(yǔ)功能驗(yàn)證與分析

    它是RoCE v2協(xié)議進(jìn)行信息及數(shù)據(jù)交換的核心機(jī)制,也是DUT需要實(shí)現(xiàn)的核心機(jī)制之一,對(duì)該功能的仿真驗(yàn)證需要考慮指令的提交數(shù)據(jù)包的組裝及發(fā)送、數(shù)據(jù)的DMA處理等。
    的頭像 發(fā)表于 02-25 09:26 ?344次閱讀
    RDMA設(shè)計(jì)44:RoCE v<b class='flag-5'>2</b><b class='flag-5'>原語(yǔ)</b>功能驗(yàn)證與分析

    探索OP471:高性能四通道運(yùn)算放大器的卓越之選

    探索OP471:高性能四通道運(yùn)算放大器的卓越之選 在電子工程師的工具箱,運(yùn)算放大器是不可或缺的基礎(chǔ)元件。今天,我們聚焦于Analog Devices公司推出的OP471,一款高速、低噪聲的四通
    的頭像 發(fā)表于 01-25 09:30 ?613次閱讀

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)關(guān)鍵的串行通信協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2840次閱讀
    <b class='flag-5'>Xilinx</b> FPGA串行通信協(xié)議<b class='flag-5'>介紹</b>

    SN8F5762中文規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《SN8F5762中文規(guī)格書.pdf》資料免費(fèi)下載
    發(fā)表于 07-08 14:51 ?14次下載

    多軸運(yùn)動(dòng)控制器JMC-F2-A6中文手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《多軸運(yùn)動(dòng)控制器JMC-F2-A6中文手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 06-23 15:14 ?2次下載

    AD7606的VxGND必須接地嗎?

    and Analog Input Pin V2. All analog input AGND pins should connect to the AGND plane of a system. 中文翻譯
    發(fā)表于 06-10 21:51

    服務(wù)器數(shù)據(jù)恢復(fù)—ocfs2件系統(tǒng)被格式化為Ext4件系統(tǒng)的數(shù)據(jù)恢復(fù)案例

    服務(wù)器存儲(chǔ)數(shù)據(jù)恢復(fù)環(huán)境&故障: 人為誤操作將Ext4件系統(tǒng)誤裝入一臺(tái)服務(wù)器存儲(chǔ)上的Ocfs2件系統(tǒng)數(shù)據(jù)卷上,導(dǎo)致原Ocfs2件系統(tǒng)被
    的頭像 發(fā)表于 06-10 12:03 ?913次閱讀
    服務(wù)器數(shù)據(jù)恢復(fù)—ocfs<b class='flag-5'>2</b><b class='flag-5'>文</b>件系統(tǒng)被格式化為Ext4<b class='flag-5'>文</b>件系統(tǒng)的數(shù)據(jù)恢復(fù)案例

    STM32固件庫(kù)使用手冊(cè)的中文翻譯

    STM32固件庫(kù)使用手冊(cè)的中文翻譯
    發(fā)表于 06-09 22:38
    郎溪县| 苗栗县| 尉犁县| 武陟县| 宝鸡市| 汤原县| 贺州市| 桃江县| 福海县| 崇文区| 图片| 华容县| 荣昌县| 定襄县| 化州市| 宣化县| 江达县| 扎兰屯市| 怀远县| 长沙县| 屏山县| 广元市| 常熟市| 安泽县| 杭锦旗| 马鞍山市| 虞城县| 盐边县| 梧州市| 卓尼县| 内江市| 祁门县| 芦山县| 广灵县| 类乌齐县| 阜南县| 额尔古纳市| 海宁市| 镇康县| 兖州市| 班玛县|