日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為了實(shí)現(xiàn)更小、更快、更節(jié)能,芯片制造經(jīng)歷了什么?

21克888 ? 來源:廠商供稿 ? 2022-05-10 14:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群


每隔幾個(gè)月就會(huì)有更新?lián)Q代的電子產(chǎn)品問世。它們通常更小、更智能,不僅擁有更快的運(yùn)行速度與更多帶寬,還更加節(jié)能,這一切都要?dú)w功于新一代先進(jìn)的芯片和處理器。

跨入數(shù)字化時(shí)代,我們?nèi)缤嘈盘?yáng)明天一定會(huì)升起那樣,確信新設(shè)備會(huì)不斷地推陳出新。而在幕后,則是工程師們積極研究半導(dǎo)體技術(shù)路線圖,以確保新設(shè)備所需的下一代芯片能夠就緒。

很長(zhǎng)一段時(shí)間以來,芯片的進(jìn)步都是通過縮小晶體管的尺寸來實(shí)現(xiàn)的,這樣就可以在一片晶圓上制造更多晶體管,從而使晶體管的數(shù)量在每12-24個(gè)月翻一番——這就是眾所周知的“摩爾定律”。多年來,為了跟上時(shí)代的步伐,整個(gè)行業(yè)進(jìn)行了諸多重大的創(chuàng)新,包括銅/低k互連、新型晶體管材料、多重圖形化方案和三維(3D)架構(gòu)。

開發(fā)3D結(jié)構(gòu)的轉(zhuǎn)變帶來了新的挑戰(zhàn),隨著深寬比的增加,挑戰(zhàn)也在加劇。你可能已經(jīng)想到,3D架構(gòu)需要從器件設(shè)計(jì)上做根本性改變,需要新的材料、新的沉積和刻蝕方法來實(shí)現(xiàn)。在本文中,我們將帶大家一起回顧半導(dǎo)體行業(yè)在實(shí)現(xiàn)3D架構(gòu)過程中的重要里程碑。

準(zhǔn)備階段:平面工藝

創(chuàng)建集成電路最初是一個(gè)二維的問題:取一塊平坦的硅片,在表面放置各種結(jié)構(gòu),用導(dǎo)線將它們連接起來。這是通過沉積一層層的材料,利用光刻技術(shù)對(duì)其進(jìn)行圖形化處理,并在暴露的區(qū)域刻蝕出必要的特征來完成的。這曾是電子工業(yè)的一個(gè)巨大突破。

隨著技術(shù)需求的不斷發(fā)展,需要在更緊湊的空間中構(gòu)建更多的電路,以支持更小的結(jié)構(gòu)。過去相對(duì)直接的過程變得越來越復(fù)雜。

隨著創(chuàng)建2D結(jié)構(gòu)的成本不斷增加,以及在二維平面上進(jìn)行微縮的可行方法逐漸枯竭,3D結(jié)構(gòu)變得越來越有吸引力。半導(dǎo)體行業(yè)早在十多年前就開始開發(fā)早期的選擇性刻蝕應(yīng)用以支持3D技術(shù),并不斷擴(kuò)展,從封裝到非易失性存儲(chǔ)器甚至晶體管本身。

晶體管走向3D


許多電子系統(tǒng)的主力都是晶體管。在過去,晶體管一直是扁平結(jié)構(gòu),其特性由晶體管通道的寬度和長(zhǎng)度決定。晶體管性能由放置在通道上的柵極控制,不過這只能提供有限的控制,因?yàn)橥ǖ赖牧硪贿吅偷撞坎皇芸刂啤?br />
從平面轉(zhuǎn)向3D的第一步是為通道設(shè)計(jì)一個(gè)鰭,它可以由三面的柵極控制。不過,為了實(shí)現(xiàn)最優(yōu)控制,需要接觸到晶體管的所有四面,因而推動(dòng)了全包圍柵極(GAA)晶體管的發(fā)展。在GAA結(jié)構(gòu)中,多根導(dǎo)線或多個(gè)薄片相互堆棧在一起,柵極材料完全包圍著通道。

閃存提升


向3D的轉(zhuǎn)變?cè)缭?0年前就被應(yīng)用于NAND閃存,當(dāng)時(shí)內(nèi)存位的水平字符串是向上堆棧的。

垂直結(jié)構(gòu)由交替的薄層材料和盡可能多的工藝層堆棧而成。在構(gòu)建這樣的結(jié)構(gòu)時(shí),至少在兩方面需要特別小心:第一,每一層都必須厚度均勻,并且非常平整,使每層中的位都與其他位具有相同的尺寸;第二,各層必須相互連接——這需要先建構(gòu)一層堆棧并通過刻蝕在堆棧中進(jìn)行鉆孔,然后用適當(dāng)?shù)倪B接材料來填充這些孔,從而完成這樣的結(jié)構(gòu)。這其中,無(wú)論是刻蝕還是沉積工藝都極具挑戰(zhàn)性,需要精確的執(zhí)行。

這些挑戰(zhàn)限制了堆棧的層數(shù),因此需要采用新的方法來增加層數(shù)。

展望未來:3D DRAM


動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM) 的物理機(jī)制與3D NAND完全不同,所用的方法也做了徹底的改變。

DRAM需要高容量的電容器,這對(duì)于在2D陣列中進(jìn)行精確構(gòu)建是一個(gè)挑戰(zhàn)。垂直堆棧的難度更大,還需要更多研發(fā)以找到經(jīng)濟(jì)的方法來將電介質(zhì)和活性硅堆棧在一起。光刻可能需要同時(shí)影響多層——目前還沒有可量產(chǎn)的工藝。

3D封裝越來越受歡迎

芯片經(jīng)過封裝后被放置在印制電路板(PCB)上。在過去,封裝只是為了保護(hù)脆弱的硅芯片,并將其連接到電路板上。如今,封裝通常包含多個(gè)芯片,隨著縮小芯片占用空間的需求提升,封裝也開始轉(zhuǎn)向3D。

3D封裝要求芯片被堆棧起來,這涉及到芯片之間的密集連接——這種連接可以提高信號(hào)速度,因?yàn)樗鼈兌痰枚啵挚梢酝瑫r(shí)傳輸更多信號(hào)。然而,在兩個(gè)以上芯片的堆棧中,其中一些信號(hào)還需要通過傳導(dǎo)通道連接到堆棧更高的芯片,這些通道被稱為“硅通孔”(TSVs)。


3D芯片堆棧重要的終端市場(chǎng)應(yīng)用一直在內(nèi)存領(lǐng)域——高帶寬內(nèi)存 (HBM) 是最為常見的。內(nèi)存芯片還可以被堆棧到CPU或其他邏輯芯片上,以加快從內(nèi)存中獲取數(shù)據(jù)的速度。

如今,3D是微縮的必要條件

在解決半導(dǎo)體制造中的所有微縮限制時(shí),考慮3D已成為標(biāo)準(zhǔn)做法。雖然3D可能不是解決所有問題的選擇,但它在上述應(yīng)用中特別有用。

每一個(gè)新的應(yīng)用都伴隨著如何構(gòu)建的難題,這需要?jiǎng)?chuàng)新的思維和硅工藝領(lǐng)域的持續(xù)發(fā)展,半導(dǎo)體制造設(shè)備就是芯片行業(yè)不斷實(shí)現(xiàn)3D結(jié)構(gòu)的主要推動(dòng)者。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20344

    瀏覽量

    255362
  • 電子產(chǎn)品
    +關(guān)注

    關(guān)注

    6

    文章

    1308

    瀏覽量

    61225
  • 芯片制造
    +關(guān)注

    關(guān)注

    11

    文章

    736

    瀏覽量

    30540
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    響應(yīng)節(jié)能減排政策 降低能源成本 AMC72L-E4/KC助力實(shí)現(xiàn)數(shù)據(jù)實(shí)時(shí)化和可視化

    企業(yè)及時(shí)發(fā)現(xiàn)電力系統(tǒng)中的異常負(fù)載、能耗峰谷等問題,降低能源浪費(fèi),提高系統(tǒng)安全和穩(wěn)定性。AMC72L-E4/KC電能表貼合市場(chǎng)需求,該產(chǎn)品具備更快速的響應(yīng)速度和豐富的信號(hào)采集能力,實(shí)現(xiàn)
    的頭像 發(fā)表于 05-06 15:18 ?19次閱讀
    響應(yīng)<b class='flag-5'>節(jié)能</b>減排政策 降低能源成本  AMC72L-E4/KC助力<b class='flag-5'>實(shí)現(xiàn)</b>數(shù)據(jù)實(shí)時(shí)化和可視化

    臺(tái)積電公布最新路線圖:A12、A13、N2U工藝技術(shù)發(fā)布

    臺(tái)積電周三展示最新一代的芯片制造關(guān)鍵技術(shù),并預(yù)期能在不使用阿斯麥昂貴新設(shè)備的情況下,制造出體積更小、速度
    的頭像 發(fā)表于 04-23 19:23 ?100次閱讀

    3Dfindit 12.12.1版發(fā)布說明

    效果 — 清晰、更直觀 組件對(duì)比從根本上實(shí)現(xiàn)現(xiàn)代化。尤其界面底部采用更直觀、更緊湊的零部件選擇區(qū),讓您輕松對(duì)比所需零部件。 優(yōu)點(diǎn): 結(jié)構(gòu)清晰 視覺效果
    發(fā)表于 04-14 16:13

    節(jié)能降耗管理系統(tǒng)如何實(shí)現(xiàn)高效節(jié)能?

    節(jié)能降耗管理系統(tǒng) 通過“數(shù)據(jù)驅(qū)動(dòng)、智能分析、精細(xì)管控、閉環(huán)優(yōu)化”四大核心機(jī)制,實(shí)現(xiàn)從“粗放用能”到“精準(zhǔn)節(jié)能”的轉(zhuǎn)變。以下是其實(shí)現(xiàn)高效節(jié)能
    的頭像 發(fā)表于 03-06 14:27 ?173次閱讀

    解析郎特科技 LED 工礦燈,看它如何節(jié)能又高效?

    的照明解決方案。下面我們從多個(gè)角度解析其節(jié)能與高效的實(shí)現(xiàn)方式。 一、節(jié)能秘訣 1. 高效 LED 光源 郎特科技 LED 工礦燈采用高品質(zhì)的 LED 芯片,這些
    的頭像 發(fā)表于 02-11 11:14 ?352次閱讀
    解析郎特科技 LED 工礦燈,看它如何<b class='flag-5'>節(jié)能</b>又高效?

    RT-Thread軟件包,RyanMqtt 2.0 發(fā)布,全面重構(gòu):更輕、更快、安全、更可靠 | 技術(shù)集結(jié)

    RyanMqtt2.0RT-Thread社區(qū)精品軟件包RyanMqtt發(fā)布2.0新版本!更輕、更快、安全、更可靠,為你的物聯(lián)網(wǎng)連接注入新動(dòng)力。
    的頭像 發(fā)表于 12-09 18:27 ?6007次閱讀
    RT-Thread軟件包,RyanMqtt 2.0 發(fā)布,全面重構(gòu):更輕、<b class='flag-5'>更快</b>、<b class='flag-5'>更</b>安全、更可靠 | 技術(shù)集結(jié)

    制造業(yè)引入能耗管理系統(tǒng),如何實(shí)現(xiàn)產(chǎn)能與節(jié)能雙贏?

    制造業(yè)引入能耗管理系統(tǒng),如何實(shí)現(xiàn)產(chǎn)能與節(jié)能雙贏?-華爾永盛 當(dāng)下制造業(yè)中,“擴(kuò)產(chǎn)能” 與 “降能耗” 常被視為矛盾體:提產(chǎn)能易增能耗,降能耗恐影響生產(chǎn)。但眾多工廠引入能耗管理系統(tǒng)后發(fā)現(xiàn)
    的頭像 發(fā)表于 10-17 16:26 ?698次閱讀

    MES - 制造執(zhí)行系統(tǒng)

    制造執(zhí)行系統(tǒng)(MES)是用于控制、監(jiān)測(cè)和記錄生產(chǎn)的軟件。它將企業(yè)資源規(guī)劃(ERP)與過程控制系統(tǒng)相結(jié)合,實(shí)現(xiàn)透明、高效的生產(chǎn)。 受益于 MES 的行業(yè) MES 在許多行業(yè)都至關(guān)重要,包括
    發(fā)表于 09-04 15:36

    電機(jī)節(jié)能裝置遠(yuǎn)程運(yùn)維管理系統(tǒng)方案

    滯后、故障定位困難、現(xiàn)場(chǎng)服務(wù)成本高、難以精準(zhǔn)掌握裝置實(shí)際運(yùn)行狀態(tài)等問題,不僅影響客戶使用體驗(yàn),也制約產(chǎn)品迭代升級(jí)與服務(wù)質(zhì)量提升。 因此,構(gòu)建電機(jī)節(jié)能裝置遠(yuǎn)程運(yùn)維管理系統(tǒng),實(shí)現(xiàn)對(duì)裝置的全生命周期遠(yuǎn)程監(jiān)控與高
    的頭像 發(fā)表于 08-18 17:15 ?822次閱讀
    電機(jī)<b class='flag-5'>節(jié)能</b>裝置遠(yuǎn)程運(yùn)維管理系統(tǒng)方案

    芯片制造中的對(duì)準(zhǔn)技術(shù)詳解

    三維集成電路制造中,對(duì)準(zhǔn)技術(shù)是確保多層芯片鍵合精度、實(shí)現(xiàn)高密度TSV與金屬凸點(diǎn)正確互聯(lián)的核心技術(shù),直接影響芯片性能與集成密度,其高精度可避免互連失效或錯(cuò)誤,并支持
    的頭像 發(fā)表于 08-01 09:16 ?3745次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>制造</b>中的對(duì)準(zhǔn)技術(shù)詳解

    芯片制造中的薄膜測(cè)量方法

    在指甲蓋大小的芯片上集成數(shù)百億晶體管,需要經(jīng)歷數(shù)百道嚴(yán)苛工藝的淬煉。每一道工序的參數(shù)波動(dòng),都可能引發(fā)蝴蝶效應(yīng),最終影響芯片的良率與可靠性。半導(dǎo)體制造的本質(zhì),是物理、化學(xué)與材料科學(xué)的交響
    的頭像 發(fā)表于 07-02 10:14 ?2899次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>制造</b>中的薄膜測(cè)量方法

    下一代高速芯片晶體管解制造問題解決!

    心存疑慮,根據(jù)imec在2025年VSLI研討會(huì)上的最新聲明,這家研究巨頭開發(fā)了一種全新的尖端叉片晶體管設(shè)計(jì)方法,解決制造難題,這將推動(dòng)晶體管的未來持續(xù)發(fā)展。 叉片晶體管(Forksheet)是一種
    發(fā)表于 06-20 10:40

    氧化層制備在芯片制造中的重要作用

    本文簡(jiǎn)單介紹氧化層制備在芯片制造中的重要作用。
    的頭像 發(fā)表于 05-27 09:58 ?1929次閱讀
    氧化層制備在<b class='flag-5'>芯片</b><b class='flag-5'>制造</b>中的重要作用

    芯片晶圓堆疊過程中的邊緣缺陷修整

    使用直接晶圓到晶圓鍵合來垂直堆疊芯片,可以將信號(hào)延遲降到可忽略的水平,從而實(shí)現(xiàn)更小薄的封裝,同時(shí)有助于提高內(nèi)存/處理器的速度并降低功耗。目前,晶圓堆疊和
    的頭像 發(fā)表于 05-22 11:24 ?1891次閱讀
    <b class='flag-5'>芯片</b>晶圓堆疊過程中的邊緣缺陷修整

    PanDao:簡(jiǎn)化光學(xué)元件制造流程

    中的又一次技術(shù)轉(zhuǎn)譯過程。\" \"當(dāng)光學(xué)系統(tǒng)最終完成生產(chǎn)時(shí),信息已經(jīng)歷多輪轉(zhuǎn)譯傳遞,這導(dǎo)致關(guān)鍵參數(shù)的完整性受損,\"他指出,\"最終使光學(xué)系統(tǒng)制造的復(fù)雜度呈
    發(fā)表于 05-08 08:46
    刚察县| 临湘市| 弥勒县| 苍山县| 泽州县| 宜黄县| 咸宁市| 英山县| 庆元县| 张家口市| 嘉峪关市| 荆门市| 怀仁县| 玛纳斯县| 汉源县| 太和县| 鄯善县| 三原县| 佳木斯市| 页游| 陆河县| 罗城| 休宁县| 彭山县| 静宁县| 长宁区| 抚州市| 武城县| 政和县| 五寨县| 乌兰察布市| 弥勒县| 洛川县| 镇远县| 长顺县| 福清市| 南城县| 灵寿县| 古蔺县| 罗城| 克什克腾旗|