日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

盡可能地降低 SiC FET 的電磁干擾和開關損耗

Qorvo半導體 ? 來源:未知 ? 2023-05-29 21:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

您如何在提高開關速度和增加設計復雜度之間尋求平衡?本博客文章將討論此類權衡考量,并提供了一種更高效的方法,有助于您克服設計挑戰(zhàn)并充分發(fā)揮 SiC 器件潛力。

這篇博客文章最初由 United Silicon Carbide (UnitedSiC) 發(fā)布,該公司于 2021 年 11 月加入 Qorvo 大家庭。UnitedSiC 是一家領先的碳化硅 (SiC) 功率半導體制造商,它的加入促使 Qorvo 將業(yè)務擴展到電動汽車 (EV)、工業(yè)電源、電路保護、可再生能源和數(shù)據(jù)中心電源等快速增長的市場。

隨著人們對高效率、高功率密度和系統(tǒng)簡單性的需求不斷增長,碳化硅 (SiC) FET 因其較快的開關速度、較低的 RDS(on) 和較高的額定電壓,逐漸成為對電力工程師極具吸引力的選擇。

但是,SiC 器件較快的開關速度會導致更高的 VDS 尖峰和更長的振鈴持續(xù)時間,從而在高電流電平下引入了更多的 EMI。對于從事電動汽車和可再生能源等高功率應用的工程師來說,如何在提高效率并充分發(fā)揮先進技術潛力的同時,避免過于復雜的設計將會是一大難題。

b5730934-fe1f-11ed-90ce-dac502259ad0.png ?

什么是 VDS 尖峰和振鈴?

寄生電感是導致 VDS 尖峰和振鈴的根本原因。從 SiC MOSFET 的典型關斷波形(圖 1)可以看出,柵極-源極電壓 (VGS) 在 18V 至 0V 之間,關斷的漏極電流 (ID) 為 50A,且總線電壓 (VDS) 為 800V。由于 SiC MOSFET 具有更快的開關速度,所以會出現(xiàn)較高的 VDS 尖峰和較長的振鈴持續(xù)時間。較高的 VDS 尖峰會減少器件應對閃電和負載突變等條件導致的電壓問題的裕量。較長的振鈴持續(xù)時間也會引入更多的 EMI。這種現(xiàn)象在高電流電平下更加明顯。

b5890c48-fe1f-11ed-90ce-dac502259ad0.png

圖 1:SiC 器件的較快開關速度所導致的關斷 VDS 尖峰和振鈴

傳統(tǒng)方法

抑制EMI 的常規(guī)解決方案就是使用高柵極電阻 (RG) 來降低電流變化率 (dI/dt)。但實際上,使用高 RG 會顯著增加開關損耗,進而損失效率,所以在使用這種方法時,我們不得不在效率和 EMI 之間做出取舍。

另一種解決方案是減少電源回路中的雜散電感。但是,這需要重新設計PCB 布局,并需要使用尺寸更小、電感更低的封裝。此外,PCB 上能夠減小的電源回路面積是有限的,而且也需要遵守相關安全法規(guī)規(guī)定的最小間距和最小間隙。此外,更小巧的封裝還會導致熱性能降低。

我們還需要考慮濾波器,以幫助我們滿足EMI 要求并簡化系統(tǒng)權衡。除此之外,我們還可以使用控制方法來減少 EMI。例如,頻率抖動技術可通過擴展電源的噪聲頻譜范圍來減少 EMI。

新方法

一個簡單的 RC 緩沖電路可以幫助克服設計挑戰(zhàn)并充分發(fā)揮 SiC 器件的潛力,是一種更為高效的解決方案。事實證明,這個簡單的解決方案可以在廣泛的負載范圍內更高效地控制 VDS 尖峰并縮短振鈴持續(xù)時間,并實現(xiàn)可以忽略的關斷延遲。

得益于更快速的 dv/dt 和額外的 Cs,緩沖電路還具有更高的位移電流,從而可以減少關斷過渡期間的 ID 和 VDS 重疊。

可以通過雙脈沖測試 (DPT) 來證明緩沖電路的有效性。該測試采用了帶感性負載的半橋配置。高端和低端都使用相同的器件,VGS、VDS 和 ID 均從低端器件測量(圖 2)。

b5b0ad3e-fe1f-11ed-90ce-dac502259ad0.png

圖 2:半橋配置(頂部和底部使用相同的器件)

使用電流互感器 (CT) 測量器件和緩沖電路的電流。因此,測得的開關損耗包括器件開關損耗和緩沖電路損耗。

其中的緩沖電路由 SiC MOSFET 漏極和源極之間的一個 10Ω 電阻和一個 200pF 電容串聯(lián)組成。

b5c12f4c-fe1f-11ed-90ce-dac502259ad0.png

圖 3:RC 緩沖電路可更有效地控制關斷 EMI

首先,我們比較關斷時的情況(圖3)。測試的設備對象與圖 1 相同。左側波形使用 RC 緩沖電路和低 RG(off),而右側波形則使用高 RG(off),未使用緩沖電路。這兩種方法都可以限制關斷 VDS 峰值電壓。但是,使用緩沖電路之后,只需 33ns 即可抑制振鈴,而高 RG(off) 的振鈴持續(xù)時間仍超過 100ns。與使用高 RG(off) 相比,使用緩沖電路時的延遲時間更短。由此可判斷,緩沖電路有助于在關斷時更有效地控制 VDS 關斷尖峰和振鈴持續(xù)時間。

b5e24402-fe1f-11ed-90ce-dac502259ad0.png

圖 4:RC 緩沖電路在導通期間的有效性

在導通時(圖4),將使用 RC 緩沖電路和 5Ω RG(on) 的波形與未使用緩沖電路的波形進行比較可以發(fā)現(xiàn),使用緩沖電路時,反向恢復電流峰值 (Irr) 略有提高,從 94A 提高到了 97A,除此之外,其對導通波形的影響可以忽略不計。

這表明,與高 RG(off) 相比,緩沖電路有助于更有效地控制 VDS 尖峰和振鈴持續(xù)時間。但緩沖電路能否更高效呢?(圖 5

b600f262-fe1f-11ed-90ce-dac502259ad0.png

圖 5:比較緩沖電路與高 RG(off) 之間的開關損耗(Eoff、Eon)

在 48A 時,高 RG(off) 的關斷開關損耗是使用緩沖電路和低 RG(off) 時的兩倍以上。由此證明,緩沖電路在關斷時更高效。因為緩沖電路可實現(xiàn)更快速的開關,同時還可以更好地控制 VDS 尖峰和振鈴。

從導通開關損耗的角度看,使用緩沖電路時,Eon 平均增加了 70μJ。為了充分估計整體效率,我們需要將 Eoff 和 Eon 相加,然后比較 Etotal(圖 6)。在全速開關器件時,可以很明顯地看出緩沖電路在漏級電流為 18A 以上時效率更高。對于在 40A/40kHz 下開關的 40mΩ 器件,在使用高 RG(off) 與使用低 RG(off) 和緩沖電路之間,每個器件的開關損耗差為 11W。

b5730934-fe1f-11ed-90ce-dac502259ad0.png

圖 6:比較緩沖電路與高 RG(off) 之間的開關損耗 (Etotal)

因此我們可以推斷,與使用高 RG(off) 相比,使用緩沖電路是一種更高效的解決方案。

隨著第 4 代 SiC 器件進入市場,這種簡單的設計解決方案將繼續(xù)提供更低的總開關損耗,繼續(xù)幫助優(yōu)化系統(tǒng)功率效率。

關于簡單的緩沖電路如何在 UnitedSiC SiC 器件中實現(xiàn)出色效率的更多信息,請觀看我們近期的研討會:盡可能地降低 SiC FET 的電磁干擾和開關損耗。

您可以點擊此處https://unitedsic.com/events/webinar-minimizing-emi-and-switching-loss-for-fast-sic-fets/觀看完整的研討會。


原文標題:盡可能地降低 SiC FET 的電磁干擾和開關損耗

文章出處:【微信公眾號:Qorvo半導體】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Qorvo
    +關注

    關注

    17

    文章

    738

    瀏覽量

    80775

原文標題:盡可能地降低 SiC FET 的電磁干擾和開關損耗

文章出處:【微信號:Qorvo_Inc,微信公眾號:Qorvo半導體】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于非線性電容特性的 SiC MOSFET 開關損耗解析模型建立

    基于非線性電容特性的 SiC MOSFET 開關損耗解析模型建立 碳化硅功率器件技術背景與非線性建模的必要性 在現(xiàn)代電力電子變換器系統(tǒng)的演進過程中,對更高能量轉換效率、更小無源器件體積以及更高
    的頭像 發(fā)表于 04-06 14:04 ?195次閱讀
    基于非線性電容特性的 <b class='flag-5'>SiC</b> MOSFET <b class='flag-5'>開關損耗</b>解析模型建立

    碳化硅 (SiC) MOSFET 雙脈沖實驗 (DPT) 數(shù)據(jù)處理與開關損耗精準提取

    碳化硅 (SiC) MOSFET 雙脈沖實驗 (DPT) 數(shù)據(jù)處理與開關損耗精準提取技術研究報告 1. 碳化硅功率器件動態(tài)表征的工程背景與物理挑戰(zhàn) 在現(xiàn)代電力電子技術的發(fā)展進程中,寬禁帶(Wide
    的頭像 發(fā)表于 04-02 15:37 ?164次閱讀
    碳化硅 (<b class='flag-5'>SiC</b>) MOSFET 雙脈沖實驗 (DPT) 數(shù)據(jù)處理與<b class='flag-5'>開關損耗</b>精準提取

    寬禁帶半導體軟開關損耗分析及死區(qū)時間自優(yōu)化算法:針對SiC的極致效率設計

    寬禁帶半導體軟開關損耗分析及死區(qū)時間自優(yōu)化算法:針對SiC的極致效率設計 在現(xiàn)代電力電子變換器設計領域,追求極致的功率密度和電能轉換效率已成為不可逆轉的工程趨勢與技術演進方向。以碳化硅(SiC
    的頭像 發(fā)表于 03-23 10:48 ?219次閱讀
    寬禁帶半導體軟<b class='flag-5'>開關損耗</b>分析及死區(qū)時間自優(yōu)化算法:針對<b class='flag-5'>SiC</b>的極致效率設計

    開關電源電磁干擾的抑制方法

    開關電源電磁干擾(EMI)的抑制方法主要包括濾波技術、屏蔽技術、接地技術以及電路設計優(yōu)化等方面。
    的頭像 發(fā)表于 03-12 17:08 ?711次閱讀

    開關量受電磁干擾的解決方法

    在工業(yè)自動化控制系統(tǒng)中,開關量信號作為最基礎的信號類型之一,廣泛應用于設備狀態(tài)監(jiān)測、邏輯控制等場景。然而,電磁干擾(EMI)問題一直是影響開關量信號穩(wěn)定性的重要因素。
    的頭像 發(fā)表于 02-28 16:56 ?755次閱讀
    <b class='flag-5'>開關</b>量受<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的解決方法

    高頻交直流探頭在開關損耗測量與效率優(yōu)化中的系統(tǒng)化應用

    本文介紹使用高頻交直流探頭測量開關損耗并優(yōu)化電路效率的步驟與關鍵技術,為工程實踐提供指導。
    的頭像 發(fā)表于 01-19 13:44 ?373次閱讀

    車規(guī)級單通道低邊驅動器SiLM27531M,助力GaN/SiC功率系統(tǒng)高效運行

    ℃ 通過AEC-Q100車規(guī)認證,提供SOT23-6緊湊封裝 核心優(yōu)勢: 高速強驅,適配先進器件 21ns低傳輸延遲與5A驅動能力,可充分釋放GaN、SiC器件的高頻潛力,有效降低開關損耗,提升系統(tǒng)效率
    發(fā)表于 01-07 08:07

    服務器電源中MOSFET與低VF貼片二極管的開關損耗優(yōu)化

    文章詳細闡述了低VF貼片二極管與MOSFET在服務器電源中的協(xié)同優(yōu)化設計,通過參數(shù)對比分析說明了其在降低開關損耗、提升系統(tǒng)能效方面的具體表現(xiàn)。
    的頭像 發(fā)表于 11-25 17:33 ?1253次閱讀
    服務器電源中MOSFET與低VF貼片二極管的<b class='flag-5'>開關損耗</b>優(yōu)化

    如何平衡IGBT模塊的開關損耗和導通損耗

    IGBT模塊的開關損耗(動態(tài)損耗)與導通損耗(靜態(tài)損耗)的平衡優(yōu)化是電力電子系統(tǒng)設計的核心挑戰(zhàn)。這兩種損耗存在固有的折衷關系:
    的頭像 發(fā)表于 08-19 14:41 ?3124次閱讀

    混合SiC/IGBT逆變器能否成為電動汽車的最優(yōu)解?

    絕緣柵雙極晶體管(IGBT)和碳化硅(SiC)MOSFET是現(xiàn)代電動汽車牽引系統(tǒng)的核心元件。盡管IGBT以魯棒性和成本效益著稱,但其固有的高開關損耗和較慢開關速度會降低系統(tǒng)效率,尤其在
    的頭像 發(fā)表于 07-09 09:58 ?3219次閱讀
    混合<b class='flag-5'>SiC</b>/IGBT逆變器能否成為電動汽車的最優(yōu)解?

    電源功率器件篇:線路寄生電感對開關器件的影響

    時間的延長會導致開關損耗增加,不僅會降低電源系統(tǒng)的效率,還會使開關器件發(fā)熱嚴重。 3、 引發(fā)電磁干擾(EMI) 高頻
    發(fā)表于 07-02 11:22

    SiC MOSFET計算損耗的方法

    本文將介紹如何根據(jù)開關波形計算使用了SiC MOSFET的開關電路中的SiC MOSFET的損耗。這是一種在線性近似的有效范圍內對
    的頭像 發(fā)表于 06-12 11:22 ?2807次閱讀
    <b class='flag-5'>SiC</b> MOSFET計算<b class='flag-5'>損耗</b>的方法

    時源芯微 開關電源電磁干擾的控制技術

    要有效解決開關電源的電磁干擾問題,可從以下三個關鍵方面著手:其一,降低干擾源產生的干擾信號強度;
    的頭像 發(fā)表于 05-20 16:50 ?984次閱讀
    時源芯微 <b class='flag-5'>開關</b>電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術

    功率器件開關功耗測試詳細步驟 HD3示波器輕松搞定MOSFET開關損耗測試

    功率器件(MOSFET/IGBT) 是開關電源最核心的器件同時也是最容易損壞的器件之一。在開關電源設計中,功率器件的測試至關重要,主要包括開關損耗測試,Vds peak電壓測試以及Vgs驅動波形測試
    發(fā)表于 05-14 09:03 ?1668次閱讀
    功率器件<b class='flag-5'>開關</b>功耗測試詳細步驟 HD3示波器輕松搞定MOSFET<b class='flag-5'>開關損耗</b>測試

    芯干線GaN/SiC功率器件如何優(yōu)化開關損耗

    在功率器件的世界里,開關損耗是一個繞不開的關鍵話題。
    的頭像 發(fā)表于 05-07 13:55 ?1359次閱讀
    齐河县| 南召县| 汝州市| 元氏县| 县级市| 濮阳市| 德清县| 手机| 榕江县| 通许县| 桐柏县| 西乡县| 芦溪县| 扎赉特旗| 朝阳市| 廉江市| 会泽县| 洮南市| 西峡县| 桃园县| 内黄县| 右玉县| 营山县| 昌吉市| 铁岭县| 竹北市| 黄浦区| 铜梁县| 光泽县| 馆陶县| 东平县| 石屏县| 自贡市| 卓尼县| 绥化市| 绵阳市| 乐都县| 广汉市| 长春市| 确山县| 伽师县|