昨天關(guān)于跨導(dǎo)Gm的結(jié)論還是有點(diǎn)粗糙,應(yīng)該說(shuō)跨導(dǎo)很復(fù)雜,和溝道的特性有關(guān)系;需要分開(kāi)討論,我們先試著了解導(dǎo)電溝道電流是怎么算的:

如圖,電流分?jǐn)U散電流和漂移電流,工作時(shí)的mosfet電流很大,主要是漂移電流,因此忽略掉擴(kuò)散電流的成分。
同時(shí)我們討論平面MOS,導(dǎo)電溝道主要是柵極下面薄薄的一層(y方向上),x方向上的電場(chǎng)我們也忽略掉。
最后我們得到,溝道中某截面的電流密度Jn和溝道遷移率μ,溝道中載流子濃度n,以及截面上此點(diǎn)的電勢(shì)Φ有關(guān)。

上上圖是求得電流密度 J,此圖我們求電流,就是對(duì)電流密度做關(guān)于體積的積分,溝道y方向上的長(zhǎng)度為L(zhǎng),溝道寬度為Z,最后得到電流ID(既是溝道電流也可以看成漏極電流)

這個(gè)Z有的文獻(xiàn)里面也會(huì)寫(xiě)成W,這個(gè)公式表明,溝道電流Id大小與溝道寬長(zhǎng)比W/L成正比,也和溝道內(nèi)的電荷密度QN成正比,同時(shí)也是電勢(shì)Φ從0到Vds(從源級(jí)到漏極)的積分。
現(xiàn)在要求這個(gè)積分,主要是求電荷密度QN,場(chǎng)效應(yīng)管的QN不知道,我們可以通過(guò)MOS電容的電荷分布來(lái)近似。

左邊就是一個(gè)最簡(jiǎn)化的MOS電容模型,上極板接電壓VG,中間的介電材料是SiO2,標(biāo)準(zhǔn)的平行板電容器。當(dāng)VG值>閾值電壓Vt,反型層建立,溝道的總電荷密度QN就是柵電容乘以電容兩端的電勢(shì)差。
那么對(duì)比一下,從MOS電容到MOS晶體管,無(wú)非就是加了源級(jí)D和漏極S,其中漏極S還是接地的,電壓為0,所以,只加入了源級(jí)電壓VD,那么,溝道從漏極到源級(jí)(D到S),無(wú)非是每個(gè)點(diǎn)的電勢(shì)不一樣,最小是0,最大是VD,僅此而已。
所以接下來(lái)就好辦了,直接設(shè)溝道上某處的電勢(shì)為Φ,那么此處的電荷密度QN和MOS電容計(jì)算方法一樣,也是柵電容Cox乘以電勢(shì)差(VG-Vt-Φ)
代入到上面電流ID的公式,

然后對(duì)溝道上的每個(gè)點(diǎn)的電勢(shì)進(jìn)行積分(積分下限是源極的0V,積分上限是漏極的VD),把電勢(shì)看成變量,其余為常量,被積函數(shù)是最簡(jiǎn)單的一次方程,那么原函數(shù)就是二次方程;

這個(gè)方程就是上篇文章的薩支唐方程,描述了MOSFET的輸出電流與柵極電壓,漏極電壓的關(guān)系。
需要注意的是,這個(gè)方程使用條件有兩個(gè),首先是要MOS溝道完全開(kāi)啟,也就是VGS要大于閾值電壓Vt,其次溝道不能夾斷,也就是VDS要小于VDsat(預(yù)夾斷電壓/飽和電壓)。
這個(gè)夾斷點(diǎn)的電壓怎么計(jì)算?看圖

分4種類(lèi)型討論;
1: 溝道開(kāi)啟,漏極電壓VDS遠(yuǎn)小于柵極電壓和閾值電壓的差值VG-Vth,此時(shí)二階量直接忽略:


得到ID和VDS線(xiàn)性相關(guān),對(duì)應(yīng)的就是MOSFET輸出特性曲線(xiàn)的線(xiàn)性區(qū):

對(duì)應(yīng)的是輸出特性曲線(xiàn)上0-A這一段直線(xiàn)。
2: 溝道開(kāi)啟,漏極電壓VDS增大,依然不大于柵壓和閾值電壓之差VGS-Vth。那么此時(shí)溝道內(nèi)由于右邊電勢(shì)為VDS,左邊VS=0,必然會(huì)出現(xiàn)溝道右邊電勢(shì)高,左邊電勢(shì)低的情況,那么,溝道右邊的反型層處電勢(shì)=VGS-Vth-VDS,會(huì)變小,最右邊柵極的影響力被漏極抵消一部分,一部分本來(lái)可以柵吸引形成溝道的電子,就被漏極正電壓拉過(guò)去了,右邊的反型層便逐漸減弱,溝道在靠近右邊漏極區(qū)域慢慢變窄,于是電流能力變得沒(méi)那么強(qiáng)。


反應(yīng)在輸出特性曲線(xiàn)上就是電流上升速度變慢,導(dǎo)通阻抗變大:A到B這一段
3: 預(yù)夾斷點(diǎn)(pinch-off),當(dāng)電流繼續(xù)上升,漏極電壓VDS持續(xù)增大,達(dá)到VDS=VGS-Vth這個(gè)點(diǎn)時(shí),此時(shí)溝道的最右邊終于頂不住了,由于VGS-Vth電勢(shì)沒(méi)有VDS高,這里已經(jīng)沒(méi)有反型層了,也就是導(dǎo)電溝道在這里開(kāi)始消失了。


反映在輸出特性曲線(xiàn)上就是漏極電流飽和了,再也無(wú)法靠提升VDS來(lái)提升了,除非提升柵壓,否則電流是無(wú)法上升的。
4: 完全夾斷(飽和區(qū))



溝道完全夾斷之后,源級(jí)到漏極之間的導(dǎo)電溝道斷了一部分,也就是說(shuō)電子只能沿著溝道跑到中間,然后溝道不見(jiàn)了,不過(guò)為什么還是有電流呢?
因?yàn)閵A斷點(diǎn)后面支撐它的不是原來(lái)的黃色P型區(qū)域,而是電壓升高更吸引電子的漏極D及其空間電荷區(qū)(白色SCR) 。因此電子沖入空間電荷區(qū),就相當(dāng)于幾乎沒(méi)有阻擋的準(zhǔn)自由電子快速被漏極收集。所以雖然溝道夾斷了,但是電流依然還在。
-
電容器
+關(guān)注
關(guān)注
64文章
6971瀏覽量
108626 -
MOSFET
+關(guān)注
關(guān)注
151文章
10839瀏覽量
235102 -
場(chǎng)效應(yīng)管
+關(guān)注
關(guān)注
47文章
1294瀏覽量
71840 -
MOS管
+關(guān)注
關(guān)注
111文章
2815瀏覽量
77982 -
VDS
+關(guān)注
關(guān)注
0文章
49瀏覽量
11251
發(fā)布評(píng)論請(qǐng)先 登錄
基于JEDEC JEP183A標(biāo)準(zhǔn)的SiC MOSFET閾值電壓精確測(cè)量方法
解答74HC14中正向閾值電壓和負(fù)向閾值電壓是什么/電壓為多少
MOSFET柵極閾值電壓Vth
閾值電壓的計(jì)算
MOS管閾值電壓與溝長(zhǎng)和溝寬的關(guān)系
如何突破EDA封鎖 卷起來(lái)的閾值電壓
EDA探索之控制閾值電壓
控制閾值電壓
不同Vt cell工藝是怎么實(shí)現(xiàn)的?閾值電壓和哪些因素有關(guān)系?
影響MOSFET閾值電壓的因素
什么是MOS管亞閾值電壓?MOSFET中的閾值電壓是如何產(chǎn)生的?
MOS管的閾值電壓是什么
晶圓接受測(cè)試中的閾值電壓測(cè)試原理
合科泰MOSFET閾值電壓選型策略
MOS管閾值電壓的測(cè)量方法與優(yōu)化實(shí)踐
溝道反型層閾值電壓Vth介紹
評(píng)論