日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe傳輸速率和有效帶寬科普

廣東萬連科技有限公司 ? 2023-07-31 23:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe最初被稱為HSI(用于高速互連),并在最終確定其PCI-SIG名稱PCI Express之前,將其名稱更改為3GIO(第三代I / O)。名為阿拉帕霍工作組(AWG)的技術工作組制定了該標準。對于初稿,特設工作組只包括英特爾工程師; 隨后特設工作組擴大到包括行業(yè)伙伴。PCI Express是一項不斷發(fā)展和完善的技術.

“速度得用金錢來換,因此我們在邁向更高信號速率的同時,會看到有多少人愿意為此付出代價,以及他們會怎么做。”好消息是,PCIe將按照時程在年底完成0.71版的批準,將提供高達256GB/s 的速率;這距離16 GT/s速率的4.0版PCIe問世還不到兩年。加速PCIe發(fā)展藍圖的主要推手是云端運算需求;而PCIe以往是每3~4年,甚至是7年會將數(shù)據(jù)傳輸速率提升一倍。數(shù)據(jù)中心網(wǎng)絡需要更快的速度以過渡至800Gbit以太網(wǎng)絡,而數(shù)量越來越龐大的深度學習加速器,也感覺它們需要更高速度.

淺談PCIe傳輸速率和有效帶寬計算方式

PCIe是串行總線,PCIe1.0的線上比特傳輸速率為2.5Gb/s,物理層使用8/10編碼,即8比特的數(shù)據(jù),實際在物理線路上是需要傳輸10比特的,因此:

PCIe1.0 x 1的帶寬=(2.5Gb/s )/ 10bit =250MB/s

這是單條Lane的帶寬,有幾條Lane,那么整個帶寬就是250MB乘以Lane的數(shù)目。

PCIe2.0的線上比特傳輸速率在PCIe1.0的基礎上翻了一倍,為5Gb/s,物理層同樣使用8/10編碼,所以:

PCIe2.0 x 1的帶寬=(5Gb/s )/ 10bit = 500MB/s

同樣,有多少條Lane,帶寬就是500MB/s乘以Lane的數(shù)目。

PCIe3.0的線上比特傳輸速率沒有在PCIe2.0的基礎上翻倍,不是10Gb/s,而是8Gb/s,但物理層使用的是128/130編碼進行數(shù)據(jù)傳輸,所以:

PCIe3.0 x 1的帶寬=(8Gb/s)/ 8bit = 1GB/s

同樣,有多少條Lane,帶寬就是1GB/s乘以Lane的數(shù)目。

由于采用了128/130編碼,128比特的數(shù)據(jù),只額外增加了2bit的開銷,有效數(shù)據(jù)傳輸比率增大,雖然線上比特傳輸率沒有翻倍,但有效數(shù)據(jù)帶寬還是在PCIe2.0的基礎上做到翻倍。

這里值得一提的是,上面算出的數(shù)據(jù)帶寬已經(jīng)考慮到8/10或者128/130編碼,因此,大家在算帶寬的時候,沒有必要再考慮線上編碼的問題了。

SATA單通道不同,PCIe連接可以通過增加通道數(shù)擴展帶寬,彈性十足。通道數(shù)越多,速度越快。不過,通道數(shù)越多,成本越高,占用更多空間,還有就是更耗電。因此,使用多少通道,應該在性能和其他因素之間進行一個綜合考慮。

PCIe是從PCI發(fā)展過來的,PCIe的”e”是express的簡稱,快的意思。PCIe怎么就能比PCI快呢,因為PCIe在物理傳輸上,跟PCI有著本質(zhì)的區(qū)別。PCI使用并口傳輸數(shù)據(jù),而PCIe使用的是串口傳輸。PCI并行總線,單個時鐘周期可以傳輸32bit或者64bit,怎么就比不了你單個時鐘周期傳輸1個bit數(shù)據(jù)的串行總線呢。在實際時鐘頻率比較低的情況下,并口因為可以同時傳輸若干比特,速率確實比串口快。隨著技術的發(fā)展,數(shù)據(jù)傳輸速率要求越來越快,要求時鐘頻率也越來越快,但是,并行總線時鐘頻率不是想快就能快的。如下圖所示:

2d70c13c-2fb8-11ee-bbcf-dac502259ad0.jpg

在發(fā)送端,數(shù)據(jù)在某個時鐘沿傳出去(左邊時鐘第一個上升沿),在接收端,數(shù)據(jù)在下個時鐘沿(右邊時鐘第二個上升沿)接收。因此,要在接收端能正確采集到數(shù)據(jù),要求時鐘的周期必須大于數(shù)據(jù)傳輸?shù)臅r間(從發(fā)送端到接收端)。受限于數(shù)據(jù)傳輸時間(該時間還隨著數(shù)據(jù)線長度的增加而增加),因此時鐘頻率不能做得太高。另外,時鐘信號在線上傳輸?shù)臅r候,也會存在相位偏移(clock skew ),影響接收端的數(shù)據(jù)采集。

PCIe使用串行總線進行數(shù)據(jù)傳輸就沒有這些問題。它沒有外部時鐘信號,它的時鐘信息通過8/10編碼或者128/130編碼嵌入在數(shù)據(jù)流,接收端可以從數(shù)據(jù)流里面恢復時鐘信息,因此,它不受數(shù)據(jù)在線上傳輸時間的限制,你導線多長都沒有問題,你數(shù)據(jù)傳輸頻率多快也沒有問題;沒有外部時鐘信號,自然就沒有所謂的clock skew問題.

淺談PCIe線材結(jié)構

PCIe為串行,通過使用差分信號傳輸(differential transmission),信號完整性理論之差分訊號;采用雙通道技術,在傳輸模式上,PCI-Express采用與全雙工通信技術類似的雙通道傳輸模式,在速度方面,PCI-Express v1.0a 為每個通道提供了2.5Gb/s的傳輸速率,隨著版本的不同,面向PCI Express擴展卡應用的線纜組件可提供PCIe X4、X8和X16等規(guī)格,該系列線纜組件包含MiniSAS、SATA、QSFP +和SPF +等高速線纜。PCIE物理層實現(xiàn)了一對收發(fā)差分對,可以實現(xiàn)全雙工的通訊方式,目前主要的PCIE結(jié)構主要是SAS結(jié)構,線材選用CAT A ,B,C ,D,E結(jié)構,根據(jù)測試的參數(shù)要求,設計符合不同規(guī)范的參數(shù)。

2d86e7dc-2fb8-11ee-bbcf-dac502259ad0.png

PCIe Spec只是規(guī)定了物理層需要實現(xiàn)的功能、性能與參數(shù)等,置于如何實現(xiàn)這些卻并沒有明確的說明。也就是說,廠商可以根據(jù)自己的需要和實際情況,來設計PCIe的物理層結(jié)構來保證功能即可!

2d9a9e80-2fb8-11ee-bbcf-dac502259ad0.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 帶寬
    +關注

    關注

    3

    文章

    1050

    瀏覽量

    43580
  • 傳輸
    +關注

    關注

    0

    文章

    157

    瀏覽量

    28535
  • PCIe
    +關注

    關注

    16

    文章

    1483

    瀏覽量

    88962
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCIe速率解析與硬件設計

    由于應用領域不同其所需總線速率也不同,目前接觸到的設計,pcie 3.0局多,主要是CPU與交換機之間通信,或CPU與FPGA之間的通信。
    的頭像 發(fā)表于 04-29 14:24 ?157次閱讀
    <b class='flag-5'>PCIe</b><b class='flag-5'>速率</b>解析與硬件設計

    如何評估SDRAM的有效帶寬

    在進行電子系統(tǒng)設計時,我們經(jīng)常會用到SDRAM(SDR SDRAM或者DDRX SDRAM)作為緩沖單元,但是如何評估SDRAM的有效帶寬呢(評估有效帶寬才能夠了解當前緩沖單元以及驅(qū)動
    的頭像 發(fā)表于 01-12 09:17 ?568次閱讀
    如何評估SDRAM的<b class='flag-5'>有效</b><b class='flag-5'>帶寬</b>

    深入剖析DS80PCI102:PCIe鏈路擴展的得力助手

    深入剖析DS80PCI102:PCIe鏈路擴展的得力助手 在高速數(shù)據(jù)傳輸領域,PCI - Express(PCIe)技術憑借其高帶寬、低延遲的特性,成為了眾多應用的首選。然而,隨著
    的頭像 發(fā)表于 12-23 15:00 ?469次閱讀

    更寬的 LoRa 帶寬是如何提升數(shù)據(jù)速率的?

    深入解析 LoRa 帶寬如何影響數(shù)據(jù)速率與通信距離,從 Chirp 擴頻原理、碼片率、符號周期到比特率公式,系統(tǒng)講清“帶寬越寬為什么更快”。結(jié)合 125kHz、250kHz、500kHz 實例
    的頭像 發(fā)表于 12-19 17:06 ?2127次閱讀
    更寬的 LoRa <b class='flag-5'>帶寬</b>是如何提升數(shù)據(jù)<b class='flag-5'>速率</b>的?

    加速PCIe 5產(chǎn)品設計和測試

    。 ●?盡管PCIe 5.0主要沿用了與4.0相同的技術,但一些巧妙的優(yōu)化措施使其能夠有效地將最大數(shù)據(jù)傳輸速率提高四倍。 ●?PCIe 5.
    的頭像 發(fā)表于 09-22 02:37 ?2198次閱讀
    加速<b class='flag-5'>PCIe</b> 5產(chǎn)品設計和測試

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來!

    ? 電子發(fā)燒友網(wǎng)綜合報道,早在2022年1月,PCI-SIG 組織正式發(fā)布了 PCIe 6.0 標準,與 PCIe 5.0 相比帶寬再次翻倍,達到64 GT / s。 ? PCIe 6
    的頭像 發(fā)表于 09-07 05:41 ?8687次閱讀
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規(guī)范到來!

    多模光纖傳輸速率受哪些因素影響

    ,不同類型的光纖在纖芯直徑、帶寬傳輸性能上存在顯著差異,直接影響傳輸速率: OM1(62.5μm纖芯): 帶寬較低(約200 MHz·km
    的頭像 發(fā)表于 08-25 09:53 ?1978次閱讀
    多模光纖<b class='flag-5'>傳輸</b><b class='flag-5'>速率</b>受哪些因素影響

    多模光纖傳輸速率是多少

    多模光纖的傳輸速率因技術標準和應用場景不同而存在顯著差異,典型傳輸速率范圍為10 Mbit/s至400 Gbit/s,具體速率取決于光纖類型
    的頭像 發(fā)表于 08-22 09:55 ?2240次閱讀

    嵌入式接口通識知識之PCIe接口

    ,提供了更高的傳輸帶寬,減少了數(shù)據(jù)傳輸的延遲。PCIe接口支持不同版本的標準,包括PCIe 1.0、2.0、3.0、4.0和最新的5.0版本
    發(fā)表于 08-21 16:51

    NVMe高速傳輸之擺脫XDMA設計20: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應答模塊也分
    的頭像 發(fā)表于 08-13 10:43 ?1045次閱讀
    NVMe高速<b class='flag-5'>傳輸</b>之擺脫XDMA設計20: <b class='flag-5'>PCIe</b>應答模塊設計

    超6類網(wǎng)線的典型傳輸速率是多少-科蘭

    超6類網(wǎng)線的典型傳輸速率為10Gbps(即10000Mbps),理論傳輸速度可達1280MB/s,傳輸頻率帶寬為500MHz。以下是關于超6
    的頭像 發(fā)表于 08-11 13:03 ?5892次閱讀

    NVMe高速傳輸之擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現(xiàn)PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。PCIe加速模塊按照請求發(fā)起方分為請求模塊和應答模塊。
    的頭像 發(fā)表于 08-09 14:38 ?4883次閱讀
    NVMe高速<b class='flag-5'>傳輸</b>之擺脫XDMA設計17:<b class='flag-5'>PCIe</b>加速模塊設計

    PCIe 8.0 規(guī)范公布:1TB/s 帶寬、256GT/s 速率

    將使速率PCIe 7.0 的基礎上翻倍至 256.0 GT/s,通過 x16 配置實現(xiàn) 1TB/s 的雙向帶寬。 ? 從 PCI-SIG 目前公布的細節(jié)來看,PCIe 8.0 首
    的頭像 發(fā)表于 08-08 09:14 ?7920次閱讀

    NVMe高速傳輸之擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現(xiàn)PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。如圖1所示,PCIe加速模塊按照請求發(fā)起方分為請求模塊和應答模塊。請求模塊負責將內(nèi)部請求事務轉(zhuǎn)化為配置管
    發(fā)表于 08-07 18:57

    超6類網(wǎng)線的傳輸速率是多少m

    : 超6類網(wǎng)線,也被稱為Cat6a網(wǎng)線,是六類網(wǎng)線的一種升級版,具有更高的傳輸性能。 其典型傳輸速率帶寬可以達到500MHz,支持的數(shù)據(jù)傳輸
    的頭像 發(fā)表于 08-07 10:31 ?3446次閱讀
    尖扎县| 宜君县| 龙口市| 石首市| 抚顺县| 昌邑市| 银川市| 信丰县| 若羌县| 依安县| 开远市| 阆中市| 海门市| 温州市| 玉环县| 安福县| 怀化市| 大石桥市| 平邑县| 呼玛县| 济宁市| 太原市| 嘉黎县| 陆川县| 开化县| 潢川县| 泌阳县| 嘉定区| 三门峡市| 泾阳县| 台江县| 屏东县| 普兰店市| 宕昌县| 吴桥县| 成武县| 南阳市| 竹山县| 新田县| 金门县| 汪清县|