日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

VTT電源對DDR有什么作用?

jf_pJlTbmA9 ? 來源:硬件十萬個為什么 ? 作者:硬件十萬個為什么 ? 2023-11-27 16:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉(zhuǎn)載自: 硬件十萬個為什么微信公眾號

1、DDR系統(tǒng)的三種電源

對于電源電壓,DDR SDRAM系統(tǒng)要求三個電源,分別為VDDQ、VTT和VREF。

A、主電源VDD和VDDQ

主電源的要求是VDDQ=VDD,VDDQ是給IO buffer供電的電源,VDD是給內(nèi)核供電。但是一般的使用中都是把VDDQ和VDD合成一個電源使用。

有的芯片還有專門的VDDL,是給DLL供電的,也和VDD使用同一電源即可。

電源設計時,需要考慮電壓、電流是否滿足要求。

電源的上電順序和電源的上電時間,單調(diào)性等。

電源電壓的要求一般在±5%以內(nèi)。電流需要根據(jù)使用的不同芯片,及芯片個數(shù)等進行計算。由于DDR的電流一般都比較大,所以PCB設計時,如果有一個完整的電源平面鋪到管腳上,是最理想的狀態(tài),并且在電源入口加大電容儲能,每個管腳上加一個100nF~10nF的小電容濾波。

wKgZomVdepuAFpi9AACco066Jhs970.jpg

到了DDR5,電壓將會從1.2V變到1.1V,下降了8.3%,這是幾代DDR總線以來下降比例最少的一次。說明電子技術的發(fā)展,對于低功耗的設計難度越來越大。這么低的電壓,其抗干擾設計就會更加的難。對于電源完整性和信號完整性的設計要求就越來越嚴苛。

B、參考電源Vref

參考電源Vref要求跟隨VDDQ,并且Vref=VDDQ/2,所以可以使用電源芯片提供,也可以采用電阻分壓的方式得到。由于Vref一般電流較小,在幾個mA~幾十mA的數(shù)量級,所以用電阻分壓的方式,即節(jié)約成本,又能在布局上比較靈活,放置的離Vref管腳比較近,緊密的跟隨VDDQ電壓,所以建議使用此種方式。需要注意分壓用的電阻在100Ω~10kΩ均可,需要使用1%精度的電阻。Vref參考電壓的每個管腳上需要加10nF的電容濾波,并且每個分壓電阻上也并聯(lián)一個電容較好。

wKgaomVdeqKAUDQeAAFp1FaL754575.jpg

Vref此處的電流并不大,通過分壓,可以選擇阻值稍大的電阻。所以需要靠近芯片放置,放置走線過長,被其他大電流信號干擾。

C、用于匹配的電壓VTT(Tracking Termination Voltage)

VDDQ是一種高電流電源DDR芯片的內(nèi)核、I/O和存儲器邏輯供電,而Vref是一種低電流、精確的參考電壓,它在邏輯高電平(1)和邏輯低電平(0)之間提供一個閾值,以適應I/O電源電壓的變化。通過提供一個適應電源電壓的精確閾值,VREF實現(xiàn)了比固定閾值和終端和驅(qū)動正常變化情況下更大的噪聲裕度。

VTT的作用是改善信號質(zhì)量,最常見的規(guī)格是0.49到0.51倍VDDQ,VTT為匹配電阻上拉到的電源,VTT=VDDQ/2。

DDR的設計中,根據(jù)拓撲結(jié)構(gòu)的不同,有的設計使用不到VTT,如控制器帶的DDR器件比較少的情況下。如果使用VTT,則VTT的電流要求是比較大的,所以需要走線使用銅皮鋪過去。并且VTT要求電源既可以吸電流,又可以灌電流才可以。一般情況下可以使用專門為DDR設計的產(chǎn)生VTT的電源芯片來滿足要求。很多情況下,也采用上下拉電阻實現(xiàn)吸電流和灌電流的功能,即戴維南電路。

而且,每個拉到VTT的電阻旁一般放一個10nF~100nF的電容,整個VTT電路上需要有uF級大電容進行儲能。

wKgaomVdequAJf_YAAE8Be3K7W4971.jpg

由于VTT電源必須在 1/2 VDDQ提供和吸收電流,因此如果沒有通過分流來允許電源吸收電流,那么就不能使用一個標準的開關電源。而且,由于連接到VTT的每條數(shù)據(jù)線都有較低的阻抗,因而電源就必須非常穩(wěn)定。在這個電源中的任何噪聲都會直接進入數(shù)據(jù)線。

wKgZomVdeqyALHoWAAEmz7QwXXM020.jpg

VTT 被用來從DDR控制器IC中獲取電壓,給數(shù)據(jù)總線和地址總線提供電源,VTT不直接應用在DDR器件上,而是在系統(tǒng)電源上(VTT和終端電阻都被集成到 DDR CONTROLLER上),因此不需要在電路圖中額外標出。它的值通常設定大致等于VREF的值(在VREF上下0.04V浮動),并且隨著VREF的變 化而變化。對于DDR1 SDRAM應用中的地址總線控制信號和數(shù)據(jù)總線信號都有端接電阻。需要一個沒有任何的噪聲或者電壓變化的參考電壓(VREF),用作DDR SDRAM輸入接收器,VREF也等于1/2 VDDQ。VREF的變化將會影響存儲器的設置和保持時間。

2、為什么需要VTT

為了符合DDR的要求并保證最優(yōu)的性能,VTT和VREF需要在電壓、溫度和噪聲容限上進行嚴密的控制以便跟蹤1/2 VDDQ。

在實際電路中,對于VREF的電壓采取電阻分壓的方式取得,如下圖所示:

wKgZomVderKAcaQeAABD1PpxCsU592.jpg

其中電容為去耦電容。

wKgaomVderSAZ5k4AADCTAfdk3I031.jpg

DDR顆粒的接收端比較特殊,它是一個差分放大器,其中的一個PIN腳連接Vref是固定,另一個PIN接在DDR控制器的發(fā)送端,發(fā)送端發(fā)送過來的信號,只要比Vref高,高過一定的門限,接受端就認為1,只要比Vref低,低于一定的門限,接收端就認為0。我們知道DDR的速率(電平的切換)是很快的,同時一個控制器會下掛很多顆粒,這就導致總線上的電流(電荷)來不及泄放和補充,這就需要將VTT在VOUT為高的時候,吸收電流,在VOUT為低的時候補充電流;

wKgZomVderWAMLo7AADGilSFswk671.jpg

以DDR2為例,當VOUT為高電平的時候,VOUT=1V8,VTT=0V9,電流b向處于增加的趨勢,當VOUT為0,VTT=0V9,電流a向處于增加趨勢;

一般DDR VTT的拓撲結(jié)構(gòu)

wKgaomVdereABck-AADud6TAReQ432.jpg

3、VTT電源工作原理

wKgZomVdermAb3GeAAGAqcQTDyY576.jpg

其中VFB為電壓反饋端,SW為電壓輸出端;

結(jié)合DDR拓撲圖來看,當VOUT為低的時候,由于a方向的電流處于增大的趨勢,電感L會產(chǎn)生臨時反向電動勢,來抑制電流變化,這樣導致VTT電壓變小,上管導通,來補償這個電流,直至流經(jīng)電感的電流等于新的電流;

當VOUT為高的時候,由于b方向的電流處于增大的趨勢,電感L會產(chǎn)生臨時的反向電動勢,來抑制電流變化,這樣導致VTT處的電源變大,進而導致Vsense變大,上管關閉,下管導通,吸收電流;

4、戴維南電路代替VTT

wKgaomVdesCAXIWvAAGZJ5bd_Fs440.jpg

在一些設計中,在使用DDR顆粒的情況下,已經(jīng)基本全部不使用VTT電源,全部采用電阻上下拉的戴維南電路(用上下拉電阻替代VTT電源),只有在使用內(nèi)存條的情況下才使用VTT電源。需要進行信號完整性仿真之后,確定上下拉電阻的阻值。這個阻值一般比較小,雖然降低了設計復雜度,但是增大了整個系統(tǒng)的功耗。

一般情況下,DDR的數(shù)據(jù)線都是一驅(qū)一的拓撲結(jié)構(gòu),且DDR2和DDR3內(nèi)部都有ODT做匹配,所以不需要拉到VTT做匹配即可得到較好的信號質(zhì)量。DDR2的地址和控制信號線如果是多負載的情況下,會有一驅(qū)多,并且內(nèi)部沒有ODT,其拓撲結(jié)構(gòu)為走T型的結(jié)構(gòu),所以常常需要使用VTT進行信號質(zhì)量的匹配控制。DDR3可以采用Fly-by方式走線。

wKgaomVdesaAI2F5AACYoOBHALM366.jpg

4、VTT電流預估

例如:VTT(0.6V)作為地址線/控制線(共25根)的上拉電源 ,上拉電阻39.2歐姆,最大電流計算公式:(0.6V/39.2)*25 = 0.38A。

最大電流就是所有信號同為高,或者同為低的時候,所有的信號線都是灌電流或者拉電流。如果有高有底,則會相互抵消,VTT的輸出電流沒有那么大。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    18992

    瀏覽量

    264646
  • DDR
    DDR
    +關注

    關注

    11

    文章

    762

    瀏覽量

    69581
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    SATA/ DDR 接口的電源設計要點

    )**:通常和核心電壓相同或稍低 - **輔助電壓(VPP/VTT)**:DDR4需2.5V VPP,DDR3需0.75V VTT端接電壓 ### 關鍵設計建議 1.**
    發(fā)表于 04-23 08:08

    深入解析NCP5214:筆記本DDR電源控制的理想之選

    、NCP5214概述 NCP5214專為筆記本DDR內(nèi)存系統(tǒng)提供全面的電源解決方案。它將PWM控制器的高效性與線性調(diào)節(jié)器的簡單性相結(jié)合,實現(xiàn)了對VDDQ電源VTT終端電
    的頭像 發(fā)表于 04-11 14:20 ?127次閱讀

    MAX8550評估套件:DDR電源解決方案評估利器

    的MAX8550 DDR電源解決方案。該套件的電路板通過同步PWM降壓輸出產(chǎn)生VDDQ,通過源/沉LDO線性穩(wěn)壓器輸出產(chǎn)生VTT,通
    的頭像 發(fā)表于 04-03 16:30 ?127次閱讀

    MAX8537評估套件:DDR電源管理解決方案

    MAX8537評估套件:DDR電源管理解決方案 在電子設計領域,電源管理是一個至關重要的環(huán)節(jié)。今天,我們來深入了解一下MAX8537評估套件(EV kit),它為雙數(shù)據(jù)速率(DDR)內(nèi)
    的頭像 發(fā)表于 04-03 16:20 ?336次閱讀

    MAX1917評估套件:DDR內(nèi)存電源管理解決方案

    MAX1917評估套件:DDR內(nèi)存電源管理解決方案 在電子設計領域,為DDR內(nèi)存提供穩(wěn)定、高效的電源管理至關重要。MAX1917評估套件(EV kit)就是這樣一款能為
    的頭像 發(fā)表于 04-03 11:45 ?170次閱讀

    LTC3634:DDR電源的高效解決方案

    LTC3634:DDR電源的高效解決方案 在電子設備的設計中,電源管理是至關重要的一環(huán),尤其是對于DDR內(nèi)存等關鍵組件的供電。Linear Technology的LTC3634作為一款
    的頭像 發(fā)表于 03-31 15:20 ?134次閱讀

    MAX1917:DDR內(nèi)存電源管理的理想選擇

    MAX1917:DDR內(nèi)存電源管理的理想選擇 在電子設備的設計中,電源管理是至關重要的一環(huán)。特別是對于DDR內(nèi)存等對電源要求較高的組件,需要
    的頭像 發(fā)表于 03-17 17:15 ?442次閱讀

    MAX17000:DDR2和DDR3內(nèi)存電源管理解決方案的卓越之選

    MAX17000:DDR2和DDR3內(nèi)存電源管理解決方案的卓越之選 一、引言 在當今的電子設備中,內(nèi)存電源管理至關重要。對于筆記本電腦等設備中的DD
    的頭像 發(fā)表于 03-12 15:35 ?251次閱讀

    MAX17000A:DDR2和DDR3內(nèi)存電源管理的理想之選

    MAX17000A:DDR2和DDR3內(nèi)存電源管理的理想之選 產(chǎn)品概述 在筆記本電腦DDR、DDR2和D
    的頭像 發(fā)表于 03-12 15:30 ?243次閱讀

    深入解析LTC3876:DDR電源的理想解決方案

    深入解析LTC3876:DDR電源的理想解決方案 引言 在當今的電子設備中,DDR內(nèi)存的應用無處不在,而穩(wěn)定、高效的DDR電源解決方案則是確
    的頭像 發(fā)表于 03-10 16:00 ?429次閱讀

    到底DDR走線能不能參考電源層???

    雖然我看到過DDR的走線參考電源平面也能調(diào)試成功的案例,但是依然不妨礙我還想問:到底DDR走線能不能參考電源層???
    的頭像 發(fā)表于 11-11 17:44 ?913次閱讀
    到底<b class='flag-5'>DDR</b>走線能不能參考<b class='flag-5'>電源</b>層???

    ?TPS7H3301-SP 輻射硬化3A DDR終端穩(wěn)壓器技術文檔總結(jié)

    TPS7H3301-SP 支持使用 DDR、DDR2、DDR3、DDR4 的 DDR VTT
    的頭像 發(fā)表于 09-09 14:45 ?1037次閱讀
    ?TPS7H3301-SP 輻射硬化3A <b class='flag-5'>DDR</b>終端穩(wěn)壓器技術文檔總結(jié)

    ?TPS65295 DDR4內(nèi)存電源解決方案技術文檔總結(jié)

    TPS65295器件以最低的總成本和最小的空間為 DDR4 內(nèi)存系統(tǒng)提供完整的電源解決方案。它符合 DDR4 上電和斷電序列要求的 JEDEC 標準。該TPS65295集成了兩個同步降壓轉(zhuǎn)換器
    的頭像 發(fā)表于 09-09 14:16 ?2163次閱讀
    ?TPS65295 <b class='flag-5'>DDR</b>4內(nèi)存<b class='flag-5'>電源</b>解決方案技術文檔總結(jié)

    ?TPS7H3302-SP/TPS7H3302-SEP 輻射硬化DDR終端穩(wěn)壓器技術文檔總結(jié)

    該TPS7H3302支持使用 DDR、DDR2、DDR3、DDR3L 和 DDR4 的 DDR
    的頭像 發(fā)表于 09-09 13:53 ?901次閱讀
    ?TPS7H3302-SP/TPS7H3302-SEP 輻射硬化<b class='flag-5'>DDR</b>終端穩(wěn)壓器技術文檔總結(jié)

    TPS7H3302-SP 3A DDR輻射硬化終端穩(wěn)壓器技術文檔總結(jié)

    該TPS7H3302支持使用 DDR、DDR2、DDR3、DDR3L 和 DDR4 的 DDR
    的頭像 發(fā)表于 09-09 13:48 ?994次閱讀
    TPS7H3302-SP 3A <b class='flag-5'>DDR</b>輻射硬化終端穩(wěn)壓器技術文檔總結(jié)
    水城县| 开江县| 和顺县| 木兰县| 增城市| 济阳县| 香格里拉县| 左贡县| 个旧市| 林甸县| 青田县| 凯里市| 柳州市| 滦平县| 泾源县| 东港市| 法库县| 界首市| 昌乐县| 兴宁市| 曲周县| 德化县| 九龙县| 印江| 金平| 谢通门县| 榆社县| 绥滨县| 萝北县| 邯郸市| 民勤县| 镇宁| 日土县| 洛阳市| 阿勒泰市| 江门市| 体育| 罗定市| 凤台县| 梅州市| 浪卡子县|