“Versal AI 引擎可以在降低功耗預(yù)算的情況下提高 DSP 計(jì)算密度,”高級(jí)產(chǎn)品營(yíng)銷經(jīng)理 Udayan Sinha 表示。這種效率使 Versal AI 引擎能夠在嚴(yán)格的功耗預(yù)算內(nèi)處理最苛刻的 DSP 應(yīng)用。
AMD Versal AI 引擎使您能夠擴(kuò)展數(shù)字信號(hào)處理 (DSP) 計(jì)算和面向未來(lái)的設(shè)計(jì),以適應(yīng)當(dāng)前和下一代計(jì)算密集型 DSP 應(yīng)用。借助 Versal AI 引擎,客戶可以期望以更低的功耗獲得高性能 DSP^1^以及更少的可編程邏輯資源。^2^
“Versal AI 引擎可以在降低功耗預(yù)算的情況下提高 DSP 計(jì)算密度,”高級(jí)產(chǎn)品營(yíng)銷經(jīng)理 Udayan Sinha 表示。這種效率使 Versal AI 引擎能夠在嚴(yán)格的功耗預(yù)算內(nèi)處理最苛刻的 DSP 應(yīng)用。
可以從這些計(jì)算功能中受益的市場(chǎng)包括航空航天和國(guó)防、測(cè)試和測(cè)量、醫(yī)學(xué)成像/醫(yī)療保健,以及需要在 GSPS 吞吐量范圍內(nèi)運(yùn)行高吞吐量、實(shí)時(shí) DSP 的其他市場(chǎng)。
利用 AMD Vitis? 統(tǒng)一軟件平臺(tái),Versal AI 引擎設(shè)計(jì)可通過(guò)基于 C 語(yǔ)言的設(shè)計(jì)流程進(jìn)行編程。對(duì)于喜歡基于模型的流程的工程師,可以使用 Vitis Model Composer(MathWorks Simulink 的插件)。此外,一系列 DSP 庫(kù)函數(shù)、API 和增強(qiáng)型 IP 內(nèi)核支持快速開(kāi)發(fā)高性能 DSP 設(shè)計(jì)。^?^
訪問(wèn) AMD GitHub,查看我們的 Versal AI 引擎 GitHub 設(shè)計(jì)教程和 DSP 庫(kù)。
從我們的網(wǎng)絡(luò)研討會(huì)系列開(kāi)始,來(lái)自 AMD 的專家將介紹 Versal AI Engine 技術(shù),并演示如何使用它們來(lái)加速各種有價(jià)值的 DSP 算法。本網(wǎng)絡(luò)研討會(huì)系列的主題包括:
- Versal ACAP 和 AI 引擎技術(shù)簡(jiǎn)介
- 使用 Versal AI 引擎加速多相通道選擇器設(shè)計(jì)
- 使用 Versal AI 引擎加速 FFT 算法
如需了解 Versal AI 引擎在頭對(duì)頭 DSP 基準(zhǔn)測(cè)試中與傳統(tǒng) HDL 實(shí)現(xiàn)方案的表現(xiàn),[請(qǐng)聯(lián)系您的銷售代表進(jìn)行基準(zhǔn)測(cè)試設(shè)計(jì)]。
總之,Versal AI 引擎可以通過(guò)降低動(dòng)態(tài)功耗和可編程邏輯資源來(lái)加速高性能 DSP 應(yīng)用。如果您當(dāng)前的 DSP 應(yīng)用由于資源或功耗限制而遇到潛在的擴(kuò)展問(wèn)題,那么 Versal AI 引擎是解鎖您當(dāng)前和下一代 DSP 計(jì)算能力的理想解決方案。
- 基于 AMD 于 2024 年 2 月委托進(jìn)行的第三方基準(zhǔn)測(cè)試,在信號(hào)處理應(yīng)用 FIR 實(shí)現(xiàn)中,對(duì)帶有 Vitis 的 Vitis 的 AMD Versal 自適應(yīng) SoC 與使用 Vivado 軟件和 Vitis Model Composer Tool 2023.1 版的傳統(tǒng)可編程邏輯進(jìn)行了比較。3 個(gè)設(shè)計(jì)的結(jié)果平均。結(jié)果會(huì)因設(shè)計(jì)規(guī)格而異。(版本 034)
- 基于 AMD 于 2024 年 2 月委托第三方進(jìn)行的基準(zhǔn)測(cè)試,在信號(hào)處理應(yīng)用 FIR 實(shí)現(xiàn)中,在采用 AMD Vitis 的 AMD Versal 自適應(yīng) SoC 上進(jìn)行 AI 設(shè)計(jì)工具,與使用 Vivado 軟件和 Vitis Model Composer 工具(2023.1 版)的傳統(tǒng)可編程軟件實(shí)現(xiàn)。4 個(gè)設(shè)計(jì)的結(jié)果平均。結(jié)果會(huì)因設(shè)計(jì)規(guī)格而異。(版本 035
-
dsp
+關(guān)注
關(guān)注
561文章
8277瀏覽量
368414 -
amd
+關(guān)注
關(guān)注
25文章
5708瀏覽量
140448 -
AI
+關(guān)注
關(guān)注
91文章
41305瀏覽量
302685 -
Versal
+關(guān)注
關(guān)注
1文章
176瀏覽量
8546
發(fā)布評(píng)論請(qǐng)先 登錄
AMD Versal Gen 2開(kāi)發(fā)實(shí)戰(zhàn)進(jìn)階工坊系列活動(dòng)即將舉辦
第二代AMD VERSAL AI EDGE系列全面賦能汽車ADAS系統(tǒng)
AMD VEK385評(píng)估套件助力快速啟動(dòng)第二代Versal AI Edge系列設(shè)計(jì)
使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接
探索AMD XILINX Versal Prime Series VMK180評(píng)估套件,開(kāi)啟硬件創(chuàng)新之旅
全新AMD Vitis統(tǒng)一軟件平臺(tái)2025.2版本發(fā)布
AMD Vitis AI 5.1測(cè)試版現(xiàn)已開(kāi)放下載
AMD Vitis AI 5.1測(cè)試版發(fā)布
AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理
AMD 7nm Versal系列器件NoC的使用及注意事項(xiàng)
新一代嵌入式開(kāi)發(fā)平臺(tái) AMD嵌入式軟件和工具2025.1版現(xiàn)已推出
AMD Power Design Manager 2025.1現(xiàn)已推出
全新AMD Vitis統(tǒng)一軟件平臺(tái)2025.1版本發(fā)布
基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能
使用 AMD Versal AI 引擎釋放 DSP 計(jì)算的潛力
評(píng)論