概述
AD9574具有多路輸出時(shí)鐘發(fā)生器功能,內(nèi)置專(zhuān)用鎖相環(huán)(PLL)內(nèi)核,針對(duì)以太網(wǎng)和千兆以太網(wǎng)線路卡應(yīng)用進(jìn)行了優(yōu)化。 整數(shù)N PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器產(chǎn)品系列,確保實(shí)現(xiàn)高的網(wǎng)絡(luò)性能。 AD9574還適合要求低相位噪聲和抖動(dòng)性能的其他應(yīng)用。
數(shù)據(jù)表:*附件:AD9574以太網(wǎng) 千兆以太網(wǎng)時(shí)鐘發(fā)生器技術(shù)手冊(cè).pdf
配置AD9574以用于特定應(yīng)用時(shí),只需將外部上拉或下拉電阻連接到適當(dāng)?shù)囊_編程讀取器引腳(PPRx)即可。 通過(guò)這些引腳可以控制內(nèi)部分頻器,以建立所需的頻率轉(zhuǎn)換、時(shí)鐘輸出功能和輸入?yún)⒖脊δ堋?將外部19.44 MHz或25 MHz振蕩器連接到參考輸入REF0_P/REF0_N和REF1_P/REF1_N或其中之一時(shí),便可得到PPRx引腳規(guī)定的一組輸出頻率。 將穩(wěn)定的時(shí)鐘源(8 kHz/10 MHz/19.44 MHz/25 MHz/38.88 MHz)連接到監(jiān)控器時(shí)鐘輸入時(shí),可選監(jiān)控器電路便可提供REF0或REF1的服務(wù)質(zhì)量(QoS)狀態(tài)。
PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵(CP)、部分集成環(huán)路濾波器(LF)、低相位噪聲電壓控制振蕩器(VCO)、反饋分頻器和輸出分頻器組成。 分頻器值取決于PPRx引腳。 集成環(huán)路濾波器只要求將單個(gè)外部電容連接到LF引腳。
AD9574采用48引腳7 mm × 7 mm LFCSP封裝,只需3.3 V單電源, 工作溫度范圍為?40°C至+85°C。
應(yīng)用
特性
- 冗余輸入?yún)⒖紩r(shí)鐘功能
- 參考監(jiān)控功能
- 全集成式VCO/PLL內(nèi)核
- 抖動(dòng)(rms)
0.234 ps rms抖動(dòng)(10 kHz至10 MHz,156.25 MHz時(shí))
0.243 ps rms抖動(dòng)(12 kHz至20 MHz,156.25 MHz時(shí)) - 輸入頻率: 19.44 MHz或25 MHz
- 預(yù)設(shè)頻率轉(zhuǎn)換
- 采用19.44 MHz輸入?yún)⒖?br /> 19.44 MHz、38.88 MHz、77.76 MHz、155.52 MHz
- 采用25 MHz輸入?yún)⒖?br /> 25 MHz、33.33 MHz、50 MHz、66.67 MHz、80 MHz、100 MHz、125 MHz、133.3 MHz、156.25 MHz、160 MHz、312.5 MHz
框圖
引腳配置描述


典型性能特征
操作理論
圖20展示了AD9574的框圖。AD9574可接收19.44 MHz或25 MHz的參考時(shí)鐘(REF0_x和/或REF1_x輸入)。它還支持0.08 MHz、10 MHz、19.44 MHz、25 MHz或38.88 MHz的監(jiān)控器時(shí)鐘輸入(MCLK_x輸入)。監(jiān)控器時(shí)鐘作為器件內(nèi)部參考頻率的穩(wěn)定頻率參考。輸入接收器可提供差分或單端輸入配置。
AD9574可提供多達(dá)六個(gè)輸出通道時(shí)鐘(OUT0至OUT6)。OUT0和OUT1通道提供REF0或REF1通道頻率的復(fù)制,或通過(guò)OUT2至OUT6通道實(shí)現(xiàn)頻率加倍。OUT2至OUT6通道通過(guò)集成鎖相環(huán)(PLL)和分頻器鏈提供各種輸出頻率。輸出時(shí)鐘驅(qū)動(dòng)器可提供多種模式,包括LVDS、HSTL、HCSL、1.8 V CMOS和3.3 V CMOS,不過(guò)并非所有模式在每個(gè)輸出上都可用。
集成鎖相環(huán)可實(shí)現(xiàn)必要的頻率轉(zhuǎn)換。鎖相環(huán)輸入端的分頻器模塊由一個(gè)×2乘法器、一個(gè)二分頻器和一個(gè)乘法器組成,配置為實(shí)現(xiàn)圖20中可能的分頻值(1/2、1、1/5、2或5)。
PPRx引腳
AD9574利用七個(gè)PPRx引腳對(duì)器件進(jìn)行配置。內(nèi)部電路會(huì)掃描PPRx引腳,以確定電阻終端情況,并相應(yīng)地配置器件。PPRx引腳掃描會(huì)在加電或復(fù)位序列(即POWER_ON_RESET (POR)部分)期間自動(dòng)進(jìn)行,或在RESET引腳置位后進(jìn)行。
每個(gè)PPRx引腳可控制特定功能或功能模塊內(nèi)的器件(見(jiàn)圖19)。功能模塊的配置取決于相應(yīng)PPRx引腳的掃描狀態(tài)。掃描基于外部上拉或下拉電阻(最大10%容差)設(shè)置的七個(gè)可能狀態(tài)之一。
-
以太網(wǎng)
+關(guān)注
關(guān)注
41文章
6203瀏覽量
181609 -
pll
+關(guān)注
關(guān)注
6文章
991瀏覽量
138410 -
時(shí)鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
358瀏覽量
70170 -
ad9574
+關(guān)注
關(guān)注
0文章
5瀏覽量
4107
發(fā)布評(píng)論請(qǐng)先 登錄
基于Xilinx FPGA的千兆以太網(wǎng)控制器的開(kāi)發(fā)
簡(jiǎn)談基于FPGA的千兆以太網(wǎng)設(shè)計(jì)
基于VxWorks的以太網(wǎng)流量發(fā)生器的實(shí)現(xiàn)
以太網(wǎng)千兆以太網(wǎng)時(shí)鐘發(fā)生器ad9574數(shù)據(jù)表
AD9574 以太網(wǎng)/千兆以太網(wǎng)時(shí)鐘發(fā)生器
以太網(wǎng)的傳播速率_以太網(wǎng)的傳輸介質(zhì)
千兆以太網(wǎng)發(fā)展現(xiàn)狀_千兆以太網(wǎng)前景
千兆以太網(wǎng)發(fā)展現(xiàn)狀 千兆以太網(wǎng)技術(shù)優(yōu)勢(shì)
AD9571:以太網(wǎng)時(shí)鐘發(fā)生器,10個(gè)時(shí)鐘輸出
AD9574:以太網(wǎng)/Gigabit Ethernet Clock數(shù)據(jù)Sheet
如何快速分辨以太網(wǎng)與千兆以太網(wǎng)
AD9574以太網(wǎng) 千兆以太網(wǎng)時(shí)鐘發(fā)生器技術(shù)手冊(cè)
評(píng)論