概述
此DDS器件是一款數(shù)控振蕩器,在單個(gè)CMOS芯片內(nèi)集成了一個(gè)相位累加器、一個(gè)SINE查找表以及一個(gè)10位數(shù)模轉(zhuǎn)換器,提供相位調(diào)制和頻率調(diào)制兩種調(diào)制能力。
最高支持25 MHz時(shí)鐘速率。頻率控制精度可達(dá)40億分之一。調(diào)制通過并行微處理器接口載入寄存器來實(shí)現(xiàn)。
利用關(guān)斷引腳就可以從外部控制關(guān)斷模式。該器件采用48引腳TQFP封裝。
數(shù)據(jù)表:*附件:AD9831直接數(shù)字頻率合成器波形發(fā)生器技術(shù)手冊(cè).pdf
特性
- 3 V/5 V電源
- 25 MHz時(shí)鐘速度
- 片內(nèi)正弦查找表
- 片內(nèi)10位DAC
- 并行加載
- 關(guān)斷選項(xiàng)
- 無雜散動(dòng)態(tài)范圍(SFDR):72 dB
- 功耗:125 mW (5 V)
- 功耗:40 mW (3 V)
- 48引腳TQFP封裝
框圖
時(shí)序特征
引腳圖
應(yīng)用
AD9831具備的功能使其適用于調(diào)制應(yīng)用。該器件可用于執(zhí)行簡(jiǎn)單的調(diào)制,如頻移鍵控(FSK)。更為復(fù)雜的調(diào)制方案,如高斯最小移頻鍵控(GMSK)和正交相移鍵控(QPSK),也可通過AD9831來實(shí)現(xiàn)。
在FSK應(yīng)用中,AD9831的兩個(gè)頻率寄存器會(huì)被加載不同的值,其中一個(gè)頻率代表頻移空間頻率,另一個(gè)則代表標(biāo)記頻率。數(shù)字?jǐn)?shù)據(jù)流中的FSELECT引腳會(huì)使AD9831在這兩個(gè)值之間對(duì)載波頻率進(jìn)行調(diào)制。
AD9831有四個(gè)相位寄存器,這使該器件能夠?qū)崿F(xiàn)相移鍵控(PSK)。在PSK調(diào)制中,載波頻率的相位會(huì)發(fā)生偏移,偏移量與輸入到調(diào)制器的比特流相關(guān)。四個(gè)移位寄存器的存在,簡(jiǎn)化了數(shù)字信號(hào)處理器(DSP)與AD9831之間所需的交互。
頻率和相位寄存器可按需連續(xù)寫入。最大更新速率等于主時(shí)鐘(MCLK)的頻率。不過,如果在新字加載前,選定的寄存器已加載了6個(gè)MCLK周期,就會(huì)有延遲,模擬輸出也會(huì)相應(yīng)改變。
AD9831也適用于信號(hào)發(fā)生器應(yīng)用。鑒于其低電流消耗特性,該器件適用于可用作本地振蕩器的應(yīng)用。此外,該器件在±3.3 V電源下能充分運(yùn)行。因此,在對(duì)電流消耗有要求的便攜式應(yīng)用中,AD9831是理想選擇。
接地與布局
承載AD9831的印刷電路板在設(shè)計(jì)時(shí),應(yīng)確保模擬部分和數(shù)字部分相互分離并限定在特定區(qū)域內(nèi)。這有助于實(shí)現(xiàn)接地層的分離,而這是一種普遍認(rèn)為能為接地平面提供最佳屏蔽效果的技術(shù)。數(shù)字接地平面和模擬接地平面應(yīng)僅在一處連接。對(duì)于AD9831而言,是唯一需要進(jìn)行AGND(模擬地)到DGND(數(shù)字地)連接的器件,其AGND引腳和DGND引腳應(yīng)進(jìn)行連接。如果在一個(gè)系統(tǒng)中,多個(gè)器件都需要AGND到DGND的連接,那么連接點(diǎn)應(yīng)僅設(shè)置一個(gè),并且應(yīng)盡可能在靠近AD9831的位置建立穩(wěn)定的接地路徑。
應(yīng)避免在器件下方布設(shè)數(shù)字線路,因?yàn)檫@些線路會(huì)引入噪聲。模擬接地平面應(yīng)在AD9831下方鋪設(shè),以防止噪聲耦合。為AD9831供電的電源線應(yīng)盡可能寬,以便降低阻抗,并減少電源線上的尖峰噪聲。像時(shí)鐘信號(hào)這類快速開關(guān)信號(hào),應(yīng)使用數(shù)字接地進(jìn)行屏蔽,以避免其向電路板的其他部分輻射噪聲。
要防止數(shù)字信號(hào)與模擬信號(hào)交叉。電路板兩側(cè)的走線應(yīng)相互垂直,以減少饋通效應(yīng)。在雙層板中,微帶線技術(shù)通常是最佳選擇,但并非總是可行,因?yàn)殡娐钒宓牧硪粋?cè)往往要專門用于接地平面,而信號(hào)則布置在另一側(cè)。
良好的去耦至關(guān)重要。AD9831的模擬電源和數(shù)字電源相互獨(dú)立,分別引出,以盡量減少模擬部分與數(shù)字部分之間的耦合。所有模擬電源和數(shù)字電源都應(yīng)進(jìn)行去耦處理,將AGND和DGND分別與0.1 μF陶瓷電容并聯(lián)10 μF鉭電容 。為實(shí)現(xiàn)最佳的去耦性能,這些電容應(yīng)盡可能靠近器件放置,理想情況是緊貼器件。
在使用同一電源為AD9831的AVDD(模擬電源)引腳和DVDD(數(shù)字電源)引腳供電的系統(tǒng)中,建議采用系統(tǒng)電源旁路。推薦在AVDD引腳處采用模擬電源去耦,在DGND引腳與DVDD引腳之間采用數(shù)字電源去耦。
-
DDS
+關(guān)注
關(guān)注
22文章
688瀏覽量
156933 -
波形發(fā)生器
+關(guān)注
關(guān)注
3文章
327瀏覽量
32827 -
數(shù)字頻率合成器
+關(guān)注
關(guān)注
0文章
31瀏覽量
6700
發(fā)布評(píng)論請(qǐng)先 登錄
AD9914BCPZ直接數(shù)字頻率合成器
AD9914BCPZ數(shù)字頻率合成器產(chǎn)品介紹
基于DDS的頻率合成器設(shè)計(jì)介紹
什么是頻率合成器
怎么設(shè)計(jì)直接數(shù)字頻率合成器?
AD9914BCPZ直接數(shù)字頻率合成器
AD9914BCPZ直接數(shù)字頻率合成器
DDS直接數(shù)字頻率合成器、信號(hào)發(fā)生器、函數(shù)發(fā)生器
基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)
AD9831 直接數(shù)字頻率合成器波形發(fā)生器
AD9835:50 MHz直接數(shù)字合成器,波形發(fā)生器數(shù)據(jù)表
AD9832:25 MHz直接數(shù)字合成器,波形發(fā)生器數(shù)據(jù)表
ADI直接數(shù)字頻率合成器(DDS)
直接數(shù)字頻率合成信號(hào)發(fā)生器的設(shè)計(jì)
AD9831直接數(shù)字頻率合成器波形發(fā)生器技術(shù)手冊(cè)
評(píng)論