日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

電子設(shè)計 ? 來源:王玉花;郭書軍 ? 作者:現(xiàn)代電子技術(shù) ? 2020-03-18 08:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在NiosⅡ系統(tǒng)的構(gòu)建過程中,SoPCBuilder開發(fā)環(huán)境集成了許多常用類型的設(shè)備模型,供開發(fā)者調(diào)用。在日新月異的嵌入式系統(tǒng)設(shè)計中開發(fā)環(huán)境所集成的接口設(shè)備是非常有限的,有時無法滿足開發(fā)者的需要,SoPCBuilder開發(fā)工具允許用戶依據(jù)規(guī)則擴(kuò)展自己的所需設(shè)備,完成系統(tǒng)的設(shè)計和開發(fā),開發(fā)者按照Avalon總線規(guī)范將設(shè)備驅(qū)動程序集成到SoPCBuilder的硬件抽象層(HAL)中,在SoPCBuilder環(huán)境下加載使用,方便了用戶開發(fā)一個自定制的片上系統(tǒng)。本文通過在NiosⅡ嵌入式系統(tǒng)內(nèi)部集成了基于Avalon總線的脈沖寬度調(diào)制(PWM)從外設(shè),介紹了自定制Avalon設(shè)備的過程。將其應(yīng)用在嵌入式智能小車監(jiān)控系統(tǒng),為采用NiosII處理器的開發(fā)者提供了一些方法和建議。

1、定制基于Avalon總線的用戶外設(shè)介紹

NiosⅡ的Avalon總線不同于其他微處理器的固定外設(shè),NiosⅡ的外設(shè)是可以任意定制的,這使得用戶可以根據(jù)具體的應(yīng)用需求而定制。所有的NiosⅡ系統(tǒng)外設(shè)都是通過Avalon總線與NiosⅡ軟核相連,從而進(jìn)行數(shù)據(jù)交換。因此對于用戶定義的外設(shè)必須遵從該總線協(xié)議才可與NiosⅡ之間建立聯(lián)系。

Avalon信號接口定義了一組信號類型片選、讀使能、寫使能、地址、數(shù)據(jù)等,用于描述主從外設(shè)上基于地址的讀寫接口。外設(shè)使用準(zhǔn)確的信號與其內(nèi)核邏輯進(jìn)行接口,并刪除會增加不必要開銷的信號。

在NiosⅡ系統(tǒng)中一個自定義設(shè)備由如下幾部分組成:

(1)硬件文件:用HDL語言編寫的描述自定義設(shè)備元件邏輯的硬件描述文件。

(2)軟件文件:用C語言編寫的設(shè)備寄存器文件以及設(shè)備的驅(qū)動程序文件。

(3)設(shè)備描述文件(Ptf):本文件描述了設(shè)備的結(jié)構(gòu),包含SoPCBuilder配置以及將其集成到系統(tǒng)中時所需要的信息。本文件由SoPCBuilder根據(jù)硬件文件以及軟件文件自動生成。

2、基于NiosⅡ系統(tǒng)的PWM設(shè)計

PWM是利用數(shù)字輸出來對模擬電路進(jìn)行控制的一種非常有效的技術(shù),廣泛應(yīng)用于從測量、通信到功率控制與變換的許多領(lǐng)域中。實(shí)際上PWM是一種對模擬信號電平進(jìn)行數(shù)字編碼的方法,通過高分辨率計數(shù)器的使用,方波的占空比被調(diào)制用來對一個具體模擬信號的電平進(jìn)行編碼。PWM信號仍然是數(shù)字的,因?yàn)樵诮o定的任何時刻,滿幅值的直流供電或者完全有,或者完全無。電壓或電流源是以一種通或斷的重復(fù)脈沖序列被加到模擬負(fù)載上。通即是直流供電被加到負(fù)載上,斷即是供電被斷開。只要帶寬足夠,任何模擬值都可以使用PWM進(jìn)行編碼。

2.1硬件設(shè)計

硬件文件指的是HDL文件,由以下幾個模塊組成:

邏輯模塊:描述設(shè)備的邏輯功能;

寄存器映射模塊:為內(nèi)部邏輯模塊和Avalon總線提供了通信接口;

Avalon總線接口模塊:使Avalon總線訪問寄存器從而完成相應(yīng)的邏輯功能。

2.1.1邏輯結(jié)構(gòu)

對于自定義的PWM也是由以上幾部分模塊組成。PWM按照以下要求設(shè)計:

(1)任務(wù)邏輯按一個簡單時鐘進(jìn)行同步操作。

(2)任務(wù)邏輯使用32位計數(shù)器為PWM提供一個一定范圍的周期和占空比,最大周期可設(shè)為232個clk。

(3)可以使用微控制器來設(shè)置PWM的周期和占空比的值,因此要提供一個可對寄存器進(jìn)行讀寫的接口和控制邏輯。

(4)定義寄存器來存儲PWM周期和占空比的值。

(5)微控制器可以通過控制寄存器的禁止位關(guān)閉PWM輸出。

PWM任務(wù)邏輯的結(jié)構(gòu)圖如圖1所示。

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

PWM任務(wù)邏輯由輸入時鐘(clock)、輸出信號端口(pwm_out)、使能位、32位計數(shù)器以及一個32位比較電路組成。clk作為32位計數(shù)器的時鐘信號,32路比較電路比較32位計數(shù)器的當(dāng)前值與占空比設(shè)定寄存器(DutyCycleValueRegister)中的值來決定pwm_out的輸出為高或低。當(dāng)當(dāng)前計數(shù)器中的值小于或等于占空比寄存器中的值時,pwm_out輸出低電平,否則輸出高電平。PWM周期設(shè)定寄存器(Modulo_nValueRegister)用來設(shè)置pwm_out的信號周期,當(dāng)當(dāng)前計數(shù)器的值等于周期設(shè)定寄存器中的設(shè)定時,產(chǎn)生一個復(fù)位信號來清除計數(shù)器中的值。使能控制寄存器(EnableControlRegister)能使時鐘信號有效或無效,即控制計數(shù)器是否計數(shù),從而保持pwm_out輸出保持當(dāng)前不變。

PWM內(nèi)部包括使能控制寄存器(EnableControlRegister)、周期設(shè)定寄存器(Modulo_nValueRegister)以及占空比設(shè)定寄存器(DutyCycleValueRegister),如圖1所示。設(shè)計中將各寄存器映射成Avalon從端口地址空間內(nèi)一個單獨(dú)的偏移地址。每個寄存器都能進(jìn)行讀/寫訪問,軟件可以讀回寄存器中的當(dāng)前值。表1是PWM寄存器以及偏移地址列表。

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

PWM的Avalon接口需要一個簡單的從端口,該端口使用Avalon總線信號完成寄存器的讀/寫傳輸。PWM與Avalon總線接口所需的信號如表2所示。

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

2.1.2硬件設(shè)計文件與仿真

PWM硬件設(shè)計文件包含表3所示的三個Verilog編寫的HDL文件。

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

pwm_tasK_logic.v完成PWM的邏輯功能,圖2是此文件在QuartusⅡ環(huán)境下的仿真波形。

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

圖2中:clock_divide信號設(shè)定PWM輸出周期的時鐘數(shù),dutv_cycle信號設(shè)定一個周期內(nèi)PWM輸出低電平的時鐘個數(shù),兩個信號設(shè)定值決定PWM信號的占空比和周期。

2.2軟件設(shè)計

如果要使Nios軟核能夠訪問自定義的設(shè)備,就必須根據(jù)先前的硬件設(shè)計按照硬件提取層的文件結(jié)構(gòu)編寫設(shè)備驅(qū)動程序。以PWM為例說明HAL的文件結(jié)構(gòu),如表4所示。

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

2.3將PWM設(shè)計封裝為SoPCBuilder元件

當(dāng)硬件文件和軟件文件都已建立好后,便可以通過SoPCBuilder中帶有的設(shè)備編輯器將自定義設(shè)備封裝到開發(fā)環(huán)境內(nèi)部,在構(gòu)建NiosⅡ系統(tǒng)時可以對其直接調(diào)用。在SoPCBuilder中單擊CreatNewComponent,創(chuàng)建新元件向?qū)砑親DL文件、設(shè)置信號和接口添加軟件,最終生成包含描述文件、用戶存放硬件描述文件的文件夾以及用來包含HAL軟件文件的HAL文件夾。

2.4構(gòu)建Nios系統(tǒng)

構(gòu)建好的內(nèi)核文件在QuartusⅡ中編譯,生成pof配置文件下載到E2PROM芯片中,接下來就可以使用NiosIDE開發(fā)環(huán)境編輯用戶程序,以及通過JTAGBlaster或者USBBlaster在目標(biāo)板上對應(yīng)用程序進(jìn)行調(diào)試。

3、自定制外設(shè)PWM在嵌入式智能小車監(jiān)控系統(tǒng)中的應(yīng)用

智能小車監(jiān)控系統(tǒng)設(shè)計應(yīng)用周立功公司SmartSoPC核心板,FPGAAltera公司的EPlC12,NiosⅡ處理器作為嵌入式CPU,機(jī)器人電機(jī)共有兩個,左輪電機(jī)和右輪電機(jī)。該部分包括電機(jī)驅(qū)動電路電機(jī)控制電路,即左電機(jī)的驅(qū)動與控制以及右電機(jī)的驅(qū)動與控制。驅(qū)動電路采用CTMicroelectronics公司的大功率直流電機(jī)驅(qū)動芯片L289,調(diào)速控制采用PWM來控制汽車的前進(jìn)速度,由FPGA寫入控制字,可得到不同占空比的PWM驅(qū)動信號,此PWM信號送人電機(jī)驅(qū)動芯片的控制端來調(diào)節(jié)速度。調(diào)用電機(jī)驅(qū)動程序,改變PWM占空比,輸出PWM波,實(shí)現(xiàn)電機(jī)的速度控制。用PWM信號控制直流電動機(jī)速度,頻率較低時,電動機(jī)不會穩(wěn)定運(yùn)轉(zhuǎn),頻率較高時,PWM信號的驅(qū)動效率降低。經(jīng)過多次實(shí)際電路的測試,調(diào)試結(jié)果顯示當(dāng)頻率在500~1000Hz時,效果較好。部分C語言控制代碼如下:

基于Avalon總線的PWM外設(shè)實(shí)現(xiàn)NiosⅡ嵌入式處理器的設(shè)計

4、結(jié)語

NiosⅡ嵌入式處理器是用戶可配制的通用RISC嵌入式處理器,是一個非常靈活和強(qiáng)大的處理器?;诖朔N技術(shù)的嵌入式系統(tǒng)設(shè)計可以方便地將一般設(shè)備和自定義設(shè)備模塊集成到系統(tǒng)中,豐富了接口資源,從而能使用戶快速地開發(fā)一個自定制片上系統(tǒng),提高了效率,縮短了開發(fā)周期。本文通過自定制PWM外圍設(shè)備的方法,并通過硬件測試證明了方案的可行性和正確性,希望能夠?yàn)椴捎肗iosⅡ處理器的開發(fā)人員提供一些方法和建議。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20339

    瀏覽量

    255326
  • 嵌入式
    +關(guān)注

    關(guān)注

    5210

    文章

    20679

    瀏覽量

    337347
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    3061

    瀏覽量

    91891
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    第05章 Nios嵌入式處理器設(shè)計

    第05章 Nios嵌入式處理器設(shè)計 242頁 1.5M
    發(fā)表于 09-27 08:50

    采用nios和μClinux實(shí)現(xiàn)嵌入式系統(tǒng)設(shè)計

    如圖l所示。 1 基于sopc的嵌入式硬件平臺構(gòu)建 不同于基于處理器或控制及soc的嵌入式系統(tǒng),基于sopc的嵌入式系統(tǒng)具有可配置的特點(diǎn),
    發(fā)表于 04-18 07:00

    Cyclone II FPGA和Nios II嵌入式處理器的優(yōu)勢

    在其業(yè)內(nèi)領(lǐng)先的低成本Cyclone TM FPGA系列和Nios軟核嵌入式處理器成功的基礎(chǔ)上,Altera現(xiàn)在推出了第二代產(chǎn)品系列。Cyclone II器件為用戶提供更高的邏輯密度和新增硬件性能,比
    發(fā)表于 07-18 07:43

    Avalon設(shè)備怎么定制?

    SoPCBuilder環(huán)境下加載使用,方便了用戶開發(fā)一個自定制的片上系統(tǒng)。本文通過在Nios嵌入式系統(tǒng)內(nèi)部集成了基于Avalon總線的脈沖寬度調(diào)制(
    發(fā)表于 08-21 08:20

    請問如何實(shí)現(xiàn)片上嵌入式Nios Ⅱ軟核六處理器系統(tǒng)的設(shè)計?

    片上Nios嵌入式軟核多處理器系統(tǒng)具有哪些優(yōu)勢?如何實(shí)現(xiàn)片上嵌入式Nios Ⅱ軟核六
    發(fā)表于 04-19 08:17

    Nios II 嵌入式處理器 7.1 的新特性

    Nios II 嵌入式處理器 7.1 的新特性
    發(fā)表于 08-04 14:40 ?4次下載

    Nios II入門起步-創(chuàng)建一個嵌入式處理器系統(tǒng)

    Nios簡單介紹: Nios II是一個用戶可配置的通用RISC嵌入式處理器。在這兒,我引用了Altera公司關(guān)于NiosII的官方介紹: Altera推出的
    發(fā)表于 05-26 09:11 ?87次下載
    <b class='flag-5'>Nios</b> II入門起步-創(chuàng)建一個<b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>系統(tǒng)

    基于Chirp函數(shù)的Nios嵌入式實(shí)現(xiàn)

    分析Chirp函數(shù)在頻域上的一般特性,提出利用FPGA的嵌入式軟核Nios處理器嵌入式操作系統(tǒng)μC/OS-Ⅱ上實(shí)現(xiàn)Chirp的方法
    發(fā)表于 06-15 11:02 ?1698次閱讀
    基于Chirp函數(shù)的<b class='flag-5'>Nios</b> Ⅱ<b class='flag-5'>嵌入式</b><b class='flag-5'>實(shí)現(xiàn)</b>

    基于NIOS嵌入式軟核處理器的LCD控制方法研究

    基于NIOS嵌入式軟核處理器的LCD控制方法研究,很好的設(shè)計資料,快來學(xué)習(xí)吧。
    發(fā)表于 05-09 15:46 ?6次下載

    基于Nios系統(tǒng)的Avalon總線概述

    Nios系統(tǒng)的所有外設(shè)都是通過Avalon總線Nios CPU相接的,Avalon
    的頭像 發(fā)表于 01-27 22:03 ?5766次閱讀

    介紹如何用Nios II 軟核處理器來開發(fā)FPGA嵌入式系統(tǒng)軟件

    FPGA在嵌入式設(shè)計中的應(yīng)用越來越普遍。了解怎樣采用流行的Nios? II 軟核處理器來輕松開發(fā)FPGA嵌入式系統(tǒng)軟件。 在這一5分鐘的視頻中,您將: 觀看Cyclone?
    的頭像 發(fā)表于 06-22 02:01 ?5530次閱讀

    嵌入式處理器的種類有哪些

    、總線邏輯等各種必要功能和外設(shè)之外,嵌入式微處理器值保留和嵌入式應(yīng)用緊密相關(guān)的功能硬件,確保以功耗實(shí)現(xiàn)
    發(fā)表于 07-23 08:45 ?2.2w次閱讀

    基于Nios II實(shí)現(xiàn)AVALON總線與USB控制的接口設(shè)計

    隨著電路規(guī)模越來越大,片上系統(tǒng)(SoC)已經(jīng)成為IC設(shè)計的發(fā)展趨勢,相應(yīng)地也有了更加靈活的片上可編程系統(tǒng)(SOPC)。Nios II CPU是一個基于流水線設(shè)計的通用RISC微處理器,擁有五級流水線
    發(fā)表于 04-11 17:01 ?2049次閱讀
    基于<b class='flag-5'>Nios</b> II<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>AVALON</b><b class='flag-5'>總線</b>與USB控制<b class='flag-5'>器</b>的接口設(shè)計

    FPGA Nios嵌入式處理器的硬件開發(fā)

    本章將介紹Nios 處理器的硬件開發(fā)環(huán)境和硬件開發(fā)的整個流程。一個簡單Nios 開發(fā)系統(tǒng)包括Nios 嵌入式
    發(fā)表于 01-15 15:57 ?5次下載
    FPGA <b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的硬件開發(fā)

    NiOS處理器Avalon總線架構(gòu)資料下載

    電子發(fā)燒友網(wǎng)為你提供NiOS處理器Avalon總線架構(gòu)資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可
    發(fā)表于 04-27 08:54 ?9次下載
    <b class='flag-5'>NiOS</b>Ⅱ<b class='flag-5'>處理器</b>的<b class='flag-5'>Avalon</b><b class='flag-5'>總線</b>架構(gòu)資料下載
    吴忠市| 滦南县| 罗城| 大荔县| 屏山县| 云浮市| 保山市| 黑龙江省| 新蔡县| 成都市| 哈尔滨市| 龙井市| 宁河县| 平利县| 台山市| 奉新县| 虎林市| 藁城市| 金溪县| 华阴市| 白山市| 江门市| 正宁县| 通化市| 鹿邑县| 西城区| 鄂尔多斯市| 滨州市| 九龙城区| 治县。| 洛隆县| 临猗县| 莲花县| 全州县| 临桂县| 兴化市| 城市| 边坝县| 唐河县| 新河县| 塔城市|