日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IDT 9FGL04:高性能 4 輸出 3.3V PCIe 時鐘發(fā)生器詳解

璟琰乀 ? 2026-02-05 16:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

IDT 9FGL04:高性能 4 輸出 3.3V PCIe 時鐘發(fā)生器詳解

在 PCIe 時鐘生成領(lǐng)域,IDT 的 9FGL04 系列器件憑借其出色的性能和豐富的特性,成為眾多應(yīng)用場景中的理想選擇。今天就和大家詳細(xì)聊聊這款 4 輸出 3.3V PCIe 時鐘發(fā)生器。

文件下載:9FGL04P1B000KILF.pdf

一、器件概述

9FGL04 是 IDT 3.3V 全功能 PCIe 系列的成員,具備 4 個輸出使能引腳用于時鐘管理,支持兩種不同的擴(kuò)頻級別以及無擴(kuò)頻模式。它支持 PCIe Gen1 - 4 通用時鐘架構(gòu)(CC)、PCIe 獨立參考無擴(kuò)頻(SRnS)和獨立參考獨立擴(kuò)頻(SRIS)時鐘架構(gòu)。其中,9FGL04P1 還能通過用戶自定義的上電默認(rèn) SMBus 配置進(jìn)行編程。

推薦應(yīng)用場景

適用于 PCIe Gen1 - 4 時鐘生成,涵蓋轉(zhuǎn)接卡、存儲、網(wǎng)絡(luò)、JBOD、通信、接入點等領(lǐng)域。

二、輸出特性剖析

1. 低功耗 HCSL 差分對輸出

提供 4 路 100 MHz 低功耗 HCSL(LP - HCSL)差分對輸出。不同型號有不同的默認(rèn)輸出阻抗,9FGL0441 默認(rèn) (Z{OUT}=100 Omega),9FGL0451 默認(rèn) (Z{OUT}=85 Omega),9FGL04P1 工廠可編程默認(rèn)值。這種設(shè)計方便直接連接到 100Ω 或 85Ω 傳輸線,相比標(biāo)準(zhǔn) PCIe 設(shè)備節(jié)省了 16 個電阻。

2. LVCMOS 參考輸出

具備 1 路 3.3V LVCMOS REF 輸出,支持網(wǎng)絡(luò)喚醒(WOL)功能,并且易于與其他邏輯系列進(jìn)行交流耦合

三、關(guān)鍵規(guī)格亮點

1. 兼容性強

符合 PCIe Gen1 - 2 - 3 - 4 CC 標(biāo)準(zhǔn)以及 PCIe Gen2 - 3 SRIS 標(biāo)準(zhǔn),確保在不同 PCIe 架構(gòu)下穩(wěn)定工作。

2. 低抖動和低偏移

差分對的周期到周期抖動小于 50 ps,輸出到輸出的偏移小于 50 ps。當(dāng)擴(kuò)頻關(guān)閉時,差分對 12k - 20M 相位抖動小于 2ps rms,REF 相位抖動小于 300fs rms(擴(kuò)頻關(guān)閉)和小于 1.5 ps RMS(擴(kuò)頻開啟)。

3. 高頻率精度

所有時鐘的頻率精度達(dá)到 ±100ppm,保證了時鐘信號的準(zhǔn)確性。

四、功能特性與優(yōu)勢

1. 直接連接傳輸線

可直接連接到 100Ω(xx41)或 85Ω(xx51)傳輸線,減少了外部元件的使用,降低了成本和 PCB 布局的復(fù)雜度。

2. 低功耗設(shè)計

典型功耗僅 142mW(@3.3V),有效消除了熱問題,提高了系統(tǒng)的穩(wěn)定性和可靠性。

3. 可配置性高

通過 SMBus 可選擇多種特性,如控制輸入極性、控制輸入上拉/下拉、每個輸出的擺率、差分輸出幅度、每個輸出的 33、85 或 100Ω 輸出阻抗以及擴(kuò)頻量等。41 和 51 設(shè)備包含默認(rèn)配置,無需 SMBus 接口即可操作;P1 設(shè)備允許工廠編程用戶定義的輸入/輸出頻率和 SMBus 上電默認(rèn)值,能精確滿足客戶需求。

4. 電源管理支持

OE# 引腳支持差分對電源管理,可根據(jù)系統(tǒng)需求靈活控制輸出的開啟和關(guān)閉。

5. 輸入頻率靈活

9FGL04P1 設(shè)備的輸入頻率范圍為 8MHz - 40MHz(默認(rèn) 25MHz),為不同的應(yīng)用場景提供了更多的選擇。

6. 擴(kuò)頻可選

引腳/SMBus 可選擇 0%、 - 0.25% 或 - 0.5% 的擴(kuò)頻,能有效降低 EMI 和相位抖動,滿足不同系統(tǒng)的電磁兼容性要求。

7. 干凈啟動

差分對輸出在 PLL 鎖定之前被阻塞,確保系統(tǒng)啟動時的時鐘信號干凈、穩(wěn)定。

8. 多設(shè)備共享

具有兩個可選的 SMBus 地址,多個設(shè)備可輕松共享 SMBus 段,方便系統(tǒng)擴(kuò)展。

五、引腳配置與說明

該器件采用 32 引腳 VFQFPN 封裝,不同引腳具有不同的功能。例如,XIN/CLKIN_25 為晶體輸入或參考時鐘輸入,標(biāo)稱值為 25MHz;vOE(3:0)# 為輸出使能引腳,低電平有效;REF 為參考輸出引腳等。同時,不同型號的引腳在默認(rèn)阻抗等方面存在差異,41/51 設(shè)備的電阻默認(rèn)內(nèi)部連接,P1 設(shè)備可對每個輸出的默認(rèn)阻抗進(jìn)行編程。

六、電氣特性分析

1. 絕對最大額定值

明確了器件在不同參數(shù)下的最大承受范圍,如電源電壓、輸入電壓、存儲溫度等。超出這些范圍可能會對器件造成永久性損壞,因此在設(shè)計時必須嚴(yán)格遵守。

2. SMBus 參數(shù)

規(guī)定了 SMBus 接口的輸入輸出電壓、電流、頻率等參數(shù),確保與外部控制器的通信穩(wěn)定可靠。

3. 輸入/電源/通用參數(shù)

涵蓋了電源電壓、環(huán)境工作溫度、輸入電壓、輸入電流、輸入頻率等關(guān)鍵參數(shù),這些參數(shù)決定了器件在正常工作條件下的性能表現(xiàn)。

4. 差分對低功耗 HCSL 輸出特性

詳細(xì)描述了差分對輸出的擺率、交叉電壓、時鐘周期精度、抖動、電壓高低、占空比等特性,這些特性直接影響時鐘信號的質(zhì)量。

5. 濾波相位抖動參數(shù)

針對不同的 PCIe 架構(gòu)(CC 和 SRIS),給出了相應(yīng)的濾波相位抖動參數(shù),確保在不同架構(gòu)下的時鐘信號滿足行業(yè)標(biāo)準(zhǔn)。

6. 電流消耗

說明了器件在不同工作狀態(tài)下的電流消耗情況,包括正常工作、網(wǎng)絡(luò)喚醒和掉電狀態(tài)等,有助于進(jìn)行系統(tǒng)的功耗設(shè)計。

7. REF 輸出特性

對 REF 輸出的長期精度、時鐘周期、高低輸出電壓、擺率、占空比、抖動等特性進(jìn)行了規(guī)定,保證了參考輸出的穩(wěn)定性和準(zhǔn)確性。

七、SMBus 接口與配置

通過 SMBus 接口,用戶可以方便地對器件進(jìn)行配置和控制。詳細(xì)介紹了 SMBus 的讀寫操作流程,以及各個寄存器的功能和配置方法。例如,輸出使能寄存器可控制差分對輸出的開啟和關(guān)閉;擴(kuò)頻和 Vhigh 控制寄存器可設(shè)置擴(kuò)頻狀態(tài)和輸出幅度等。

八、推薦晶體與熱特性

1. 推薦晶體特性

推薦使用頻率為 25MHz 的晶體,對其共振模式、頻率容差、頻率穩(wěn)定性、溫度范圍、等效串聯(lián)電阻、并聯(lián)電容、負(fù)載電容、驅(qū)動電平、老化率等參數(shù)都有明確要求,以確保與器件的匹配性。

2. 熱特性

給出了器件的熱阻參數(shù),包括結(jié)到外殼、結(jié)到基底、結(jié)到空氣等不同情況下的熱阻,有助于進(jìn)行散熱設(shè)計,保證器件在合適的溫度環(huán)境下工作。

九、訂購信息與修訂歷史

1. 訂購信息

提供了不同型號的訂購編號、包裝形式、溫度范圍等信息,方便用戶根據(jù)需求進(jìn)行選擇。

2. 修訂歷史

記錄了器件文檔的修訂情況,包括每次修訂的日期、修訂人以及修訂內(nèi)容,有助于用戶了解器件的發(fā)展和改進(jìn)過程。

總之,IDT 的 9FGL04 系列時鐘發(fā)生器以其高性能、高可配置性和豐富的功能特性,為 PCIe 時鐘生成應(yīng)用提供了一個優(yōu)秀的解決方案。在實際設(shè)計中,我們需要根據(jù)具體的應(yīng)用場景和需求,合理選擇器件型號,并嚴(yán)格按照器件的規(guī)格和要求進(jìn)行設(shè)計和配置,以確保系統(tǒng)的穩(wěn)定運行。大家在使用過程中有什么問題或者經(jīng)驗,歡迎一起交流分享。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 高性能
    +關(guān)注

    關(guān)注

    0

    文章

    803

    瀏覽量

    21531
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Mouser供貨IDT 3.3V PCIe時鐘發(fā)生器 超低功耗帶來出色的散熱表現(xiàn)

    貿(mào)澤電子 (Mouser Electronics) 即日起開始分銷Integrated Device Technology (IDT) 推出的9FGL PCI Express (PCIe
    發(fā)表于 07-30 10:14 ?2810次閱讀

    MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)

    MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設(shè)備的高性能、四路輸出
    發(fā)表于 04-14 16:51 ?1203次閱讀

    IDT PCIe時序3.3V PCIe時鐘發(fā)生器 只消耗五分之一的功率

    I DT公司多重市場時序產(chǎn)品部總經(jīng)理Kris Rausch介紹說:“隨著我們9FGL產(chǎn)品系列的發(fā)布,IDT公司的低功耗、高性能PCIe時鐘發(fā)生器
    發(fā)表于 04-13 10:09 ?3020次閱讀

    9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

    9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
    發(fā)表于 03-21 19:21 ?1次下載
    <b class='flag-5'>9</b>ZXL1951D <b class='flag-5'>PCIe</b> <b class='flag-5'>時鐘發(fā)生器</b>評估板用戶指南

    9FGL04 評估板 原理圖

    9FGL04 評估板 原理圖
    發(fā)表于 03-22 18:48 ?0次下載
    <b class='flag-5'>9FGL04</b> 評估板 原理圖

    9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

    9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
    發(fā)表于 07-07 19:19 ?0次下載
    <b class='flag-5'>9</b>ZXL1951D <b class='flag-5'>PCIe</b> <b class='flag-5'>時鐘發(fā)生器</b>評估板用戶指南

    9FGL04 評估板 原理圖

    9FGL04 評估板 原理圖
    發(fā)表于 07-07 20:38 ?0次下載
    <b class='flag-5'>9FGL04</b> 評估板 原理圖

    ZL30291B:面向PCIe Gen6與平臺時序的高性能時鐘發(fā)生器

    Microchip Technology ZL30291B時鐘發(fā)生器完全符合Intel CK440Q標(biāo)準(zhǔn)。超低抖動、低功耗時鐘發(fā)生器采用3.3V±10%電源供電,符合PCIe機電規(guī)格,
    的頭像 發(fā)表于 09-28 14:23 ?1027次閱讀
    ZL30291B:面向<b class='flag-5'>PCIe</b> Gen6與平臺時序的<b class='flag-5'>高性能</b><b class='flag-5'>時鐘發(fā)生器</b>

    9FGL02x1/04x1/06x1/08x1D:PCIe時鐘發(fā)生器的卓越之選

    Renesas的9FGL02x1/04x1/06x1/08x1D系列3.3V PCIe Gen1 - 5時鐘發(fā)生器。 文件下載: Renes
    的頭像 發(fā)表于 12-29 15:55 ?1391次閱讀

    探究PLL1705與PLL1706:3.3V雙PLL多時鐘發(fā)生器的卓越性能

    一下德州儀器(Texas Instruments)推出的兩款低相位噪聲、高性能3.3V雙PLL多時鐘發(fā)生器——PLL1705和PLL1706。 文件下載: pll1705.pdf 關(guān)鍵特性一覽
    的頭像 發(fā)表于 02-04 09:35 ?369次閱讀

    9FGV0441:PCIe Gen 1 - 4 應(yīng)用的低功耗時鐘發(fā)生器

    高性能和低功耗要求的時鐘發(fā)生器。今天,我將為大家詳細(xì)介紹一款這樣的產(chǎn)品:9FGV0441。 文件下載: 9FGV0441AKILFT.pdf 一、產(chǎn)品概述
    的頭像 發(fā)表于 02-27 17:15 ?871次閱讀

    9FGV0441:PCIe Gen 1 - 4應(yīng)用的低功耗時鐘發(fā)生器

    9FGV0441:PCIe Gen 1 - 4應(yīng)用的低功耗時鐘發(fā)生器 在當(dāng)今的電子設(shè)備中,時鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運行的關(guān)鍵組件之一。特別是
    的頭像 發(fā)表于 03-19 16:00 ?405次閱讀

    AD9522-5:高性能時鐘發(fā)生器的設(shè)計與應(yīng)用

    /24 CMOS輸出時鐘發(fā)生器,從其特點、工作原理到應(yīng)用場景,為電子工程師們提供全面的參考。 文件下載: AD9522-5.pdf 一、AD9522 - 5的特點 1. 低相位噪聲與高性能PLL
    的頭像 發(fā)表于 03-23 09:15 ?489次閱讀

    IDT ICS843241:高性能SAS/SATA時鐘發(fā)生器的設(shè)計與應(yīng)用

    IDT ICS843241:高性能SAS/SATA時鐘發(fā)生器的設(shè)計與應(yīng)用 在當(dāng)今高速數(shù)據(jù)傳輸?shù)臅r代,時鐘發(fā)生器對于確保數(shù)據(jù)傳輸?shù)臏?zhǔn)確性和穩(wěn)定性起著至關(guān)重要的作用。
    的頭像 發(fā)表于 04-12 12:40 ?429次閱讀

    9FGV0841:低功耗PCIe時鐘發(fā)生器的卓越之選

    9FGV0841,一款專為PCIe Gen1 - 4設(shè)計的超低功耗時鐘發(fā)生器。 文件下載: 9FGV0841AKILF.pdf 一、產(chǎn)品概
    的頭像 發(fā)表于 04-15 15:40 ?297次閱讀
    广东省| 锦屏县| 荔波县| 夏津县| 梁平县| 甘洛县| 灵武市| 惠州市| 富顺县| 饶阳县| 陆丰市| 桂东县| 潼关县| 南和县| 长顺县| 斗六市| 全椒县| 鹤岗市| 泰安市| 莱阳市| 黄大仙区| 昭通市| 咸宁市| 台湾省| 东台市| 建水县| 礼泉县| 隆德县| 安顺市| 平安县| 龙门县| 德令哈市| 固安县| 昭觉县| 丰镇市| 洪江市| 正阳县| 博兴县| 新巴尔虎右旗| 武冈市| 无棣县|