深入解析AD9573:PCI - Express時鐘發(fā)生器IC的卓越之選
在電子設(shè)計領(lǐng)域,時鐘發(fā)生器的性能對于系統(tǒng)的穩(wěn)定性和可靠性起著至關(guān)重要的作用。今天,我們將深入探討Analog Devices的AD9573——一款專為PCI - Express應(yīng)用優(yōu)化的高度集成時鐘發(fā)生器。
文件下載:AD9573.pdf
1. 關(guān)鍵特性
1.1 低抖動性能
AD9573具備完全集成的VCO/PLL核心,從12 kHz到20 MHz的均方根抖動僅為0.54 ps,這一出色的低抖動特性使得它在對時鐘精度要求極高的應(yīng)用中表現(xiàn)卓越。例如在高速數(shù)據(jù)傳輸、高精度測量等領(lǐng)域,低抖動的時鐘信號能夠有效減少數(shù)據(jù)傳輸錯誤,提高系統(tǒng)的整體性能。
1.2 預(yù)設(shè)分頻比
它提供了100 MHz和33.33 MHz的預(yù)設(shè)分頻比,用戶無需復(fù)雜的編程即可輕松獲得所需的時鐘頻率。這大大簡化了設(shè)計過程,縮短了開發(fā)周期,尤其適合對時間和成本敏感的項目。
1.3 輸出格式靈活
支持LVDS/LVCMOS輸出格式,能夠滿足不同類型設(shè)備的接口需求。無論是與高速差分接口設(shè)備還是單端CMOS設(shè)備連接,AD9573都能提供穩(wěn)定可靠的時鐘信號。
1.4 集成度高
集成了環(huán)路濾波器,無需外部環(huán)路濾波器組件,不僅節(jié)省了寶貴的設(shè)計時間,還減少了電路板空間,使設(shè)計更加緊湊。同時,它采用4.4 mm × 5.0 mm的TSSOP封裝,進一步縮小了占用空間。
1.5 低功耗
功耗僅為0.235 W,工作電壓為3.3 V,在保證高性能的同時,有效降低了系統(tǒng)的功耗,符合現(xiàn)代電子設(shè)備對節(jié)能的要求。
2. 應(yīng)用領(lǐng)域
2.1 網(wǎng)絡(luò)設(shè)備
在線卡、交換機和路由器等網(wǎng)絡(luò)設(shè)備中,AD9573能夠提供低抖動、低相位噪聲的時鐘信號,確保數(shù)據(jù)的高速、準確傳輸,提高網(wǎng)絡(luò)的穩(wěn)定性和可靠性。
2.2 CPU/PCIe應(yīng)用
對于需要與PCIe接口連接的CPU和其他設(shè)備,AD9573的優(yōu)化設(shè)計能夠滿足PCIe協(xié)議對時鐘信號的嚴格要求,保證系統(tǒng)的正常運行。
2.3 時鐘生成
在各種需要低抖動、低相位噪聲時鐘信號的應(yīng)用中,如測試測量設(shè)備、通信基站等,AD9573都能發(fā)揮重要作用。
3. 工作原理
3.1 PLL核心
AD9573的PLL部分由低噪聲相位頻率檢測器(PFD)、精密電荷泵、低相位噪聲壓控振蕩器(VCO)以及預(yù)編程的反饋分頻器和輸出分頻器組成。通過連接外部25 MHz晶體,輸出頻率可以鎖定到輸入?yún)⒖?,實現(xiàn)精確的時鐘生成。
3.2 輸出控制
通過OE引腳可以控制輸出狀態(tài),當OE為高電平時,兩個輸出均處于高阻抗狀態(tài),方便進行系統(tǒng)的調(diào)試和控制。
4. 電氣特性
4.1 PLL噪聲特性
在不同頻率偏移下,PLL噪聲表現(xiàn)出色。例如,100 MHz輸出在1 kHz偏移時,噪聲為 - 121 dBc/Hz;33.33 MHz輸出在1 kHz偏移時,噪聲為 - 131 dBc/Hz。低噪聲特性有助于減少信號干擾,提高系統(tǒng)的抗干擾能力。
4.2 時鐘輸出抖動
LVDS輸出在100 MHz時,12 kHz到20 MHz的均方根抖動為540 fsec,確保了時鐘信號的穩(wěn)定性和準確性。
4.3 時鐘輸出參數(shù)
LVDS時鐘輸出的差分輸出電壓、輸出偏移電壓等參數(shù)都有明確的規(guī)范,保證了輸出信號的質(zhì)量。LVCMOS時鐘輸出也能滿足相應(yīng)的頻率和電壓要求。
5. 設(shè)計注意事項
5.1 電源設(shè)計
AD9573需要3.3 V ± 10%的電源供應(yīng),在PCB布局時,應(yīng)遵循良好的工程實踐,對電源走線和接地平面進行合理設(shè)計。電源應(yīng)通過足夠的電容(>10 μF)進行旁路,同時在所有電源引腳附近使用0.1 μF的電容進行去耦,以減少電源噪聲對芯片性能的影響。
5.2 輸出端接
LVDS輸出的典型端接電路使用100 Ω電阻,也可以采用替代方法以保留輸出擺幅并最小化反射。CMOS輸出在使用時,應(yīng)遵循點對點網(wǎng)絡(luò)設(shè)計原則,采用源端串聯(lián)端接或遠端端接,以確保信號的完整性。
6. 總結(jié)
AD9573以其卓越的性能、高度的集成度和靈活的設(shè)計,為PCI - Express應(yīng)用及其他對時鐘信號要求苛刻的領(lǐng)域提供了理想的解決方案。電子工程師在設(shè)計過程中,合理利用AD9573的特性,能夠有效提高系統(tǒng)的性能和可靠性。大家在實際應(yīng)用中,是否遇到過類似時鐘發(fā)生器的設(shè)計挑戰(zhàn)呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
時鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
358瀏覽量
70170 -
ad9573
+關(guān)注
關(guān)注
0文章
4瀏覽量
4503
發(fā)布評論請先 登錄
深入解析AD9573:PCI - Express時鐘發(fā)生器IC的卓越之選
評論