靜態(tài)時序分析是一種驗(yàn)證方法,其基本前提是同步邏輯設(shè)計(異步邏輯設(shè)計需要制定時鐘相對關(guān)系和最大路徑延時等,這個后面會說)。靜態(tài)時序分析僅關(guān)注時序間的相對關(guān)系,而不是評估邏輯功能(這是仿真和邏輯分析干的活?。o需用向量(激勵)去激活某個路徑,分析工具會對所有的時序路徑進(jìn)行錯誤分析,能處理百萬門級的設(shè)計,分析速度比時序仿真工具塊幾個數(shù)量級。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
仿真
+關(guān)注
關(guān)注
55文章
4539瀏覽量
138694 -
邏輯
+關(guān)注
關(guān)注
2文章
834瀏覽量
30199 -
時序
+關(guān)注
關(guān)注
5文章
411瀏覽量
39019
發(fā)布評論請先 登錄
相關(guān)推薦
熱點(diǎn)推薦
VIVADO時序約束及STA基礎(chǔ)
時序約束的目的就是告訴工具當(dāng)前的時序狀態(tài),以讓工具盡量優(yōu)化時序并給出詳細(xì)的分析報告。一般在行為仿
FPGA的IO口時序約束分析
在高速系統(tǒng)中FPGA時序約束不止包括內(nèi)部時鐘約束,還應(yīng)包括完整的IO時序約束和時序例外
發(fā)表于 09-27 09:56
?2544次閱讀
同步電路設(shè)計中靜態(tài)時序分析的時序約束和時序路徑
同步電路設(shè)計中,時序是一個主要的考慮因素,它影響了電路的性能和功能。為了驗(yàn)證電路是否能在最壞情況下滿足時序要求,我們需要進(jìn)行靜態(tài)時序
發(fā)表于 06-28 09:35
?2347次閱讀
靜態(tài)時序分析在高速 FPGA設(shè)計中的應(yīng)用
介紹了采用STA (靜態(tài)時序分析)對FPGA (現(xiàn)場可編程門陣列)設(shè)計進(jìn)行時序驗(yàn)證的基本原理,并介紹了幾種與STA相關(guān)聯(lián)的時序
發(fā)表于 05-27 08:58
?70次下載
靜態(tài)時序分析:如何編寫有效地時序約束(二)
靜態(tài)時序或稱靜態(tài)時序驗(yàn)證,是電子工程中,對數(shù)字電路的時序進(jìn)行計算、預(yù)計的工作流程,該流程不需要通過輸入激勵的方式進(jìn)行仿真。
正點(diǎn)原子FPGA靜態(tài)時序分析與時序約束教程
靜態(tài)時序分析是檢查芯片時序特性的一種方法,可以用來檢查信號在芯片中的傳播是否符合時序
發(fā)表于 11-11 08:00
?68次下載
約束、時序分析的概念
很多人詢問關(guān)于約束、時序分析的問題,比如:如何設(shè)置setup,hold時間?如何使用全局時鐘和第二全局時鐘(長線資源)?如何進(jìn)行分組約束?如何約束
靜態(tài)時序分析:如何編寫有效地時序約束(一)
評論