資料介紹
Verilog HDL是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)對象的復雜性可以介于簡單的門和完整的電子數(shù)字系統(tǒng)之間。數(shù)字系統(tǒng)能夠按層次描述,并可在相同描述中顯式地進行時序建模。Verilog HDL 語言具有下述描述能力:設計的行為特性、設計的數(shù)據(jù)流特性、設計的結(jié)構(gòu)組成以及包含響應監(jiān)控和設計驗證方面的時延和波形產(chǎn)生機制。所有這些都使用同一種建模語言。此外,Verilog HDL語言提供了編程語言接口,通過該接口可以在模擬、驗證期間從設計外部訪問設計,包括模擬的具體控制和運行。Verilog HDL語言不僅定義了語法,而且對每個語法結(jié)構(gòu)都定義了清晰的模擬、仿真語義。因此,用這種語言編寫的模型能夠使用Verilog仿真器進行驗證。語言從C編程語言中繼承了多種操作符和結(jié)構(gòu)。Verilog HDL提供了擴展的建模能力,其中許多擴展最初很難理解。但是,Verilog HDL語言的核心子集非常易于學習和使用,這對大多數(shù)建模應用來說已經(jīng)足夠。當然,完整的硬件描述語言足以對從最復雜的芯片到完整的電子系統(tǒng)進行描述。
1.2概述
人類的計時器已有幾千年歷史。如今我們只需瞧一下鐘就能說出時間,我們把這看成是很自然的事。但在長達幾千年的時間里,根本就沒有任何測定時間的精確方法。人們通過太陽在天空中的位置,或者通過像日晷或沙漏這樣的裝置來判斷時間。在沙漏中,是通過沙子從一個雙頭玻璃容器中漏落下來來指示時間的。至今為止,在中國歷史上有留下記載的四代計時器分別為:日晷、沙漏、機械鐘、石英鐘。目前在中國市場上,大多數(shù)家庭使用的普通時鐘即為石英鐘。本設計采用可編程芯片和VHDL語言進行軟硬件設計,不但可使硬件大為簡化,而且穩(wěn)定性也有明顯提高。由于可編程芯片的頻率精度可達到50 MHz,因而計時精度很高。

1.3本設計的任務和主要功能
基本要求:能夠正確顯示時、分、秒,并有校時、半點報時和整點報時功能。要求能在數(shù)碼管上面正確顯示。
在完成基本要求的基礎上,可進一步增加功能、提高性能,如增加鬧鈴功能。
- 使用單片機STM32實現(xiàn)配置時鐘的詳細資料說明 25次下載
- Verilog HDL硬件語義的詳細資料分析 13次下載
- 有關Verilog中的一些語法詳細資料說明 2次下載
- Verilog HDL的基礎知識詳細說明 54次下載
- FPGA視頻教程之為什么Verilog能支持大型設計的詳細資料說明 6次下載
- FPGA的視頻教程之Verilog中阻塞與非阻塞的詳細資料說明 2次下載
- FPGA的視頻教程之Verilog模塊中的信號詳細資料說明 17次下載
- FPGA視頻教程之Verilog模塊的編寫和驗證詳細資料說明 16次下載
- FPGA視頻教程之Verilog HDL有什么用處詳細資料說明 3次下載
- FPGA視頻教程之Verilog基礎的詳細資料說明 37次下載
- FPGA視頻教程之Verilog語法基礎的詳細資料說明 18次下載
- Verilog HDL視頻教程的詳細資料合集免費下載 40次下載
- Verilog教程之Verilog的命令格式資料說明 32次下載
- 如何設計常用模塊的Verilog HDL? 20次下載
- Verilog HDL入門教程之Verilog HDL數(shù)字系統(tǒng)設計教程 86次下載
- 如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試 4.1k次閱讀
- FPGA Verilog HDL語法之編譯預處理 1.2k次閱讀
- 一文詳解Verilog HDL 4k次閱讀
- Verilog 與 ASIC 設計的關系 Verilog 代碼優(yōu)化技巧 1.5k次閱讀
- Verilog HDL的基礎知識 1.8k次閱讀
- 例說Verilog HDL和VHDL區(qū)別 5.9k次閱讀
- 二十進制編碼器及Verilog HDL描述 Verilog HDL程序的基本結(jié)構(gòu)及特點 5.3k次閱讀
- 使用Verilog/SystemVerilog硬件描述語言練習數(shù)字硬件設計 2.7k次閱讀
- Verilog HDL指定用戶定義原語UDP的能力 1.6k次閱讀
- Verilog HDL和VHDL的區(qū)別 1.5w次閱讀
- 如何進行PLC控制程序的設計詳細資料PPT說明 6.9k次閱讀
- PLC常用基本環(huán)節(jié)梯形圖和詳細文字說明詳細資料概述 1.1w次閱讀
- Verilog HDL簡明教程(part1) 1.5k次閱讀
- 初學者學習Verilog HDL的步驟和經(jīng)驗技巧 3.7w次閱讀
- Verilog HDL語言的文件調(diào)用問題:include使用方法介紹 7.4k次閱讀
下載排行
本周
- 1PD取電芯片 ECP5702規(guī)格書
- 0.88 MB | 3次下載 | 免費
- 2氮化鎵GaN FET/GaN HEMT 功率驅(qū)動電路選型表
- 0.10 MB | 2次下載 | 免費
- 3EMC PCB設計總結(jié)
- 0.33 MB | 2次下載 | 免費
- 41節(jié)電池用電池保護IC S-8261D系列數(shù)據(jù)手冊
- 3.07 MB | 1次下載 | 1 積分
- 5PD取電芯片,可取5/9/12/15/20V電壓ECP5702數(shù)據(jù)手冊
- 0.88 MB | 1次下載 | 免費
- 6飛騰FT2000-4 COM Express核心板技術手冊0603
- 1.22 MB | 1次下載 | 免費
- 7飛騰S5000C-64雙路服務器系列應用宣傳冊--一乘科技
- 945.81 KB | 1次下載 | 免費
- 8IP2345支持PD3.0等多種快充協(xié)議 支持4~6節(jié)串聯(lián)電池最大充電功率30W異步升降壓充電IC
- 1.41 MB | 次下載 | 免費
本月
- 1美的電磁爐電路原理圖資料
- 4.39 MB | 22次下載 | 10 積分
- 2反激式開關電源設計解析
- 0.89 MB | 16次下載 | 5 積分
- 3耗盡型MOS FET產(chǎn)品目錄選型表
- 0.14 MB | 3次下載 | 免費
- 4PD取電芯片 ECP5702規(guī)格書
- 0.88 MB | 3次下載 | 免費
- 5氮化鎵GaN FET/GaN HEMT 功率驅(qū)動電路選型表
- 0.10 MB | 2次下載 | 免費
- 6EMC PCB設計總結(jié)
- 0.33 MB | 2次下載 | 免費
- 7PC5200 700V_10A GaN HEMT驅(qū)動器數(shù)據(jù)手冊
- 1.63 MB | 1次下載 | 免費
- 81節(jié)電池用電池保護IC S-8261D系列數(shù)據(jù)手冊
- 3.07 MB | 1次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233095次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191457次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183360次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81605次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73831次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論