日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中的電源信號為什么要保持完整性

PCB線路板打樣 ? 來源:ofweek ? 作者:ofweek ? 2019-11-19 17:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電路設(shè)計中,一般我們很關(guān)心信號的質(zhì)量問題,但有時我們往往局限在信號線上進行研究,而把電源和地當成理想的情況來處理,雖然這樣做能使問題簡化,但在高速設(shè)計中,這種簡化已經(jīng)是行不通的了。盡管電路設(shè)計比較直接的結(jié)果是從信號完整性上表現(xiàn)出來的,但我們絕不能因此忽略了電源完整性設(shè)計。因為電源完整性直接影響最終PCB板的信號完整性。電源完整性和信號完整性二者是密切關(guān)聯(lián)的,而且很多情況下,影響信號畸變的主要原因是電源系統(tǒng)。例如,地反彈噪聲太大、去耦電容的設(shè)計不合適、回路影響很嚴重、多電源/地平面的分割不好、地層設(shè)計不合理、電流不均勻等等。

1) 去耦電容

我們都知道在電源和地之間加一些電容可以降低系統(tǒng)的噪聲,但是到底在電路板上加多少電容?每個電容的容值多大合適?每個電容放在什么位置更好?類似這些問題我們一般都沒有去認真考慮過,只是憑設(shè)計者的經(jīng)驗來進行,有時甚至認為電容越少越好。在高速設(shè)計中,我們必須考慮電容的寄生參數(shù),定量的計算出去耦電容的個數(shù)以及每個電容的容值和放置的具體的位置,確保系統(tǒng)的阻抗在控制范圍之內(nèi),一個基本的原則是需要的去耦電容,一個都不能少,多余的電容,一個也不要。

2) 地反彈

當高速器件的邊緣速率低于0.5ns時,來自大容量數(shù)據(jù)總線的數(shù)據(jù)交換速率特別快,當它在電源層中產(chǎn)生足以影響信號的強波紋時,就會產(chǎn)生電源不穩(wěn)定問題。當通過地回路的電流變化時,由于回路電感會產(chǎn)生一個電壓,當上升沿縮短時,電流變化率增大,地反彈電壓增加。此時,地平面(地線)已經(jīng)不是理想的零電平,而電源也不是理想的直流電位。當同時開關(guān)的門電路增加時,地反彈變得更加嚴重。對于128位的總線,可能有50_100個I/O線在相同的時鐘沿切換。這時,反饋到同時切換的I/O驅(qū)動器的電源和地回路的電感必須盡可能的低,否則,連到相同的地上的靜止將出現(xiàn)一個電壓毛刷。地反彈隨處可見,如芯片、封裝、連接器或電路板上都有可能會出現(xiàn)地反彈,從而導(dǎo)致電源完整性問題。

從技術(shù)的發(fā)展角度來看,器件的上升沿將只會減少,總線的寬度將只會增加。保持地反彈在可接受的唯一方法是減少電源和地分布電感。對于,芯片,意味著,移到一個陣列晶片,盡可能多地放置電源和地,且到封裝的連線盡可能短,以減少電感。對于,封裝,意味著移動 層封裝,使電源的地平面的間距更近,如在BGA封裝中用的。對于連接器,意味著使用更多的地引腳或重新設(shè)計連接器使其具有內(nèi)部的電源和地平面,如基于連接器的帶狀軟線。對于電路板,意味著使相鄰的電源和地平面盡可能地近。由于電感和長度成正比,所以盡可能使電源和地的連線短將降低地噪聲。

3) 電源分配系統(tǒng)

電源完整性設(shè)計是一件十分復(fù)雜的事情,但是如何近年控制電源系統(tǒng)(電源和地平面)之間阻抗是設(shè)計的關(guān)鍵。理論上講,電源系統(tǒng)間的阻抗越低越好,阻抗越低,噪聲幅度越小,電壓損耗越小。實際設(shè)計中我們可以通過規(guī)定最大的電壓和電源變化范圍來確定我們希望達到的目標阻抗,然后,通過調(diào)整電路中的相關(guān)因素使電源系統(tǒng)各部分的阻抗(與頻率有關(guān))目標阻抗去逼近。

責任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4939

    瀏覽量

    95862
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44733
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    IDT信號完整性產(chǎn)品:解決高速信號傳輸難題

    IDT信號完整性產(chǎn)品:解決高速信號傳輸難題 在當今的電子設(shè)備,隨著計算、存儲和通信應(yīng)用中信號速度的不斷提高,系統(tǒng)設(shè)計師面臨著越來越大的
    的頭像 發(fā)表于 03-04 17:10 ?714次閱讀

    SI合集002|信號完整性測量應(yīng)用簡介,快速掌握關(guān)鍵點

    一、信號完整性定義信號完整性(SignalIntegrity,簡稱SI)是衡量信號從驅(qū)動端經(jīng)傳輸線抵達接收端后,波形
    的頭像 發(fā)表于 01-26 10:58 ?469次閱讀
    SI合集002|<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測量應(yīng)用簡介,快速掌握關(guān)鍵點

    使用MATLAB和Simulink進行信號完整性分析

    信號完整性保持高速數(shù)字信號的質(zhì)量的過程。信號完整性是衡量電
    的頭像 發(fā)表于 01-23 13:57 ?8864次閱讀
    使用MATLAB和Simulink進行<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>分析

    Cadence工具如何解決芯粒設(shè)計信號完整性挑戰(zhàn)

    在芯粒設(shè)計,維持良好的信號完整性是最關(guān)鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號的純凈與可靠
    的頭像 發(fā)表于 12-26 09:51 ?510次閱讀
    Cadence工具如何解決芯粒設(shè)計<b class='flag-5'>中</b>的<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>挑戰(zhàn)

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計有什么技巧?高頻PCB設(shè)計布線技巧。高頻PCB布線需重點關(guān)注信號完整性、抗干擾能力及阻
    的頭像 發(fā)表于 11-21 09:23 ?1084次閱讀
    高頻<b class='flag-5'>PCB</b>布線“避坑指南”:4大核心技巧讓<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>提升90%

    技術(shù)資訊 I 信號完整性與阻抗匹配的關(guān)系

    本文要點PCB走線和IC走線的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負載,同時避免其他信號完整性問題。使用集成場求解器的
    的頭像 發(fā)表于 09-05 15:19 ?5383次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    揭秘高頻PCB設(shè)計:體積表面電阻率測試儀如何確保信號完整性

    在高頻 PCB 的設(shè)計與應(yīng)用信號完整性是決定設(shè)備性能的核心,無論是通信基站、雷達系統(tǒng)還是高端電子設(shè)備,都依賴高頻 PCB
    的頭像 發(fā)表于 08-29 09:22 ?746次閱讀
    揭秘高頻<b class='flag-5'>PCB設(shè)計</b>:體積表面電阻率測試儀如何確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    串擾如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計的 EMI 控制” 系列的第六篇文章。本文將探討串擾如何影響信號完整性和 EMI,并討論在設(shè)計解決這一問題
    的頭像 發(fā)表于 08-25 11:06 ?1w次閱讀
    串擾如何影響<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>和EMI

    深圳 9月12-13日《信號完整性--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    課程名稱:《信號完整性--系統(tǒng)化設(shè)計方法及案例分析》講師:于老師時間地點:深圳9月12-13日主辦單位:賽盛技術(shù)課程特色信號完整性是內(nèi)嵌于PCB設(shè)計
    的頭像 發(fā)表于 07-10 11:54 ?594次閱讀
    深圳 9月12-13日《<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    什么是信號完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?1次下載

    普源DHO5058示波器在信號完整性測試的表現(xiàn)

    信號完整性測試是電子工程領(lǐng)域中確保電路系統(tǒng)可靠的關(guān)鍵環(huán)節(jié),尤其在高速數(shù)字信號傳輸、電源系統(tǒng)設(shè)計和復(fù)雜電子設(shè)備調(diào)試
    的頭像 發(fā)表于 06-23 14:16 ?790次閱讀
    普源DHO5058示波器在<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試<b class='flag-5'>中</b>的表現(xiàn)

    了解信號完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美編輯 隨著支持人工智能 (AI) 的高性能數(shù)據(jù)中心的興起,信號完整性 (SI) 變得至關(guān)重要,這樣才能以更高的速度傳輸海量數(shù)據(jù)。為確保信號
    的頭像 發(fā)表于 05-25 11:54 ?1669次閱讀
    了解<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的基本原理

    上海 6月20-21日《信號完整性--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    課程名稱:《信號完整性--系統(tǒng)化設(shè)計方法及案例分析》講師:于老師時間地點:上海6月20-21日主辦單位:賽盛技術(shù)課程特色信號完整性是內(nèi)嵌于PCB設(shè)計
    的頭像 發(fā)表于 05-15 15:38 ?711次閱讀
    上海 6月20-21日《<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關(guān)于信號完整性電源完整性設(shè)計的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答強調(diào)了嚴格分
    發(fā)表于 05-14 14:52 ?1267次閱讀
    Samtec虎家大咖說 | 淺談<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&a
    發(fā)表于 05-13 14:41
    德钦县| 鄢陵县| 阿荣旗| 伊宁县| 威信县| 琼海市| 文成县| 江孜县| 湖州市| 璧山县| 临汾市| 钦州市| 高阳县| 城口县| 清涧县| 抚顺县| 婺源县| 綦江县| 龙门县| 天镇县| 永顺县| 江北区| 晋江市| 松潘县| 巩义市| 诸城市| 新邵县| 名山县| 墨脱县| 万宁市| 尚志市| 江川县| 吐鲁番市| 垣曲县| 游戏| 长寿区| 囊谦县| 吉安市| 游戏| 乌拉特中旗| 汕尾市|