日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

混合信號(hào)電路板有怎樣的設(shè)計(jì)準(zhǔn)則

PCB線路板打樣 ? 來源:ct ? 2019-10-23 14:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

模擬電路的工作依賴連續(xù)變化的電流和電壓。數(shù)字電路的工作依賴在接收端根據(jù)預(yù)先定義的電壓電平或門限對(duì)高電平或低電平的檢測(cè),它相當(dāng)于判斷邏輯狀態(tài)的“真”或“假”。在數(shù)字電路的高電平和低電平之間,存在“灰色”區(qū)域,在此區(qū)域數(shù)字電路有時(shí)表現(xiàn)出模擬效應(yīng),例如當(dāng)從低電平向高電平(狀態(tài))跳變時(shí),如果數(shù)字信號(hào)跳變的速度足夠快,則將產(chǎn)生過沖和回鈴反射現(xiàn)象。

對(duì)于現(xiàn)代板極設(shè)計(jì)來說,混合信號(hào)PCB的概念比較模糊,這是因?yàn)榧词乖诩兇獾摹皵?shù)字”器件中,仍然存在模擬電路和模擬效應(yīng)。因此,在設(shè)計(jì)初期,為了可靠實(shí)現(xiàn)嚴(yán)格的時(shí)序分配,必須對(duì)模擬效應(yīng)進(jìn)行仿真。實(shí)際上,除了通信產(chǎn)品必須具備無故障持續(xù)工作數(shù)年的可靠性之外,大量生產(chǎn)的低成本/高性能消費(fèi)類產(chǎn)品中特別需要對(duì)模擬效應(yīng)進(jìn)行仿真。

現(xiàn)代混合信號(hào)PCB設(shè)計(jì)的另一個(gè)難點(diǎn)是不同數(shù)字邏輯的器件越來越多,比如GTL、LVTTL、LVCMOS及LVDS邏輯,每種邏輯電路的邏輯門限和電壓擺幅都不同,但是,這些不同邏輯門限和電壓擺幅的電路必須共同設(shè)計(jì)在一塊PCB上。在此,通過透徹分析高密度、高性能、混合信號(hào)PCB的布局和布線設(shè)計(jì),你可以掌握成功策略和技術(shù)。

混合信號(hào)電路布線基礎(chǔ)

當(dāng)數(shù)字和模擬電路在同一塊板卡上共享相同的元件時(shí),電路的布局及布線必須講究方法。

在混合信號(hào)PCB設(shè)計(jì)中,對(duì)電源走線有特別的要求并且要求模擬噪聲和數(shù)字電路噪聲相互隔離以避免噪聲耦合,這樣一來布局和布線的復(fù)雜性就增加了。對(duì)電源傳輸線的特殊需求以及隔離模擬和數(shù)字電路之間噪聲耦合的要求,使混合信號(hào)PCB的布局和布線的復(fù)雜性進(jìn)一步增加。

如果將A/D轉(zhuǎn)換器中模擬放大器的電源和A/D轉(zhuǎn)換器的數(shù)字電源接在一起,則很有可能造成模擬部分和數(shù)字部分電路的相互影響。或許,由于輸入/輸出連接器位置的緣故,布局方案必須把數(shù)字和模擬電路的布線混合在一起。

在布局和布線之前,工程師要弄清楚布局和布線方案的基本弱點(diǎn)。即使存在虛假判斷,大部分工程師傾向利用布局和布線信息來識(shí)別潛在的電氣影響。

現(xiàn)代混合信號(hào)PCB的布局和布線

下面將通過OC48接口卡的設(shè)計(jì)來闡述混合信號(hào)PCB布局和布線的技術(shù)。OC48代表光載波標(biāo)準(zhǔn)48,基本上面向2.5Gb串行光通訊,它是現(xiàn)代通訊設(shè)備中高容量光通訊標(biāo)準(zhǔn)的一種。OC48接口卡包含若干典型混合信號(hào)PCB的布局和布線問題,其布局和布線過程將指明解決混合信號(hào)PCB布局方案的順序和步驟。

OC48卡包含一個(gè)實(shí)現(xiàn)光信號(hào)和模擬電信號(hào)雙向轉(zhuǎn)換的光收發(fā)器。模擬信號(hào)輸入或輸出數(shù)字信號(hào)處理器DSP將這些模擬信號(hào)轉(zhuǎn)換為數(shù)字邏輯電平,從而可與微處理器、可編程門陣列以及在OC48卡上的DSP和微處理器的系統(tǒng)接口電路相連接。獨(dú)立的鎖相環(huán)、電源濾波器和本地參考電壓源也集成在一起。

其中,微處理器是一個(gè)多電源器件,主電源為2V,3.3V的I/O信號(hào)電源由板上其他數(shù)字器件共享。獨(dú)立數(shù)字時(shí)鐘源為OC48I/O、微處理器和系統(tǒng)I/O提供時(shí)鐘。

經(jīng)過檢查不同功能電路塊的布局和布線要求,初步建議采用12層板,如圖3所示。微帶和帶狀線層的配置可以安全地減少鄰近走線層的耦合并改善阻抗控制。第一層和第二層之間設(shè)置接地層,將把敏感的模擬參考源、CPU核和PLL濾波器電源的布線與在第一層的微處理器和DSP器件相隔離。電源和接地層總是成對(duì)出現(xiàn)的,與OC48卡上為共享3.3V電源層所做的一樣。這樣將降低電源和地之間的阻抗,從而減少電源信號(hào)上的噪聲。

要避免在鄰近電源層的地方走數(shù)字時(shí)鐘線和高頻模擬信號(hào)線,否則,電源信號(hào)的噪聲將耦合到敏感的模擬信號(hào)之中。

要根據(jù)數(shù)字信號(hào)布線的需要,仔細(xì)考慮利用電源和模擬接地層的開口(split),特別是在混合信號(hào)器件的輸入和輸出端。在鄰近信號(hào)層穿過一開口走線會(huì)造成阻抗不連續(xù)和不良的傳輸線回路。這些都會(huì)造成信號(hào)質(zhì)量、時(shí)序和EMI問題。

有時(shí)增加若干接地層,或在一個(gè)器件下面為本地電源層或接地層使用若干外圍層,就可以取消開口并避免出現(xiàn)上述問題,在OC48接口卡上就采用了多個(gè)接地層。保持開口層和布線層位置的層疊對(duì)稱可以避免卡變形并簡(jiǎn)化制作過程。由于1盎司覆銅板耐大電流的能力強(qiáng),3.3V電源層和對(duì)應(yīng)的接地層要采用1盎司覆銅板,其它層可以采用0.5盎司覆銅板,這樣,可以降低暫態(tài)高電流或尖峰期間引起的電壓波動(dòng)。

如果你從接地層往上設(shè)計(jì)一個(gè)復(fù)雜的系統(tǒng),應(yīng)采用0.093英寸和0.100英寸厚度的卡以支撐布線層及接地隔離層??ǖ暮穸冗€必須根據(jù)過孔焊盤和孔的布線特征尺寸調(diào)整,以便使鉆孔直徑與成品卡厚度的寬高比不超過制造商提供的金屬化孔的寬高比。

如果要用最少的布線層數(shù)設(shè)計(jì)一個(gè)低成本、高產(chǎn)量的商業(yè)產(chǎn)品,則在布局或布線之前,要仔細(xì)考慮混合信號(hào)PCB上所有特殊電源的布線細(xì)節(jié)。在開始布局和布線之前,要讓目標(biāo)制造商復(fù)查初步的分層方案?;旧弦鶕?jù)成品的厚度、層數(shù)、銅的重量、阻抗(帶容差)和最小的過孔焊盤和孔的尺寸來分層,制造商應(yīng)該書面提供分層建議。

建議中要包含所有受控阻抗帶狀線和微帶線的配置實(shí)例。要將你對(duì)阻抗的預(yù)測(cè)與制造商對(duì)阻抗的結(jié)合起來考慮,然后,利用這些阻抗預(yù)測(cè)可以驗(yàn)證用于開發(fā)CAD布線規(guī)則的仿真工具中的信號(hào)布線特性。

OC48卡的布局

在光收發(fā)器和DSP之間的高速模擬信號(hào)對(duì)外部噪聲非常敏感。同樣,所有特殊電源和參考電壓電路也使該卡的模擬和數(shù)字電源傳輸電路之間產(chǎn)生大量的耦合。有時(shí),受機(jī)殼形狀的限

制,不得不設(shè)計(jì)高密度板卡。由于外部光纜接入卡的方位和光收發(fā)器部分元件尺寸較高,使收發(fā)器在卡中的位置很大程度上被固定死。系統(tǒng)I/O連接器位置和信號(hào)分配也是固定的。這是布局之前必須完成的基礎(chǔ)工作(見圖4)。

與大多數(shù)成功的高密度模擬布局和布線方案一樣,布局要滿足布線的要求,布局和布線的要求必須互相兼顧。對(duì)一塊混合信號(hào)PCB的模擬部分和2V工作電壓的本地CPU內(nèi)核,不推薦采用“先布局后布線”的方法。對(duì)OC48卡來說,DSP模擬電路部分包含有模擬參考電壓和模擬電源旁路電容的部分應(yīng)首先互動(dòng)布線。完成布線后,具有模擬元件和布線的整個(gè)DSP要放到距離光收發(fā)器足夠近的地方,充分保證高速模擬差分信號(hào)到DSP的布線長度最短、彎曲和過孔最少。差分布局和布線的對(duì)稱性將減少共模噪聲的影響。但是,在布線之前很難預(yù)測(cè)布局的最佳方案(見圖5)。

要向芯片分銷商咨詢PCB排板的設(shè)計(jì)指南。在按照指南設(shè)計(jì)之前,要與分銷商的應(yīng)用工程師充分交流。許多芯片分銷商對(duì)提供高質(zhì)量的布板建議有嚴(yán)格的時(shí)間限制。有時(shí),他們提供的解決方案對(duì)于使用該器件的“一級(jí)客戶”是可行的。在信號(hào)完整性(SI)設(shè)計(jì)領(lǐng)域,新器件的信號(hào)完整性設(shè)計(jì)特別重要。根據(jù)分銷商的基本指南并與封裝中每條電源和接地引腳的特定要求相結(jié)合,就可以開始對(duì)集成了DSP和微處理器的OC48卡布局布線。

高頻模擬部分的位置和布線確定后,就可以按照框圖中所示的分組方法放置其余的數(shù)字電路。要注意仔細(xì)設(shè)計(jì)下列電路:對(duì)模擬信號(hào)靈敏度高的CPU中PLL電源濾波電路的位置;本地CPU內(nèi)核電壓調(diào)整器;用于“數(shù)字”微處理器的參考電壓電路。

數(shù)字布線的電氣和制造準(zhǔn)則規(guī)范此時(shí)才可以恰當(dāng)?shù)貞?yīng)用到設(shè)計(jì)之中。前述對(duì)高速數(shù)字總線和時(shí)鐘信號(hào)的信號(hào)完整性的設(shè)計(jì),揭示出一些對(duì)處理器總線、平衡Ts及某些時(shí)鐘信號(hào)布線的時(shí)滯匹配的特殊布線拓?fù)湟蟆5悄慊蛟S不知道,也有人提出更新的建議,即增加若干端接電阻。

在解決問題的過程中,布板階段做一些調(diào)整是當(dāng)然的事。但是,在開始布線之前,很重要的一步是按照布局方案驗(yàn)證數(shù)字部分的時(shí)序。此時(shí)此刻,對(duì)板卡進(jìn)行完整DFM/DFT布局復(fù)查將有助于確保該卡滿足客戶的需要。

OC48卡的數(shù)字布線

對(duì)于數(shù)字器件電源線和混合信號(hào)DSP的數(shù)字部分,數(shù)字布線要從SMD出路圖(escape patterns)開始。要采用裝配工藝允許的最短和最寬的印制線。對(duì)于高頻器件來說,電源的印制線相當(dāng)于小電感,它將惡化電源噪聲,使模擬和數(shù)字電路之間產(chǎn)生不期望的耦合。電源印制線越長,電感越大。

采用數(shù)字旁路電容可以得到最佳的布局和布線方案。簡(jiǎn)言之,根據(jù)需要微調(diào)旁路電容的位置,使之安裝方便并分布在數(shù)字部件和混合信號(hào)器件數(shù)字部分的周圍。要采用同樣的“最短和最寬的走線”方法對(duì)旁路電容出路圖進(jìn)行布線。

當(dāng)電源分支要穿過連續(xù)的平面時(shí)(如OC48接口卡上的3.3V電源層),則電源引腳和旁路電容本身不必共享相同的出口圖,就可以得到最低的電感和ESR旁路。在OC48接口卡這樣的混合信號(hào)PCB上,要特別注意電源分支的布線。記住,要在整個(gè)卡上以矩陣排列的形式放置額外的旁路電容,即使在無源器件附近也要放置

電源出路圖確定之后,就可以開始自動(dòng)布線。OC48卡上的ATE測(cè)試觸點(diǎn)要在邏輯設(shè)計(jì)時(shí)定義。要確保ATE接觸到100%的節(jié)點(diǎn)。為了以0.070英寸的最小ATE測(cè)試探頭實(shí)現(xiàn)ATE測(cè)試,必須保留引出過孔(breakout via)的位置,以保證電源層不會(huì)被過孔的反面焊盤(antipads)交叉所隔斷。

如果要采用一個(gè)電源和接地層開口(split)方案,應(yīng)在平行于開口的鄰近布線層上選擇偏移層(layer bias)。在鄰近層上按該開口區(qū)域的周長定義禁止布線區(qū),防止布線進(jìn)入。如果布線必須穿過開口區(qū)域到另一層,應(yīng)確保與布線相鄰的另一層為連續(xù)的接地層。這將減少反射路徑。讓旁路電容跨過開口的電源層對(duì)一些數(shù)字信號(hào)的布板有好處,但不推薦在數(shù)字和模擬電源層之間進(jìn)行橋接,這是因?yàn)樵肼晻?huì)通過旁路電容互相耦合。

若干最新的自動(dòng)布線應(yīng)用程序能夠?qū)Ω呙芏榷鄬訑?shù)字電路進(jìn)行布線。初步布線階段要在SMD出口中使用0.050英寸大尺寸過孔間距和考慮所使用的封裝類型,后續(xù)布線階段要容許過孔的位置互相靠得比較近,這樣所有工具都能實(shí)現(xiàn)最高的布通率和最低的過孔數(shù)。由于OC48處理器總線采用一種改進(jìn)的星形拓?fù)浣Y(jié)構(gòu),在自動(dòng)布線時(shí)其優(yōu)先級(jí)最高。

總結(jié)

OC48卡布板完成之后要進(jìn)行信號(hào)完整性核查和時(shí)序仿真。仿真證明布線指導(dǎo)達(dá)到預(yù)期的要求并改善了第二層總線的時(shí)序指標(biāo)。最后進(jìn)行設(shè)計(jì)規(guī)則檢查、最終制造的復(fù)查、光罩和復(fù)查并簽發(fā)給制造者,則布板任務(wù)才正式結(jié)束。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB電路板不涂三防漆什么影響?會(huì)怎么樣?

    消費(fèi)者挑選電子產(chǎn)品時(shí),總是更傾向運(yùn)行速度快、穩(wěn)定可靠、體驗(yàn)感好的產(chǎn)品。這些因素與PCB有著直接的關(guān)系。所以現(xiàn)在越來越多的電子產(chǎn)品廠家對(duì)PCB的保護(hù)尤其重視。施奈仕三防漆的應(yīng)用可以保護(hù)電路板、元器件
    的頭像 發(fā)表于 04-15 17:05 ?425次閱讀
    PCB<b class='flag-5'>電路板</b>不涂三防漆<b class='flag-5'>有</b>什么影響?會(huì)怎么樣?

    電路板銅板氧化層清洗# 能勢(shì)環(huán)??萍?助焊劑清洗 #電路板

    電路板
    jf_94090437
    發(fā)布于 :2026年04月13日 13:24:41

    一塊電路板的元件焊接順序是怎樣的?

    一塊電路板的元件焊接順序是怎樣的?
    發(fā)表于 02-02 06:23

    技術(shù)資訊 I 新一代器件的混合信號(hào)設(shè)計(jì)

    本文要點(diǎn)如何進(jìn)行電路板布局,實(shí)現(xiàn)混合信號(hào)設(shè)計(jì)。探討如何抑制電磁干擾(EMI)。了解如何設(shè)置接地和參考平面,以獲得可靠信號(hào)。#過去,電子設(shè)備通常由多塊功能不同的獨(dú)立
    的頭像 發(fā)表于 01-16 21:43 ?1115次閱讀
    技術(shù)資訊 I 新一代器件的<b class='flag-5'>混合</b><b class='flag-5'>信號(hào)</b>設(shè)計(jì)

    電路板三防漆有毒嗎

    三防漆(防潮、防霉、防鹽霧)是保護(hù)電路板不可或缺的材料。然而無論是工程師、愛好者還是普通消費(fèi)者,心中常有一個(gè)疑慮:電路板三防漆有毒嗎?三防漆的安全性取決于產(chǎn)品類型、使用狀態(tài)和操作方式。今天,我們就來
    的頭像 發(fā)表于 01-16 16:43 ?575次閱讀
    <b class='flag-5'>電路板</b>三防漆有毒嗎

    探索Broadcom ezPyro? 背板電路板:開啟紅外傳感評(píng)估新旅程

    ? 的 ezPyro 背板電路板,看看它在紅外傳感應(yīng)用的早期評(píng)估和設(shè)計(jì)階段能發(fā)揮怎樣的作用。 文件下載: Broadcom ezPyro?背板.pdf 一、ezPyro 背板電路板簡(jiǎn)介 ezPyro 背板
    的頭像 發(fā)表于 12-30 16:20 ?341次閱讀

    電路板離子污染的核心危害和主要來源

    電路板離子污染是電子制造業(yè)及相關(guān)應(yīng)用領(lǐng)域中不容忽視的質(zhì)量隱患,其本質(zhì)是電路板在生產(chǎn)、存儲(chǔ)或使用過程中殘留的可電離物質(zhì)(如助焊劑殘留、手指汗液鹽分、環(huán)境粉塵等),這些物質(zhì)在潮濕環(huán)境下會(huì)形成導(dǎo)電通路,成為導(dǎo)致電路板腐蝕、漏電、壽命縮
    的頭像 發(fā)表于 12-29 16:06 ?772次閱讀

    電子產(chǎn)品生產(chǎn)中的電路板布線設(shè)計(jì)與激光焊錫的關(guān)系

    。一、電路板布線設(shè)計(jì)電路板布線設(shè)計(jì)是電子產(chǎn)品硬件開發(fā)的核心環(huán)節(jié),直接決定了電路性能、可靠性與制造可行性。在高速數(shù)字電路和高頻模擬電路中,布線
    的頭像 發(fā)表于 11-19 16:29 ?409次閱讀
    電子產(chǎn)品生產(chǎn)中的<b class='flag-5'>電路板</b>布線設(shè)計(jì)與激光焊錫的關(guān)系

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?7775次閱讀
    深度解讀PCB設(shè)計(jì)布局<b class='flag-5'>準(zhǔn)則</b>

    FCT自動(dòng)測(cè)試設(shè)備:電路板性能檢測(cè)利器

    不僅可以測(cè)試電路板的電源管理功能,還可以測(cè)試其通信接口、信號(hào)處理等功能模塊。通過提高測(cè)試覆蓋率,企業(yè)可以更好地發(fā)現(xiàn)電路板潛在的質(zhì)量問題,提高產(chǎn)品質(zhì)量。
    的頭像 發(fā)表于 08-07 16:35 ?2547次閱讀
    FCT自動(dòng)測(cè)試設(shè)備:<b class='flag-5'>電路板</b>性能檢測(cè)利器

    電路板設(shè)計(jì)

    用手觸摸電路板上的電阻腿腳脈沖信號(hào)輸出就正常是什么原因
    發(fā)表于 07-28 05:12

    AN 224:高速電路板指南

    電子發(fā)燒友網(wǎng)站提供《AN 224:高速電路板指南.pdf》資料免費(fèi)下載
    發(fā)表于 07-14 15:45 ?2次下載

    了解電路板氣密性檢測(cè)儀,讓電路板品控更靠譜-岳信儀器

    在電子制造領(lǐng)域,電路板的質(zhì)量控制至關(guān)重要,而電路板氣密性檢測(cè)儀則是保障其品質(zhì)的關(guān)鍵工具。電路板氣密性檢測(cè)儀基于先進(jìn)的檢測(cè)原理工作。常見方法壓差法,通過對(duì)
    的頭像 發(fā)表于 07-04 14:17 ?535次閱讀
    了解<b class='flag-5'>電路板</b>氣密性檢測(cè)儀,讓<b class='flag-5'>電路板</b>品控更靠譜-岳信儀器

    印刷電路板的熱結(jié)構(gòu)分析

    印刷電路板(PCB)在電子設(shè)備和其他相關(guān)應(yīng)用中無處不在。一般來說,PCB是由多層層壓材料和多層樹脂粘合而成的。這些層嵌入導(dǎo)電金屬部件和垂直穿過這些層的金屬通孔。
    的頭像 發(fā)表于 06-11 14:27 ?1914次閱讀
    印刷<b class='flag-5'>電路板</b>的熱結(jié)構(gòu)分析

    【案例3.9】電路板無法啟動(dòng)的故障分析

    電路板從最接近CPU的那片F(xiàn)lash存儲(chǔ)器加載程序時(shí)出現(xiàn)異常,導(dǎo)致電路板無法啟動(dòng)。在案例3.8中提到,在一驅(qū)多的設(shè)計(jì)出現(xiàn)故障時(shí),驗(yàn)證時(shí)鐘信號(hào)邊沿的單調(diào)性是重要的調(diào)試
    的頭像 發(fā)表于 06-07 09:04 ?948次閱讀
    【案例3.9】<b class='flag-5'>電路板</b>無法啟動(dòng)的故障分析
    阆中市| 乌审旗| 南汇区| 大连市| 军事| 横峰县| 宜君县| 江陵县| 八宿县| 衡水市| 溧水县| 通州市| 泊头市| 武山县| 柞水县| 凤山市| 隆子县| 晋中市| 灵山县| 抚州市| 广河县| 宝山区| 彭山县| 泊头市| 清流县| 揭阳市| 滁州市| 五华县| 武威市| 且末县| 万荣县| 广德县| 洞口县| 天峻县| 收藏| 中卫市| 平邑县| 通城县| 体育| 嘉鱼县| 大石桥市|