日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何從PCB布局布線下手來(lái)減少噪聲

Sq0B_Excelpoint ? 來(lái)源:ct ? 2019-08-20 15:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

“噪聲問(wèn)題!”——這是每位電路板設(shè)計(jì)師都會(huì)聽到的四個(gè)字。為了解決噪聲問(wèn)題,往往要花費(fèi)數(shù)小時(shí)的時(shí)間進(jìn)行實(shí)驗(yàn)室測(cè)試,以便揪出元兇,但最終卻發(fā)現(xiàn),噪聲是由開關(guān)電源的布局不當(dāng)而引起的。解決此類問(wèn)題可能需要設(shè)計(jì)新的布局,導(dǎo)致產(chǎn)品延期和開發(fā)成本增加。

本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類噪聲問(wèn)題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制ADP1850,第一步是確定調(diào)節(jié)器的電流路徑。然后,電流路徑?jīng)Q定了器件在該低噪聲布局布線設(shè)計(jì)中的位置。

PCB布局布線指南

第一步:確定電流路徑

在開關(guān)轉(zhuǎn)換器設(shè)計(jì)中,高電流路徑和低電流路徑彼此非??拷=涣?AC)路徑攜帶有尖峰和噪聲,高直流(DC)路徑會(huì)產(chǎn)生相當(dāng)大的壓降,低電流路徑往往對(duì)噪聲很敏感。適當(dāng)PCB布局布線的關(guān)鍵在于確定關(guān)鍵路徑,然后安排器件,并提供足夠的銅面積以免高電流破壞低電流。性能不佳的表現(xiàn)是接地反彈和噪聲注入IC及系統(tǒng)的其余部分。

圖1所示為一個(gè)同步降壓調(diào)節(jié)器設(shè)計(jì),它包括一個(gè)開關(guān)控制器和以下外部電源器件:高端開關(guān)、低端開關(guān)、電感、輸入電容、輸出電容和旁路電容。圖1中的箭頭表示高開關(guān)電流流向。必須小心放置這些電源器件,避免產(chǎn)生不良的寄生電容和電感,導(dǎo)致過(guò)大噪聲、過(guò)沖、響鈴振蕩和接地反彈。

諸如DH、DL、BST和SW之類的開關(guān)電流路徑離開控制器后需妥善安排,避免產(chǎn)生過(guò)大寄生電感。這些線路承載的高δI/δt交流開關(guān)脈沖電流可能達(dá)到3 A以上并持續(xù)數(shù)納秒。高電流環(huán)路必須很小,以盡可能降低輸出響鈴振蕩,并且避免拾取額外的噪聲。

低值、低幅度信號(hào)路徑,如補(bǔ)償和反饋器件等,對(duì)噪聲很敏感。應(yīng)讓這些路徑遠(yuǎn)離開關(guān)節(jié)點(diǎn)和電源器件,以免注入干擾噪聲。

第二步:布局物理規(guī)劃

PCB物理規(guī)劃(floor plan)非常重要,必須使電流環(huán)路面積最小,并且合理安排電源器件,使得電流順暢流動(dòng),避免尖角和窄小的路徑。這將有助于減小寄生電容和電感,從而消除接地反彈。

圖2所示為采用開關(guān)控制器ADP1850的雙路輸出降壓轉(zhuǎn)換器的PCB布局。請(qǐng)注意,電源器件的布局將電流環(huán)路面積和寄生電感降至最小。虛線表示高電流路徑。同步和異步控制器均可以使用這一物理規(guī)劃技術(shù)。在異步控制器設(shè)計(jì)中,肖特基二極管取代低端開關(guān)。

第三步:電源器件

頂部和底部電源開關(guān)處的電流波形是一個(gè)具有非常高δI/δt的脈沖。因此,連接各開關(guān)的路徑應(yīng)盡可能短,以盡量降低控制器拾取的噪聲和電感環(huán)路傳輸?shù)脑肼?。在PCB一側(cè)上使用一對(duì)DPAK或SO-8封裝的FET時(shí),最好沿相反方向旋轉(zhuǎn)這兩個(gè)FET,使得開關(guān)節(jié)點(diǎn)位于該對(duì)FET的一側(cè),并利用合適的陶瓷旁路電容將高端漏電流旁路到低端源。務(wù)必將旁路電容盡可能靠近MOSFET放置(參見圖2),以盡量減小穿過(guò)FET和電容的環(huán)路周圍的電感。

輸入旁路電容和輸入大電容的放置對(duì)于控制接地反彈至關(guān)重要。輸出濾波器電容的負(fù)端連接應(yīng)盡可能靠近低端 MOSFET的源,這有助于減小引起接地反彈的環(huán)路電感。圖2中的Cb1和Cb2是陶瓷旁路電容,這些電容的推薦值范圍是1 μF至22 μF。對(duì)于高電流應(yīng)用,應(yīng)額外并聯(lián)一個(gè)較大值的濾波器電容,如圖2的CIN所示。

散熱考慮和接地層

在重載條件下,功率MOSFET、電感和大電容的等效串聯(lián)電阻(ESR)會(huì)產(chǎn)生大量的熱。為了有效散熱,圖2的示例在這些電源器件下面放置了大面積的銅。

多層PCB的散熱效果好于2層PCB。為了提高散熱和導(dǎo)電性能,應(yīng)在標(biāo)準(zhǔn)1盎司銅層上使用2盎司厚度的銅。多個(gè) PGND層通過(guò)過(guò)孔連在一起也會(huì)有幫助。圖3顯示一個(gè)4層 PCB設(shè)計(jì)的頂層、第三層和第四層上均分布有PGND層。

這種多接地層方法能夠隔離對(duì)噪聲敏感的信號(hào)。如圖2所 示,補(bǔ)償器件、軟啟動(dòng)電容、偏置輸入旁路電容和輸出反饋分壓器電阻的負(fù)端全都連接到AGND層。請(qǐng)勿直接將任何高電流或高δI/δt路徑連接到隔離AGND層。AGND是一個(gè)安靜的接地層,其中沒(méi)有大電流流過(guò)。

所有電源器件(如低端開關(guān)、旁路電容、輸入和輸出電容等)的負(fù)端連接到PGND層,該層承載高電流。

GND層內(nèi)的壓降可能相當(dāng)大,以至于影響輸出精度。通過(guò)一條寬走線將AGND層連接到輸出電容的負(fù)端(參見圖4),可以顯著改善輸出精度和負(fù)載調(diào)節(jié)。

AGND層一路擴(kuò)展到輸出電容,AGND層和PGND層在輸出電容的負(fù)端連接到過(guò)孔。

圖2顯示了另一種連接AGND和PGND層的技術(shù),AGND層通過(guò)輸出大電容負(fù)端附近的過(guò)孔連接到PGND層。圖3顯示了PCB上某個(gè)位置的截面,AGND層和PGND層通過(guò)輸出大電容負(fù)端附近的過(guò)孔相連。

電流檢測(cè)路徑

為了避免干擾噪聲引起精度下降,電流模式開關(guān)調(diào)節(jié)器的電流檢測(cè)路徑布局必須妥當(dāng)。雙通道應(yīng)用尤其要更加重視,消除任何通道間串?dāng)_。

雙通道降壓控制器ADP1850將低端MOSFET的導(dǎo)通電阻RDS(ON)用作控制環(huán)路架構(gòu)的一部分。此架構(gòu)在SWx與 PGNDx引腳之間檢測(cè)流經(jīng)低端MOSFET的電流。一個(gè)通道中的地電流噪聲可能會(huì)耦合到相鄰?fù)ǖ乐?。因此,?wù)必使 SWx和PGNDx走線盡可能短,并將其放在靠近MOSFET的地方,以便精確檢測(cè)電流。到SWx和PGNDx節(jié)點(diǎn)的連接務(wù)必采用開爾文檢測(cè)技術(shù),如圖2和圖5所示。注意,相應(yīng)的 PGNDx走線連接到低端MOSFET的源。不要隨意將PGND 層連接到PGNDx引腳。

相比之下,對(duì)于ADP1829等雙通道電壓模式控制器,PGND1和PGND2引腳則是直接通過(guò)過(guò)孔連接到PGND層。

反饋和限流檢測(cè)路徑

反饋(FB)和限流(ILIM)引腳是低信號(hào)電平輸入,因此,它們對(duì)容性和感性噪聲干擾敏感。FB和ILIM走線應(yīng)避免靠近高δI/δt走線。注意不要讓走線形成環(huán)路,導(dǎo)致不良電感增加。在ILIM和PGND引腳之間增加一個(gè)小MLCC去耦電容 (如22 pF),有助于對(duì)噪聲進(jìn)行進(jìn)一步濾波。

開關(guān)節(jié)點(diǎn)

在開關(guān)調(diào)節(jié)器電路中,開關(guān)(SW)節(jié)點(diǎn)是噪聲最高的地方,因?yàn)樗休d著很大的交流和直流電壓/電流。此SW節(jié)點(diǎn)需要較大面積的銅來(lái)盡可能降低阻性壓降。將MOSFET和電感彼此靠近放在銅層上,可以使串聯(lián)電阻和電感最小。

對(duì)電磁干擾、開關(guān)節(jié)點(diǎn)噪聲和響鈴振蕩更敏感的應(yīng)用可以使用一個(gè)小緩沖器。緩沖器由電阻和電容串聯(lián)而成(參見圖 6中的RSNUB和CSNUB),放在SW節(jié)點(diǎn)與PGND層之間,可以降 低SW節(jié)點(diǎn)上的響鈴振蕩和電磁干擾。注意,增加緩沖器可能會(huì)使整體效率略微下降0.2%到0.4%。

柵極驅(qū)動(dòng)器路徑

柵極驅(qū)動(dòng)走線(DH和DL)也要處理高δI/δt,往往會(huì)產(chǎn)生響鈴振蕩和過(guò)沖。這些走線應(yīng)盡可能短。最好直接布線,避免使用饋通過(guò)孔。如果必須使用過(guò)孔,則每條走線應(yīng)使用兩個(gè)過(guò)孔,以降低峰值電流密度和寄生電感。

在DH或DL引腳上串聯(lián)一個(gè)小電阻(約2 Ω至4 Ω)可以減慢柵極驅(qū)動(dòng),從而也能降低柵極噪聲和過(guò)沖。另外,BST與SW 引腳之間也可以連接一個(gè)電阻(參見圖6)。在布局期間用0 Ω柵極電阻保留空間,可以提高日后進(jìn)行評(píng)估的靈活性。增加的柵極電阻會(huì)延長(zhǎng)柵極電荷上升和下降時(shí)間,導(dǎo)致 MOSFET的開關(guān)功率損耗提高。

總結(jié)

了解電流路徑、其敏感性以及適當(dāng)?shù)钠骷胖?,是消?PCB布局設(shè)計(jì)噪聲問(wèn)題的關(guān)鍵。ADI公司的所有電源器件評(píng)估板都采用上述布局布線指導(dǎo)原則來(lái)實(shí)現(xiàn)最佳性能。評(píng)估板文件UG-204和UG-205詳細(xì)說(shuō)明了ADP1850相關(guān)的布局布線情況。

注意,所有開關(guān)電源都具有相同的元件和相似的電流路徑敏感性。因此,以針對(duì)電流模式降壓調(diào)節(jié)器的 ADP1850為 例說(shuō)明的指導(dǎo)原則同樣適用于電壓模式和/或升壓開關(guān)調(diào)節(jié)器的布局布線。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426403
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    473

    瀏覽量

    43659

原文標(biāo)題:【世說(shuō)設(shè)計(jì)】硬核!如何從PCB布局布線下手,避免由開關(guān)電源布局不當(dāng)而引起的噪聲

文章出處:【微信號(hào):Excelpoint_CN,微信公眾號(hào):Excelpoint_CN】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    晶振PCB布局避坑指南

    作為一名在晶振廠深耕五年的硬件工程師,見過(guò)太多因PCB布局失誤導(dǎo)致的“詭異故障”:工業(yè)網(wǎng)關(guān)在低溫下間歇性死機(jī)、消費(fèi)電子的時(shí)鐘信號(hào)頻頻丟包、通信設(shè)備的相位噪聲超標(biāo)……這些問(wèn)題追根溯源,往往都指向晶振
    的頭像 發(fā)表于 04-24 08:57 ?127次閱讀
    晶振<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>避坑指南

    PCB Layout設(shè)計(jì)內(nèi)容詳解:布局布線的核心工作要點(diǎn)

    本文深入介紹PCB Layout設(shè)計(jì)所包含的關(guān)鍵工作內(nèi)容,涵蓋元件布局、走線規(guī)劃、電源地線處理、信號(hào)完整性優(yōu)化及設(shè)計(jì)驗(yàn)證,幫助工程師掌握高質(zhì)量電路板設(shè)計(jì)的核心要點(diǎn)。
    的頭像 發(fā)表于 04-03 10:29 ?270次閱讀

    如何設(shè)置HDI PCB布局?

    積和優(yōu)異的電氣性能,廣泛應(yīng)用于智能手機(jī)、平板電腦、可穿戴設(shè)備及高端服務(wù)器等領(lǐng)域。合理設(shè)置HDI PCB布局,對(duì)于確保電路性能、提升生產(chǎn)效率及降低成本具有至關(guān)重要的作用。以下將從設(shè)計(jì)準(zhǔn)備、層疊結(jié)構(gòu)規(guī)劃、元件布局
    的頭像 發(fā)表于 03-30 17:01 ?1009次閱讀
    如何設(shè)置HDI <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>?

    PCB接地設(shè)計(jì)實(shí)戰(zhàn)避坑指南:“環(huán)路”到“干凈地”的進(jìn)階之路

    PCB設(shè)計(jì)中接地導(dǎo)致的 “嗡嗡”聲、數(shù)據(jù)跳變、復(fù)位重啟 等典型問(wèn)題,拆解單點(diǎn)接地、多點(diǎn)接地及混合接地的應(yīng)用陷阱,并提供原理圖符號(hào)到PCB布局的實(shí)戰(zhàn)設(shè)計(jì)清單。希望能幫你打造一塊“安靜
    發(fā)表于 02-10 16:29

    開關(guān)電源布局原則

    的EMI和其它噪聲源是兩者當(dāng)中更關(guān)鍵的一條。在PCB上使反饋線位于與電感器相對(duì)的一側(cè),并且中間用接地層分開。 濾波電容器 當(dāng)使用小容量瓷質(zhì)輸入濾波電容器時(shí),它應(yīng)該盡可能靠近IC的VIN引腳。這將消除
    發(fā)表于 01-15 06:16

    深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團(tuán)隊(duì)與豐富經(jīng)驗(yàn),為客戶提供精密布局、優(yōu)化
    的頭像 發(fā)表于 01-04 15:29 ?435次閱讀

    功放PCB電路板設(shè)計(jì):噪聲抑制到音質(zhì)優(yōu)化

    本文詳細(xì)闡述功放PCB設(shè)計(jì)的核心要點(diǎn),涵蓋布局分區(qū)、接地系統(tǒng)優(yōu)化、電源路徑與退耦設(shè)計(jì)以及熱管理策略,為打造低噪聲、高保真音頻電路提供實(shí)用設(shè)計(jì)指南。
    的頭像 發(fā)表于 12-25 14:16 ?773次閱讀

    驅(qū)動(dòng)板PCB布線的注意事項(xiàng)

    PCB Layout 注意事項(xiàng) 1)布局注意事項(xiàng): ●● 整體布局遵循功率回路與小信號(hào)控制回路分開布局原則,功率部分和控制部分的 GND 分開回流到輸入 GND。 ●● 芯片的放置方向
    發(fā)表于 12-02 07:40

    高頻PCB布線“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    技巧 一、核心布線原則 多層板設(shè)計(jì) 高頻電路集成度高,采用至少四層板(頂層、底層、電源層、地層),利用中間層設(shè)置屏蔽和就近接地,降低寄生電感,縮短信號(hào)傳輸路徑,減少交叉干擾。例如,四層板比雙面板噪聲低20dB。 電源層與地平面相
    的頭像 發(fā)表于 11-21 09:23 ?1072次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧

    區(qū)分,只能通過(guò)PCB布線來(lái)盡量減低布線引入額外噪聲。 19、[問(wèn)] 近我學(xué)習(xí)PCB的設(shè)計(jì),
    發(fā)表于 11-14 06:11

    多功能炭素材料電阻率測(cè)試儀中的低噪聲布線技術(shù)

    在多功能炭素材料電阻率測(cè)試儀中,低噪聲布線技術(shù)是保障測(cè)試數(shù)據(jù)精準(zhǔn)的“隱形防線”。該技術(shù)通過(guò)優(yōu)化儀器內(nèi)部與外部連接線路的布局、材質(zhì)選擇及防護(hù)設(shè)計(jì),最大程度減少外界干擾與內(nèi)部信號(hào)損耗,避免
    的頭像 發(fā)表于 10-31 09:20 ?547次閱讀
    多功能炭素材料電阻率測(cè)試儀中的低<b class='flag-5'>噪聲</b><b class='flag-5'>布線</b>技術(shù)

    如何理解芯片設(shè)計(jì)中的后端布局布線

    后端布局布線(Place and Route,PR)是集成電路設(shè)計(jì)中的一個(gè)重要環(huán)節(jié),它主要涉及如何在硅片上合理地安排電路元器件的位置,并通過(guò)布線將這些元器件連接起來(lái),以確保芯片能夠正確地工作。這個(gè)過(guò)程是芯片設(shè)計(jì)的最后階段之一,它
    的頭像 發(fā)表于 08-15 17:33 ?1625次閱讀

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線二、信號(hào)走線下
    的頭像 發(fā)表于 05-28 19:34 ?2707次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    如何設(shè)計(jì)PCB外殼與布局以避免干涉

    設(shè)計(jì)印刷電路板(PCB)既有趣又充滿挑戰(zhàn),但 PCB 需要外殼來(lái)保持機(jī)械穩(wěn)定性。PCB 外殼可以直接購(gòu)買現(xiàn)成的,也可以使用 MCAD 工具進(jìn)行定制設(shè)計(jì)。無(wú)論選擇哪種方式
    的頭像 發(fā)表于 05-27 11:00 ?1911次閱讀
    如何設(shè)計(jì)<b class='flag-5'>PCB</b>外殼與<b class='flag-5'>布局</b>以避免干涉

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。
    的頭像 發(fā)表于 05-07 14:50 ?1878次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略
    五台县| 弥渡县| 松滋市| 马鞍山市| 大庆市| 临洮县| 中方县| 昌吉市| 东乌珠穆沁旗| 荔浦县| 宽城| 胶南市| 泸定县| 朝阳区| 苏尼特左旗| 黄骅市| 乌兰察布市| 中方县| 永兴县| 英山县| 边坝县| 女性| 顺义区| 朝阳区| 安泽县| 崇文区| 云龙县| 泽库县| 开封市| 阳曲县| 德昌县| 德阳市| 阿城市| 富锦市| 南宁市| 恭城| 香港| 永善县| 乌鲁木齐市| 宣武区| 博湖县|