日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB層疊設(shè)計(jì)需考慮的因素_PCB層疊設(shè)計(jì)的一般規(guī)則

h1654155282.3538 ? 來(lái)源:村田中文技術(shù)社區(qū) ? 作者:村田中文技術(shù)社區(qū) ? 2020-03-21 10:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB的層數(shù)多少取決于電路板的復(fù)雜程度,從PCB的加工過(guò)程來(lái)看,多層PCB是將多個(gè)“雙面板PCB”通過(guò)疊加、壓合工序制造出來(lái)的。但多層PCB的層數(shù)、各層之間的疊加順序及板材選擇是由電路板設(shè)計(jì)師決定的,這就是所謂的“PCB層疊設(shè)計(jì)”。

PCB層疊設(shè)計(jì)需考慮的因素

一款PCB設(shè)計(jì)的層數(shù)及層疊方案取決于以下幾個(gè)因素:

1、硬件成本:PCB層數(shù)的多少與最終的硬件成本直接相關(guān),層數(shù)越多硬件成本就越高,以消費(fèi)類(lèi)產(chǎn)品為代表的硬件PCB一般對(duì)于層數(shù)有最高限制,例如筆記本電腦產(chǎn)品的主板PCB層數(shù)通常為4~6層,很少超過(guò)8層;

2、高密元器件的出線:以BGA封裝器件為代表的高密元器件,此類(lèi)元器件的出線層數(shù)基本決定了PCB板的布線層層數(shù);

3、信號(hào)質(zhì)量控制:對(duì)于高速信號(hào)比較集中的PCB設(shè)計(jì),如果重點(diǎn)關(guān)注信號(hào)質(zhì)量,那么就要求減少相鄰層布線以降低信號(hào)間串?dāng)_,這時(shí)布線層層數(shù)與參考層層數(shù)(Ground層或Power層)的比例最好是1:1,就會(huì)造成PCB設(shè)計(jì)層數(shù)的增加;反之,如果對(duì)于信號(hào)質(zhì)量控制不強(qiáng)制要求,則可以使用相鄰布線層方案,從而降低PCB層數(shù);

4、原理圖信號(hào)定義:原理圖信號(hào)定義會(huì)決定PCB布線是否“通順”,糟糕的原理圖信號(hào)定義會(huì)導(dǎo)致PCB布線不順、布線層數(shù)增加;

5、PCB廠家加工能力基線:PCB設(shè)計(jì)者給出的層疊設(shè)計(jì)方案(疊層方式、疊層厚度等),必須要充分考慮PCB廠家的加工能力基線,如:加工流程、加工設(shè)備能力、常用PCB板材型號(hào)等。

PCB層疊設(shè)計(jì)需要在以上所有設(shè)計(jì)影響因素中尋求優(yōu)先級(jí)和平衡點(diǎn)。

PCB層疊設(shè)計(jì)的一般規(guī)則

1、地層與信號(hào)層之間應(yīng)緊密耦合,意思就是說(shuō),地層與電源層之間的距離應(yīng)盡量小,介質(zhì)厚度應(yīng)盡量小,以增大電源層與地層之間的電容(如果這里不明白,大家可以想一下平板電容,電容的大小與間距成反比)。

2、兩個(gè)信號(hào)層之間盡量不要直接相鄰,這樣容易發(fā)生信號(hào)的串?dāng)_,影響電路的性能。

3、對(duì)于多層電路板,例如4層板,6層板,一般要求信號(hào)層盡量與一個(gè)內(nèi)電層(地層或者電源層)相鄰,這樣可以利用內(nèi)電層的大面積覆銅來(lái)起到屏蔽信號(hào)層的作用,從而有效的避免了信號(hào)層之間的串?dāng)_。

4、對(duì)于高速信號(hào)層,一般要位于兩個(gè)內(nèi)電層之間,這樣做的目的是一方面起到對(duì)高速信號(hào)提供一個(gè)有效的屏蔽層,另一方面則將高速信號(hào)限制在兩個(gè)內(nèi)電層之間,減小對(duì)其他信號(hào)層的干擾。

5、要考慮層疊結(jié)構(gòu)的對(duì)稱(chēng)性。

6、多個(gè)接地的內(nèi)電層可以有效的降低接地阻抗。

推薦的層疊結(jié)構(gòu)

1、把高頻走線布在頂層,以避免高頻走線過(guò)程中使用到過(guò)孔而引入感應(yīng)電感。在頂層隔離器和發(fā)送接收電路的數(shù)據(jù)線用高頻走線直接相連。

2、高頻信號(hào)線下面放置一個(gè)地平面,以控制傳輸連接線的阻抗,也提供了一個(gè)非常低電感的通路給返回電流(returncurrent)流過(guò)。

3、將電源層置于接地層下面。這兩個(gè)參考層構(gòu)成了一個(gè)大約為100pF/inch2的附加高頻旁路電容器。

4、在底層布線布置低速控制信號(hào)。這些信號(hào)線擁有較大的余量來(lái)承受過(guò)孔引起的阻抗不連續(xù),這樣的話就更有靈活性。

▲四層板疊層設(shè)計(jì)示例

如果還需要增加供電層(Vcc)或信號(hào)層,增加的第二組電源層/地層必須對(duì)稱(chēng)層疊。這樣層疊層壓結(jié)構(gòu)才穩(wěn)定,板子也不會(huì)翹曲。不同電壓的電源層和地層之間應(yīng)該靠近一點(diǎn),這樣增加高頻旁路電容,從而抑制噪聲。

提醒:這里還有一層的意思就是要使用偶數(shù)層PCB,避免使用奇數(shù)層。因?yàn)槠鏀?shù)層電路板容易彎曲。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426468
  • 層疊設(shè)計(jì)
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    7830
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    千兆以太網(wǎng)PCB層疊設(shè)計(jì)與阻抗控制實(shí)戰(zhàn)

    在千兆以太網(wǎng)硬件設(shè)計(jì)中,PCB層疊結(jié)構(gòu)和差分阻抗控制是保證信號(hào)完整性的基礎(chǔ)。許多工程師依賴(lài)PCB廠家默認(rèn)的層疊,導(dǎo)致阻抗失控、回波損耗超標(biāo)。本文從工程實(shí)戰(zhàn)出發(fā),詳解4層/6層板的
    的頭像 發(fā)表于 04-30 13:46 ?123次閱讀

    SMT貼片加工對(duì)PCB的基本要求

    :傳送邊不能有缺口,拐角要做圓形倒角,元器件最外側(cè)距傳送邊≥3mm,盡量保證5mm,否則需加工藝邊。 板材與性能 導(dǎo)熱性良好:導(dǎo)熱系數(shù)一般在0.2-0.8W/(K·m),整個(gè)PCB平均導(dǎo)熱系數(shù)約6.5W
    發(fā)表于 04-07 09:38

    如何設(shè)置HDI PCB布局?

    積和優(yōu)異的電氣性能,廣泛應(yīng)用于智能手機(jī)、平板電腦、可穿戴設(shè)備及高端服務(wù)器等領(lǐng)域。合理設(shè)置HDI PCB布局,對(duì)于確保電路性能、提升生產(chǎn)效率及降低成本具有至關(guān)重要的作用。以下將從設(shè)計(jì)準(zhǔn)備、層疊結(jié)構(gòu)規(guī)劃、元件布局、布線策略及設(shè)計(jì)驗(yàn)證幾個(gè)方面,詳細(xì)介紹如何設(shè)置HDI
    的頭像 發(fā)表于 03-30 17:01 ?1010次閱讀
    如何設(shè)置HDI <b class='flag-5'>PCB</b>布局?

    一般pcb測(cè)試需要做哪些項(xiàng)目檢查?

    一般PCB測(cè)試旨在確保電路板的電氣性能、物理完整性和可靠性,避免生產(chǎn)缺陷。在實(shí)際生產(chǎn)過(guò)程中,常見(jiàn)項(xiàng)目涵蓋外觀檢查、電氣測(cè)試和可靠性驗(yàn)證等多方面。作為國(guó)內(nèi)領(lǐng)先的PCB測(cè)量?jī)x器、智能檢測(cè)設(shè)備等專(zhuān)業(yè)
    的頭像 發(fā)表于 03-11 11:31 ?2551次閱讀
    <b class='flag-5'>一般</b><b class='flag-5'>pcb</b>測(cè)試需要做哪些項(xiàng)目檢查?

    【「Altium Designer 25 電路設(shè)計(jì)精進(jìn)實(shí)踐」閱讀體驗(yàn)】+第六章節(jié) PCB設(shè)計(jì)

    規(guī)則設(shè)計(jì)好,選好檢查哪些項(xiàng)目,檢查的標(biāo)準(zhǔn)就是規(guī)則里面的內(nèi)容。 PCB投產(chǎn)后能不能調(diào)試好,都是靠DRC檢查來(lái)判定的,不然這里短路,那里不同怎么辦。 檢查后,根據(jù)檢查結(jié)果來(lái)修改自己PCB
    發(fā)表于 02-26 11:05

    基于SiC MOSFET和低寄生電感 PCB 層疊母排的 50kHz變頻器設(shè)計(jì)

    傾佳楊茜-變頻方案:基于SiC MOSFET和低寄生電感 PCB 層疊母排的 50kHz變頻器設(shè)計(jì)對(duì)數(shù)控加工表面質(zhì)量的提升分析 在現(xiàn)代工業(yè)自動(dòng)化與高端制造領(lǐng)域,數(shù)控機(jī)床(CNC)的加工精度和表面質(zhì)量
    的頭像 發(fā)表于 02-26 08:53 ?265次閱讀
    基于SiC MOSFET和低寄生電感 <b class='flag-5'>PCB</b> <b class='flag-5'>層疊</b>母排的 50kHz變頻器設(shè)計(jì)

    班通科技:一般PCB離子污染度限值對(duì)照表

    目前,PCB離子污染度的限值各行各業(yè)要求不,一般根據(jù)產(chǎn)品應(yīng)用領(lǐng)域、可靠性要求及客戶特定規(guī)范進(jìn)行分級(jí),主要遵循國(guó)際IPC標(biāo)準(zhǔn),但汽車(chē)、醫(yī)療、航空航天等高端領(lǐng)域通常也有更嚴(yán)格的要求。作為國(guó)內(nèi)領(lǐng)先
    的頭像 發(fā)表于 01-30 10:54 ?595次閱讀
    班通科技:<b class='flag-5'>一般</b><b class='flag-5'>PCB</b>離子污染度限值對(duì)照表

    PCB阻焊層與助焊層的本質(zhì)區(qū)別

    在Altium Designer(AD)中設(shè)計(jì)PCB時(shí),我們經(jīng)常在層疊管理器里看到 Solder Mask 和 Paste Mask 這兩層。它們到底是什么?為什么總是成對(duì)出現(xiàn)?簡(jiǎn)單來(lái)說(shuō),可以把它們理解為PCB在生產(chǎn)和組裝過(guò)程中
    的頭像 發(fā)表于 01-06 18:50 ?3196次閱讀
    <b class='flag-5'>PCB</b>阻焊層與助焊層的本質(zhì)區(qū)別

    選擇加密算法時(shí)考慮哪些因素?

    芯源半導(dǎo)體安全芯片的硬件加密引擎支持多種國(guó)際通用加密算法,在實(shí)際為物聯(lián)網(wǎng)設(shè)備選擇加密算法時(shí),考慮哪些因素?
    發(fā)表于 11-17 07:43

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)
    的頭像 發(fā)表于 09-17 11:19 ?5601次閱讀
    Altair PollEx:<b class='flag-5'>PCB</b><b class='flag-5'>規(guī)則</b>檢查及系統(tǒng)EMC仿真技術(shù)

    如何優(yōu)化層疊結(jié)構(gòu)以提高PCB線路板整體性能簡(jiǎn)述

    ? ?優(yōu)化高多層PCB線路板的層疊結(jié)構(gòu)是提升其整體性能的關(guān)鍵步驟,以下從信號(hào)完整性、電源完整性、電磁兼容性、散熱性能四大核心目標(biāo)出發(fā),結(jié)合具體優(yōu)化策略和案例進(jìn)行說(shuō)明: 、信號(hào)完整性優(yōu)化 信號(hào)層
    的頭像 發(fā)表于 07-10 14:56 ?672次閱讀

    網(wǎng)課回放 I 升級(jí)版“站式” PCB 設(shè)計(jì)第四期:規(guī)則設(shè)置

    網(wǎng)課回放 I 升級(jí)版“站式” PCB 設(shè)計(jì)第四期:規(guī)則設(shè)置
    的頭像 發(fā)表于 06-06 18:58 ?969次閱讀
    網(wǎng)課回放 I 升級(jí)版“<b class='flag-5'>一</b>站式” <b class='flag-5'>PCB</b> 設(shè)計(jì)第四期:<b class='flag-5'>規(guī)則</b>設(shè)置

    PCB層疊結(jié)構(gòu)設(shè)計(jì)的先決條件

    )出發(fā),深入探討PCB多層板的層疊結(jié)構(gòu)設(shè)計(jì)的先決條件。 、Core和PP的簡(jiǎn)要介紹 Core是PCB多層板的核心組成部分,它的兩個(gè)表層都鋪有銅箔,可作為信號(hào)層、電源層、地層等導(dǎo)電層。
    的頭像 發(fā)表于 06-06 15:37 ?1545次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>層疊</b>結(jié)構(gòu)設(shè)計(jì)的先決條件

    時(shí)源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號(hào)線在相鄰層沿同方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?1089次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB的布線策略

    高層數(shù) PCB 的布線策略豐富多樣,具體取決于 PCB 的功能。這類(lèi)電路板可能涉及多種不同類(lèi)型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配信號(hào)層的角度來(lái)看,這無(wú)疑是項(xiàng)極具挑戰(zhàn)性的任
    的頭像 發(fā)表于 05-07 14:50 ?1881次閱讀
    高層數(shù)<b class='flag-5'>層疊</b>結(jié)構(gòu)<b class='flag-5'>PCB</b>的布線策略
    曲麻莱县| 手机| 磐安县| 云林县| 固镇县| 台江县| 河南省| 肃北| 安图县| 仁怀市| 会昌县| 新邵县| 东源县| 雷山县| 象州县| 合作市| 新宾| 尚义县| 仪征市| 凭祥市| 富宁县| 台东市| 桑植县| 土默特左旗| 工布江达县| 丹东市| 梁山县| 黄龙县| 偃师市| 庆阳市| 巴彦县| 稷山县| 嘉定区| 霍山县| 四会市| 永康市| 武陟县| 云阳县| 新绛县| 新巴尔虎右旗| 永修县|