日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

足足306頁Xilinx FPGA ,對于如此之多的內容該如何消化吸收呢?

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-09-17 18:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 設計是有章可循的,如果用的是 Xilinx 的 FPGA,這個“章”就是 UG949。最新版的 UG949 是 2020.1 版本,整個文檔共六大章節(jié) 306 頁。對于如此之多的內容該如何消化吸收呢?首先,了解一下 UG949 的背景信息。

UG949 是什么?

UG949 是很多工程師的經(jīng)驗總結,這些經(jīng)驗總結告訴我們在實現(xiàn) FPGA 設計時該如何去做,例如:PCB 設計時的注意事項、什么才是良好的代碼風格、時序約束該怎么做、時序收斂有哪些方法等等。

為什么要用 UG949?

隨著微電子工藝的不斷發(fā)展,F(xiàn)PGA 的規(guī)模也越來越大,例如出現(xiàn)了多 die 芯片(SSI 器件),隨之 FPGA 設計也越來越復雜,這意味著發(fā)現(xiàn)設計潛在的問題并解決也變得愈發(fā)困難。

好在 Xilinx 推出了新一代開發(fā)工具 Vivado,同時 UG949 也應運而生。從而,工程師們可以遵循 UG949 的設計方法最大可能地避免一些問題并從中找到一些解決問題的方法。簡言之,UG949 的核心思想就是盡可能地幫工程師在設計初期發(fā)現(xiàn)問題并解決問題,最大化地提升開發(fā)效率,降低迭代周期。這是因為問題發(fā)現(xiàn)地越晚,解決起來越困難。

UG949 面向哪些對象?

UG949 不僅僅是面向 FPGA 工程師,也面向 PCB 工程師和邏輯工程師,三類工程師均可從中受益。這是因為 UG949 既涵蓋了片外板級相關內容,例如 DDR 存儲器接口電路設計規(guī)則、高速收發(fā)器電路設計規(guī)則、FPGA 配置電路設計規(guī)則、系統(tǒng)級功耗解決方案等,也涵蓋了片內設計規(guī)則的相關內容,例如設計流程、代碼風格、時序約束和時序收斂等,如下圖所示。

如何閱讀 UG949?

事實上,跟 UG949 相關的文檔包括 UG1231、UG1292 和 XTP301。如果把 UG949、UG1231 和 UG1292 打包看作一部字典的話,那么 UG949 就是字典的正文,UG1231 就是字典的索引(只有兩頁),UG1292 則是字典部分內容的濃縮精華版。既然是字典,我們就不需要從頭到尾一頁一頁地讀,而是根據(jù)工作需求結合索引,做到有的放矢,達到事半功倍。

例如,如果你是 PCB 工程師,打開 UG1231,瀏覽到 PCB Designer 部分,會引導你查看 UG949 的 Board and Device Planning 章節(jié),除此之外,如果設計中用到 DDR 存儲器,還需要根據(jù) Memory Interface IP Design Checklists 對相關電路進行檢查核對,同時根據(jù)芯片型號選擇相應的 Schematic Design Checklists 對相關電路進行檢查核對。

如果你是邏輯工程師,已到了設計的中后期,需要處理時序違例問題,打開 UG1231,瀏覽到第 2 頁,會引導你查看 UG949 Design Closure 章節(jié)。這章內容的核心部分之一是 Timing Closure,共 88 頁。這 88 頁內容已濃縮到 UG1292 中,因此時序問題可首先查看 UG1292。

閱讀流程如下圖所示。

如何使用 UG949?

為了幫助工程師們有效地使用和借鑒 UG949 中的設計方法,Xilinx 專門提供了 UFGM 檢查表 XTP301。這個表格可以從 Xilinx 官網(wǎng)下載,也可以從 Documentation Navigator 直接生成,如下圖所示。

原文標題:300 多頁方法論,Xilinx FPGA 設計竟然有”章”可循?

文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1664

    文章

    22509

    瀏覽量

    639549
  • Xilinx FPGA
    +關注

    關注

    1

    文章

    29

    瀏覽量

    7388

原文標題:300 多頁方法論,Xilinx FPGA 設計竟然有”章”可循?

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深入解析FDN306P:P溝道MOSFET的卓越之選

    深入解析FDN306P:P溝道MOSFET的卓越之選 在電子工程師的日常設計工作中,MOSFET作為關鍵的電子元件,其性能直接影響著電路的運行效率和穩(wěn)定性。今天,我們就來深入探討安森美(onsemi
    的頭像 發(fā)表于 04-21 10:40 ?162次閱讀

    Xilinx FPGA中的混合模式時鐘管理器MMCME2_ADV詳解

    FPGA 的浩瀚宇宙中,時鐘系統(tǒng)不僅是驅動邏輯運轉的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對于 Xilinx 7 系列 FPGA 開發(fā)者而言,如果僅滿足于使用 Clo
    的頭像 發(fā)表于 04-10 11:20 ?235次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>中的混合模式時鐘管理器MMCME2_ADV詳解

    Onsemi NVMFS4C306N:高性能N溝道MOSFET的設計與應用解析

    - 8FL),具有低導通電阻、低電容和優(yōu)化的柵極電荷等特性,能夠有效降低傳導損耗、驅動損耗和開關損耗。器件符合AEC - Q101標準,具備PPAP能力,并且提供NVMFS4C306NWF可焊
    的頭像 發(fā)表于 04-09 16:25 ?250次閱讀

    青翼基于KU115FPGA 高性能數(shù)據(jù)預處理載板-PCIe信號處理板-FPGA載板

    PCIE702A-2 是一款基于 PCIE 總線架構的 KU115 FPGA 高性能 數(shù)據(jù)預處理平臺,平臺具有 1 個 FMC+(HPC)接口,1 路 PCIe x8 主機接口,平臺采用
    的頭像 發(fā)表于 03-17 19:00 ?1103次閱讀
    青翼基于KU115<b class='flag-5'>FPGA</b> 高性能數(shù)據(jù)預處理載板-PCIe信號處理板-<b class='flag-5'>FPGA</b>載板

    深入剖析TPS650864:Xilinx MPSoCs和FPGA的理想電源管理方案

    深入剖析TPS650864:Xilinx MPSoCs和FPGA的理想電源管理方案 在電子設備的設計中,電源管理是一個至關重要的環(huán)節(jié),它直接影響著設備的性能、穩(wěn)定性和效率。今天,我們要深入探討
    的頭像 發(fā)表于 03-16 15:25 ?288次閱讀

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?5313次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設計

    (Shinshu University)研究團隊的最新設計中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個 LUT + 2 個 CARRY4 塊,關鍵路徑延遲達到 2.75 ns。這是一次令人印象深刻的工藝優(yōu)化實踐。
    的頭像 發(fā)表于 11-17 09:49 ?3671次閱讀
    使用<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的四位乘法器設計

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設計中關鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢和應用場景
    的頭像 發(fā)表于 11-14 15:02 ?2827次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-fgg484的案
    發(fā)表于 11-11 07:44

    將蜂鳥E203的內核移植到fpga之后怎么進行二次開發(fā)

    你們好!請問一下我將蜂鳥E203的內核移植到fpga之后怎么進行二次開發(fā)?比如我想點亮板子上的led?驅動攝像頭進行圖像識別?這些如何進行
    發(fā)表于 11-10 07:09

    開源RISC-V處理器(蜂鳥E203)學習(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    1.簡述 首先感謝芯來開源了蜂鳥E203 risc-v處理器,提供了比較完整的工程環(huán)境、配套的軟硬件。但是配套的FPGA板卡實在太貴,對于自費學習的來說是不小的學習成本,而且我也認為完備環(huán)境
    發(fā)表于 10-31 08:46

    商品詳情內容更新接口設計與實現(xiàn)

    ? ?1. 接口核心價值 商品詳情是電商平臺的核心頁面,其內容更新接口需滿足: 實時性:價格/庫存變動需秒級同步 原子性:避免更新過程中出現(xiàn)中間狀態(tài) 冪等性:重復請求保證結果一致 擴展性:支持多維
    的頭像 發(fā)表于 10-11 15:36 ?523次閱讀
    商品詳情<b class='flag-5'>頁</b><b class='flag-5'>內容</b>更新接口設計與實現(xiàn)

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義有四、五,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設計原理圖時需要注意的一些事項,比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?26次下載

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現(xiàn)高效的移位寄存器(Shift Register)。
    的頭像 發(fā)表于 05-14 09:36 ?1304次閱讀
    前郭尔| 长岭县| 科尔| 台山市| 浏阳市| 原平市| 汽车| 锦屏县| 福海县| 浦北县| 思南县| 永城市| 荃湾区| 曲松县| 沂水县| 都兰县| 舟曲县| 莲花县| 江油市| 金昌市| 莆田市| 曲水县| 新疆| 固安县| 泰宁县| 孝感市| 商河县| 镇宁| 额济纳旗| 辽阳县| 双江| 安宁市| 会理县| 化州市| 宝山区| 昌黎县| 肇庆市| 历史| 曲阜市| 新昌县| 微山县|