日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局27個小技巧

PCB線路板打樣 ? 來源:FPGA技術(shù)聯(lián)盟 ? 作者:FPGA技術(shù)聯(lián)盟 ? 2020-11-16 14:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB布局技巧

1、濾波電容的放置要與電源接近,振蕩器也是,在振蕩器前端放電阻。

2、通過Design的Board Shape改變電路板大小。

3、畫完電路板大小后,在Mechanical1層用10mil線畫板框(部分工程師喜歡用禁止布線層即KeepOut-Layer層)P+L布線。

4、在布置PCB時,必須先要設(shè)置規(guī)則(很重要),rule中要設(shè)置Via、Clearance等。放置元件,過孔,焊盤,覆銅,放文本等都可用P+對應(yīng)快捷字母。

5、覆銅(place polygon pour)之前要修改安全間距design rules(clearance 10mil左右),并且NET網(wǎng)絡(luò)連接到地GND,選擇Pour Over All Same Net Objectc,還要去除死銅(remove dead copper)。

補充:因為FPGA下過孔比較密容易出現(xiàn)網(wǎng)絡(luò)被隔斷。多層板內(nèi)層鋪銅要注意電源層和地層,如果是正片(Signal)出現(xiàn)網(wǎng)絡(luò)被隔斷需手工加畫6mil的線把網(wǎng)絡(luò)連接好,如果內(nèi)層是負片(Internal Plane )出現(xiàn)網(wǎng)絡(luò)被隔斷可以將隔離焊盤大小改小,保證網(wǎng)絡(luò)連接;

6、表層的鋪銅要用網(wǎng)格時選擇Hatched(Tracks/Arcs),線寬 (Track Width)10mil,間隔 (Grid Size)20mil,Grid Size 的大小是包含線寬在內(nèi)前面數(shù)據(jù)實際是10mil線寬10mil的間隙。

7、排線整體操作用S+L,放導(dǎo)線用P+L,布線過程中按 * 可以添加過孔。

8、小鍵盤加減+,-號為各層之間切換用,Page Up放大,Page Down縮小。

9、距離測量R+M或者ctrl+M,單位mil和毫米mm切換用Q鍵,單位切換Ctrl+Q。

10、畫封裝圖時,J+L為Jump to Location定位到某一點。

11、定基點畫封裝在Preference的PCB中的Display中Origin Maker。

12、畫PCB封裝時可用隊列粘貼P+S。

13、畫PCB封裝圖要在TOP Over Layers(黃色)。

14、模擬電源和一般電源之間一般要加一個電感(10mh左右)消除信號的影響,加兩個0.1uf的電容濾波。

15、模擬參考輸入端AREF要接電解電容濾波,而且要接模擬地,模擬地(AGND)與一般地(GND)之間加一個電阻,并且正負模擬參考輸入端之間要加電容(0.1uf)濾波。

16、自動標(biāo)號用Tools--Re-Annotate。

17、畫器件原理圖的時候,善用器件排列規(guī)則來畫圖,先放大器件,與它相關(guān)的器件放附近。一般輸入引腳放在左邊,輸出放在右邊,電源放在上邊,地放在下邊。

18、畫原理圖庫時,可以用分部分(part)來設(shè)計引腳特別多的芯片。

19、在布局時,通過Shift+F,光標(biāo)選中你要操作的器件,在彈出的界面進行屬性設(shè)置,ctrl+a全選之后進行批量修改屬性。

20、Shift+S 看單層所有布線,鼠標(biāo)右鍵可以整體圖顯示拖動,鼠標(biāo)中鍵前后拉=放大或者縮小,多層布線非常有用。

21、當(dāng)重復(fù)器件比較多時候,為了讓布局看起來整體統(tǒng)一,可以使用排列組合Align,選擇要排列的元器件,水平均勻排列ctrl+shift+H,垂直均勻排列ctrl+shift+V,向上對齊排列ctrl+shift+T、向下對齊排列ctrl+shift+B,向左對齊排列ctrl+shift+L、向右對齊排列ctrl+shift+R。

22、在一個工程中的所有原理圖中的網(wǎng)標(biāo)都是相通的,如果要用總圖和子圖,選擇Design->Creat Sheet Symbol From Sheet or HDL。

23、添加信號層用Design->Layer Stack Manager選中top Layer然后Add Layer(正片) 或 Add Internal Plane (負片)。

24、扇出功能:FPGA多引腳可以Auto Route->Fanout->component然后選中你要扇出的器件,根據(jù)情況勾選。

25、改變PCB引腳順序后要反編譯到原理圖用Project->Project Option->options把其中的Changing Schematic Pins勾選項去掉,然后Design->Update Schmetics in xx.ProPCB。

26、交互式布線:就是改變其中的引腳順序,需要注意:

a、首先要配置可以交換的管腳Tools->pin/Part Swapping->configure選中你要交換的芯片比如FPGA,然后選擇可以交換的IO管腳,不能選中時鐘和一些配置管腳比如nCSO,nCE,ASDO,DATA0等等,這些都不能交換,Show Assign IO pin Only,然后將他們選中后增加到一個組比如Type組。

b、Pin Swap勾選上這樣才允許交換引腳。

c、Tools->Pin/Part Swapping->Interactive Pin/Net swaping(快捷鍵TWI)

27、布多層板注意:

a、FPGA內(nèi)部線寬≥4mil(這個要根據(jù)FPGA中引腳之間的最小間距來看),過孔(Via)外徑≥18mil內(nèi)徑≥8mil,電源類通孔外徑50mil,內(nèi)徑20mil;

b、等長線:對時鐘同步嚴格要求的需要布等長線,查看PCB,view->Workspace Panels->PCB->PCB,將要布的網(wǎng)絡(luò)分成一組便于觀察線長(雙擊All Net添加一組網(wǎng)絡(luò)),Tools->Interactive Lenth Tuning(快捷鍵TR),選擇網(wǎng)絡(luò)中一根線后Tab可以設(shè)置增加網(wǎng)絡(luò),然后找到網(wǎng)絡(luò)中最長的線進行等長布線,通過這個布線 ,之前要先連接好線,給出足夠空間;

c、差分線:對DVI接口需要布差分線,view->Workspace Panels->PCB->PCB然后選擇Differential Pairs Editor,新建你要布的差分線,也可以先在原理圖中標(biāo)注,然后用Tools->Interactive Diff Pair Lenth Tuning(快捷鍵TI),選中一根線后按Tab進行你要布得最長的線為標(biāo)準(zhǔn)進行布線;

d、按S+N可以選擇整條網(wǎng)絡(luò),有利于刪除;

e、使器件固定,雙擊后選擇locked。30、板子最后的檢查非常重要,特別是unrouted 檢查,板子焊接之前的電源和地檢查也是;

最后補充兩點:
① 在PCB中按L直接可以編輯各層的顯示和隱藏。
② 盡量十字叉交錯布線,減小信號干擾。

編輯:hfy
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426472
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    晶振PCB布局避坑指南

    作為一名在晶振廠深耕五年的硬件工程師,見過太多因PCB布局失誤導(dǎo)致的“詭異故障”:工業(yè)網(wǎng)關(guān)在低溫下間歇性死機、消費電子的時鐘信號頻頻丟包、通信設(shè)備的相位噪聲超標(biāo)……這些問題追根溯源,往往都指向晶振
    的頭像 發(fā)表于 04-24 08:57 ?130次閱讀
    晶振<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>避坑指南

    FDPC8011S MOSFET:特性、應(yīng)用與PCB布局詳解

    FDPC8011S MOSFET:特性、應(yīng)用與PCB布局詳解 在電子設(shè)計領(lǐng)域,MOSFET作為關(guān)鍵的功率開關(guān)元件,其性能直接影響著整個電路的效率和穩(wěn)定性。今天,我們就來深入探討一下FDPC8011S
    的頭像 發(fā)表于 04-15 10:15 ?155次閱讀

    如何設(shè)置HDI PCB布局?

    如何設(shè)置HDI PCB布局 在電子設(shè)計領(lǐng)域,HDI(High Density Interconnect)PCB,即高密度互連印刷電路板,已成為現(xiàn)代電子設(shè)備中不可或缺的關(guān)鍵組件。其以高集成度、小體
    的頭像 發(fā)表于 03-30 17:01 ?1010次閱讀
    如何設(shè)置HDI <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>?

    pcb布局建議

    照片中的這個元件(KF128L-5.08-2P 藍色 TH_KF128L-5.08-2P),在pcb布局上可不可以像這樣包起來(為了節(jié)約板子空間),
    發(fā)表于 03-29 20:46

    深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團隊與豐富經(jīng)驗,為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性PCB解決方案。
    的頭像 發(fā)表于 01-04 15:29 ?437次閱讀

    石英晶體器件PCB布局建議

    在時鐘與射頻電路設(shè)計中,石英晶體及晶體濾波器的PCB布局直接關(guān)系到系統(tǒng)的穩(wěn)定性與性能表現(xiàn)。
    的頭像 發(fā)表于 12-30 14:52 ?750次閱讀
    石英晶體器件<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>建議

    降壓轉(zhuǎn)換器的PCB布局技術(shù)

    電子發(fā)燒友網(wǎng)站提供《降壓轉(zhuǎn)換器的PCB布局技術(shù).pdf》資料免費下載
    發(fā)表于 11-21 16:32 ?0次下載

    PCB布局布線的相關(guān)基本原理和設(shè)計技巧

    和其他數(shù)字信號進行隔離; 地回路足夠小,因為你打了很多過孔,地又是一大平面。 7、[問] 在電路板中,信號輸入插件在PCB左邊沿,mcu在靠右邊,那么在布局時是把穩(wěn)壓電源芯片放置在靠近接插件(電源
    發(fā)表于 11-14 06:11

    技術(shù)資訊 I 在 Allegro PCB 中如何快速布局

    本文要點PCB布局的核心是“信號流”和“電源流”,常規(guī)的手動拖拽,容易忙中出錯,在茫茫飛線中里玩“一起來找茬”,眼睛都快要瞅瞎了,僅為了找一電容R1該放置在板上的什么位置合適;快速布局
    的頭像 發(fā)表于 09-26 23:31 ?6535次閱讀
    技術(shù)資訊 I 在 Allegro <b class='flag-5'>PCB</b> 中如何快速<b class='flag-5'>布局</b>

    三極管 PCB 布局問題與優(yōu)化建議

    的三極管,換一PCB布局,性能差異竟然非常大。這說明三極管的PCB布局問題不容忽視。下面結(jié)合常見問題和優(yōu)化經(jīng)驗進行分析。一、三極管
    的頭像 發(fā)表于 09-25 14:00 ?922次閱讀
    三極管 <b class='flag-5'>PCB</b> <b class='flag-5'>布局</b>問題與優(yōu)化建議

    深度解讀PCB設(shè)計布局準(zhǔn)則

    。專業(yè)設(shè)計可能需要遵循額外的板級布局準(zhǔn)則,但此處展示的PCB設(shè)計和布局準(zhǔn)則,是大多數(shù)板設(shè)計的一良好起點。
    的頭像 發(fā)表于 09-01 14:24 ?7772次閱讀
    深度解讀<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>布局</b>準(zhǔn)則

    霍爾元件PCB布局的10防干擾技巧

    在霍爾元件的PCB布局中,為有效防止干擾,需結(jié)合磁場特性、信號完整性及電磁兼容性設(shè)計,以下是10關(guān)鍵防干擾技巧: 定向高電流導(dǎo)體垂直布局 將高電流導(dǎo)體(如電源線、電機驅(qū)動線)定向為垂
    的頭像 發(fā)表于 07-08 15:17 ?1395次閱讀

    PCB特殊元器件布局策略

    在高速PCB設(shè)計中,特殊元器件的布局直接影響信號完整性、散熱性能及制造可行性。本文結(jié)合行業(yè)實踐與工程案例,系統(tǒng)闡述高頻、高壓、重型、熱敏及可調(diào)元器件的布局規(guī)范與優(yōu)化方法。 ? 一、高頻元器件
    的頭像 發(fā)表于 06-10 13:17 ?797次閱讀

    PCB布局技巧:如何為普通整流橋設(shè)計更優(yōu)散熱路徑?

    中高電流應(yīng)用中,合理的PCB布局不僅能提升整流橋的散熱效率,還能增強系統(tǒng)的可靠性與壽命。本文將從PCB散熱路徑設(shè)計的角度,系統(tǒng)性分析普通整流橋的布局優(yōu)化策略。一、
    的頭像 發(fā)表于 06-10 10:18 ?1375次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>技巧:如何為普通整流橋設(shè)計更優(yōu)散熱路徑?

    如何設(shè)計PCB外殼與布局以避免干涉

    設(shè)計印刷電路板(PCB)既有趣又充滿挑戰(zhàn),但 PCB 需要外殼來保持機械穩(wěn)定性。PCB 外殼可以直接購買現(xiàn)成的,也可以使用 MCAD 工具進行定制設(shè)計。無論選擇哪種方式來創(chuàng)建外殼,都需要將 P
    的頭像 發(fā)表于 05-27 11:00 ?1915次閱讀
    如何設(shè)計<b class='flag-5'>PCB</b>外殼與<b class='flag-5'>布局</b>以避免干涉
    绵阳市| 察哈| 大荔县| 锡林浩特市| 思南县| 阜平县| 诏安县| 深州市| 阳西县| 临朐县| 宁都县| 东港市| 石景山区| 蒙阴县| 辽阳县| 博野县| 衡南县| 兴业县| 新疆| 收藏| 庄河市| 通河县| 拉萨市| 梨树县| 承德县| 隆子县| 望都县| 措勤县| 洪江市| 开阳县| 兴安县| 屯昌县| 元江| 西乌珠穆沁旗| 格尔木市| 清苑县| 拜泉县| 辽阳县| 新营市| 滨海县| 海南省|