日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中時鐘速率和多時鐘設計案例分析

454398 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2020-11-23 13:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01、如何決定FPGA中需要什么樣的時鐘速率

設計中最快的時鐘將確定 FPGA 必須能處理的時鐘速率。最快時鐘速率由設計中兩個觸發(fā)器之間一個信號的傳輸時間 P 來決定,如果 P 大于時鐘周期 T,則當信號在一個觸發(fā)器上改變后,在下一個邏輯級上將不會改變,直到兩個時鐘周期以后才改變,如圖所示。

圖1

02、FPGA所使用的時鐘必須具有低抖動特性

傳輸時間為信號在第一個觸發(fā)器輸出處所需的保持時間加上兩級之間的任何組合邏輯的延遲,再加兩級之間的布線延遲以及信號進入第二級觸發(fā)器的設置時間。無論時鐘速率為多少,每一個 FPGA 設計所用的時鐘必須具有低抖動特性。抖動 S 是觸發(fā)器的一個時鐘輸入到另一個觸發(fā)器的時鐘輸入之間的最大延遲。為使電路正常工作,抖動必須小于兩個觸發(fā)器之間的傳輸時間。

圖 2 顯示了如果抖動大于傳輸時間(S>P)將出現(xiàn)的情況,該電路用時鐘的兩個上升沿來延 遲信號 1。然而,信號 1 上的一個改變會在相同的時鐘周期上傳輸?shù)降男盘?3 上,從而引起信號 2 的改變。因為 S > P,電路將不能不正常。

圖2

注意事項

須注意的是,時鐘速率與傳輸延時并沒有什么關(guān)系,甚至普通的 100bps 時鐘也會出現(xiàn)抖動問題。這意味著雖然 FPGA 供應商宣稱他們的芯片具有較短的傳輸時間和很高的時鐘速率,但抖動問題可能會嚴重,甚至那些沒有運行在最高速率上的設計也是如此。

好在 FPGA 供應商已經(jīng)認識到時鐘抖動的影響,并在他們的芯片中提供低抖動的布線資源。這些特殊的布線能夠在芯片中一個給定范圍內(nèi)的任何兩個觸發(fā)器之間提供一個確定的最大抖動。部分產(chǎn)品的低抖動資源覆蓋了整個芯片,而其它的則可能只覆蓋了 FPGA 邏輯塊中的一個特定的行或列。對于一個需要很多不同時鐘源的設計,這些低抖動 FPGA 是比較理想的選擇。

03、多時鐘設計中使用異步時鐘將兩級邏輯結(jié)合

多時鐘設計的最嚴重問題之一是用異步時鐘將兩級邏輯結(jié)合在一起。由于異步時鐘會產(chǎn)生亞穩(wěn)態(tài),從而嚴重降低設計性能,或完全破壞設計所能實現(xiàn)的功能。在觸發(fā)器的時序要求產(chǎn)生沖突時(設置時間和保持時間)將產(chǎn)生亞穩(wěn)態(tài),觸發(fā)器的最終輸出是未知的,并使整個設計處于不確定狀態(tài)。如果有一級邏輯要將數(shù)據(jù)異步地發(fā)送到另一級,圖 3 所示的情形將不能滿足觸發(fā)器的設置和保持時間要求。確切地說,如果設計中含有異步邏輯將有可能會產(chǎn)生亞穩(wěn)態(tài)。在處置異步資源時必需非常小心,因為這可能產(chǎn)生一些很嚴重的問題。

圖3

在用異步時鐘產(chǎn)生任何邏輯前應該盡量先考慮采用其它替代方法,用異步時鐘的組合邏輯是產(chǎn)生亞穩(wěn)態(tài)問題的主要原因。同樣,當違反觸發(fā)器的設置和保持時間約束時,在一個短時間內(nèi)輸出將具有不確定性,并且將最終設定在“1”或“0”上,確切的狀態(tài)不可預知。

幸好在面對亞穩(wěn)態(tài)時,已經(jīng)有了一些解決方案。比如雙寄存器方法:進入第一級觸發(fā)器的數(shù)據(jù)與時鐘異步,所以第一級觸發(fā)器幾乎肯定是亞穩(wěn)態(tài);然而,只要亞穩(wěn)態(tài)的長度小于時鐘的周期,第二級觸發(fā)器就不會進入亞穩(wěn)態(tài)。但是,F(xiàn)PGA 供應商很少提供亞穩(wěn)態(tài)時間,盡管該時間一般小于觸發(fā)器的設置和保持時間之和。

編輯:hfy
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639543
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5620

    瀏覽量

    130455
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Xilinx FPGA的混合模式時鐘管理器MMCME2_ADV詳解

    FPGA 的浩瀚宇宙,時鐘系統(tǒng)不僅是驅(qū)動邏輯運轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對于 Xilinx 7 系列 FPGA 開發(fā)者而言,如果僅滿足于使用 Clo
    的頭像 發(fā)表于 04-10 11:20 ?235次閱讀
    Xilinx <b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的混合模式<b class='flag-5'>時鐘</b>管理器MMCME2_ADV詳解

    淺談FPGA時鐘輸入要求

    Virtex-7 FPGA時鐘輸入主要通過其全局時鐘緩沖器(BUFG、BUFH等)和時鐘管理模塊(MMCM、PLL)來處理。對輸入時鐘的要
    的頭像 發(fā)表于 03-25 15:26 ?950次閱讀

    Xilinx FPGAIDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?5309次閱讀

    Texas Instruments PLL1705/PLL1706:3.3-V 雙 PLL 多時鐘發(fā)生器的卓越之選

    Texas Instruments PLL1705/PLL1706:3.3-V 雙 PLL 多時鐘發(fā)生器的卓越之選 在電子設計領(lǐng)域,時鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運行的關(guān)鍵組件。今天,我們要深入探討
    的頭像 發(fā)表于 02-10 14:15 ?291次閱讀

    德州儀器PLL1707與PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    的兩款低抖動多時鐘發(fā)生器——PLL1707和PLL1708,它們在音頻和視頻處理等應用展現(xiàn)出了出色的性能。 文件下載: pll1708.pdf 產(chǎn)品概述 PLL1707和PLL1708是低成本的鎖相環(huán)
    的頭像 發(fā)表于 02-10 13:50 ?274次閱讀

    Texas Instruments PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    Texas Instruments PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選 在電子設計領(lǐng)域,時鐘發(fā)生器的性能對系統(tǒng)的穩(wěn)定性和性能起著至關(guān)重要的作用。今天我們來深入探討一下
    的頭像 發(fā)表于 02-10 13:45 ?460次閱讀

    探索LMH1982多速率視頻時鐘發(fā)生器:特性、應用與設計要點

    探索LMH1982多速率視頻時鐘發(fā)生器:特性、應用與設計要點 在視頻處理領(lǐng)域,時鐘發(fā)生器的性能對系統(tǒng)的穩(wěn)定性和圖像質(zhì)量起著至關(guān)重要的作用。今天,我們就來深入探討一款功能強大的多速率視頻
    的頭像 發(fā)表于 02-09 16:40 ?240次閱讀

    探索PLL1707 - Q1:低功耗、高性能的多時鐘發(fā)生器

    探索PLL1707 - Q1:低功耗、高性能的多時鐘發(fā)生器 在電子設備的多樣性和復雜性不斷增長的今天,穩(wěn)定且精確的時鐘信號對于系統(tǒng)的正常運行至關(guān)重要。PLL1707 - Q1作為一款引人注目
    的頭像 發(fā)表于 02-09 11:40 ?275次閱讀

    德州儀器PLL1705/PLL1706:低抖動多時鐘發(fā)生器的卓越之選

    德州儀器PLL1705/PLL1706:低抖動多時鐘發(fā)生器的卓越之選 在電子設計領(lǐng)域,時鐘發(fā)生器對于系統(tǒng)的穩(wěn)定運行起著至關(guān)重要的作用。今天,我們就來深入了解一下德州儀器(TI)推出的兩款低抖動多時鐘
    的頭像 發(fā)表于 02-04 09:35 ?334次閱讀

    探究PLL1705與PLL1706:3.3V雙PLL多時鐘發(fā)生器的卓越性能

    探究PLL1705與PLL1706:3.3V雙PLL多時鐘發(fā)生器的卓越性能 在電子設備的復雜世界,時鐘發(fā)生器就像是設備的“心臟起搏器”,為整個系統(tǒng)提供穩(wěn)定而精準的時鐘信號。今天,我們
    的頭像 發(fā)表于 02-04 09:35 ?374次閱讀

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選 在電子設計領(lǐng)域,時鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運行的關(guān)鍵組件。今天,我們就來深入探討德州儀器(Texas Instruments)推出
    的頭像 發(fā)表于 02-04 09:20 ?312次閱讀

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選 在電子設計的世界里,時鐘發(fā)生器扮演著至關(guān)重要的角色,尤其是在對時鐘精度和抖動要求極高的音頻和視頻應用。德州儀器的
    的頭像 發(fā)表于 02-04 09:15 ?238次閱讀

    深入解析PLL1707-Q1:高性能多時鐘發(fā)生器的理想選擇

    深入解析PLL1707-Q1:高性能多時鐘發(fā)生器的理想選擇 在電子設計領(lǐng)域,時鐘發(fā)生器是系統(tǒng)穩(wěn)定運行的關(guān)鍵部件。今天要介紹的是德州儀器(TI)的PLL1707 - Q1,一款專為滿足汽車應用需求而設
    的頭像 發(fā)表于 02-02 09:20 ?599次閱讀

    PLL1708雙PLL多時鐘發(fā)生器技術(shù)文檔總結(jié)

    PLL1707成本低、鎖相 環(huán)路 (PLL) 多時鐘發(fā)生器。PLL1707和 PLL1708可以從 27 MHz 生成四個系統(tǒng)時鐘 參考輸入頻率。的時鐘輸出 PLL1707可以通過采樣頻率控制來控制
    的頭像 發(fā)表于 09-22 14:01 ?960次閱讀
    PLL1708雙PLL<b class='flag-5'>多時鐘</b>發(fā)生器技術(shù)文檔總結(jié)

    指針式時鐘 單面網(wǎng)絡子鐘

    時鐘
    jf_47371611
    發(fā)布于 :2025年09月12日 13:38:52
    西青区| 乌兰浩特市| 信丰县| 海林市| 九江市| 高碑店市| 安多县| 洪泽县| 沿河| 扎赉特旗| 耿马| 九江县| 南涧| 孝感市| 土默特右旗| 台安县| 乌兰浩特市| 黄大仙区| 大足县| 登封市| 石泉县| 宜宾市| 启东市| 宁安市| 湟源县| 定兴县| 定安县| 庐江县| 南涧| 朝阳县| 将乐县| 错那县| 鹤庆县| 措勤县| 色达县| 福清市| 炎陵县| 庆元县| 永顺县| 清徐县| 汶上县|