日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于ZU+的外掛8顆DDR4的設(shè)計(jì)案例分析

電子設(shè)計(jì) ? 來源:賽靈思中文社區(qū) ? 作者:賽靈思中文社區(qū) ? 2020-12-21 14:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇主要針對Zynq UltraScale + MPSoC的DDR接口,從硬件設(shè)計(jì)的角度進(jìn)行詳細(xì)介紹,最后展示一下小編之前自己設(shè)計(jì)的基于ZU+的外掛8顆DDR4的設(shè)計(jì)。

目前比較常用的DDR是DDR4和DDR3,其他系列相對使用較少一些,本文主要以DDR4進(jìn)行介紹。

1、選型

根據(jù)ZU+系列芯片的數(shù)據(jù)手冊、TRM、pg150等文檔,DDR可以掛載在PS側(cè),也可以掛載在PL側(cè),也可同時(shí)掛載在PS側(cè)和PL側(cè)。

PL和PS均支持64位的DDR4(不帶ECC功能),PL部分如果要支持64位的DDR4,則至少需要提供三個(gè)bank的HP接口,只能選擇SFVC784或者更高的封裝。需要特別說明的是,使用內(nèi)存顆粒和使用內(nèi)存條的容量差異較大,需要根據(jù)實(shí)際需求進(jìn)行選擇。

ZU+的DDR4接口如下:

o4YBAF9uGkGAa1gkAAz-mjznpmI860.png

PS側(cè)DDR接口框圖

o4YBAF9uGkOAVvpxAAHrhcNxERc710.png

PL側(cè)DDR接口框圖

針對DDR3,其特性如下:

支持DDR3 (1.5V) and DDR3L (1.35V)

容量限制:Support densities up to 8 Gb for components, 32 GB for RDIMMs, 16 GB for SODIMMs, and 16 GB for UDIMMs. Other densities for memory device support is available through custom part selection.

針對DDR4,其特性如下:

容量限制:Support densities up to 32 Gb for components, 64 GB for LRDIMMs, 128 GB for RDIMMs, 16 GB for SODIMMs, and 16 GB for UDIMMs. Other densities for memory device support is available through custom part selection.

DDR接口粗略的介紹可以參見之前的文章《Zynq UltraScale+系列之“外圍接口概述”》,PS側(cè)的DDR控制器的詳細(xì)特性可參看《UG1085》的第17章,PL側(cè)的的相關(guān)特性可參考《PG150》、《WP454》等資料,此處不再贅述。

2、Performance

DDR總線的效率在不同的使用模式下差異很大,在實(shí)際評估速率時(shí)一定要搞清楚使用情況。

針對幾種常用的操作模式,《PG150》給出了具體的效率,詳見下表:

pIYBAF9uGkSAZHOGAAC1UE9LAdY206.png

幾種常見的操作模式如下:

Sequential Read

Simple address increment pattern

100% reads

Sequential Write

Simple address increment pattern

100% writes (except for periodic reads generated by the controller for VT tracking)

Burst Read/Write Mix

Repeating pattern of 64 sequential reads and 64 sequential writes

50/50 read/write mix

Short Burst Read/Write Mix

Repeating pattern of four sequential reads and four sequential writes

Full DRAM page accessed in bursts of four before changing the row address for high page hit rate

50/50 read/write mix

Random Address Read/Write Mix

Repeating pattern of two random reads and two random writes

Fully random address for a low page hit rate

50/50 read/write mix

3、原理圖設(shè)計(jì)

PS側(cè)的原理圖設(shè)計(jì)基本沒有任何問題,按照對應(yīng)功能引腳連接即可,PL側(cè)的接口需要特別注意。

對于單個(gè)Memory接口,盡量集中使用幾個(gè)HP bank。如果使用三個(gè)bank,兩個(gè)bank用作數(shù)據(jù)接口,一個(gè)bank用作地址、控制、命令信號線接口,地址、控制、命令信號盡量使用同一個(gè)bank,不要跨bank使用;如果使用兩個(gè)bank,盡量保證數(shù)據(jù)相關(guān)引腳在一個(gè)bank,地址和控制信號在另一個(gè)bank。

地址、控制、命令信號不能和data共用byte group,只能使用data byte groups以外的byte groups。

CK差分時(shí)鐘對必須使用差分對,必須連接在控制byte group上,盡量按照Vivado軟件對時(shí)鐘引腳的約束來連接。如果有多個(gè)CK對,必須來自于同一個(gè)byte lane。

除了DQS和CK之外,其他信號都可以在byte group內(nèi)隨意交換。

pIYBAF9uGkqAfUfuAAfB0A1-Pw4036.png

每一byte的data可以在組內(nèi)隨意交換

前期原理圖設(shè)計(jì)階段最好在vivado中進(jìn)行PL側(cè)管腳預(yù)分配,別等到PCB出來后才開始在vivado中驗(yàn)證,如果關(guān)鍵信號管腳定義有問題,不能交換,則無法彌補(bǔ)。

針對ZU+系列MPSoC,DDR4接口的原理圖處理如下:

o4YBAF9uGk6AFpzaAAQCJnD0veE505.png

4、PCB Guidelines for DDR4 SDRAM (PL and PS)

DDR總線的布局布線需要遵循一些通用的規(guī)則,數(shù)據(jù)線只支持點(diǎn)到點(diǎn)連接,其他信號根據(jù)顆粒數(shù)量的不同可以有多種拓?fù)洹?/p>

ZU+ DDR4 SDRAM支持兩種拓?fù)漕愋停篺ly-by和clamshell。Clamshell拓?fù)湓诎遄涌臻g比較緊張時(shí)有一定的優(yōu)勢。在MIG中(PL側(cè))是一種可選的拓?fù)洌赑S側(cè)不支持clamshell拓?fù)洹?/p>

如果使用5片x16的顆粒組成80位寬的接口時(shí),5片DDR的布局采用fly-by topology,如果用9片x8的顆粒,則采用clamshell topology比較節(jié)約空間。

pIYBAF9uGlCAAzxcAAGVjEcOGdQ387.png

pIYBAF9uGlKABYlCAAGOUEHemsc147.png

pIYBAF9uGlSAVSpbAACJovQr6-4174.png

4.1.1、Fly-by結(jié)構(gòu)布局

o4YBAF9uGlWAcnCSAAB4g2U685k671.png

pIYBAF9uGlaAIwEPAACWA5D_Q0o264.png

pIYBAF9uGlmAVezqAAKXA1PSnuY196.png

o4YBAF9uGluAOOA_AAEVh1ZD5rw454.png

4.1.2、Clamshell結(jié)構(gòu)布局

o4YBAF9uGl2AR6RqAAIYouKvaJw631.png

pIYBAF9uGl6AdK3GAACJovQr6-4975.png

pIYBAF9uGmCACkQBAADEfQEatnM853.png

o4YBAF9uGmKAAsg-AADtaZuix1U434.png

o4YBAF9uGmSAW_6xAAIVbPWhn7o068.png

pIYBAF9uGmaASZsqAAHeszVS-b0205.png

4.1.3、Point-to-Point數(shù)據(jù)信號

pIYBAF9uGmeAUj3eAABcUiZX4fk853.png

o4YBAF9uGmuALI_2AAItwE1713Y496.png

由于官方推薦的主線路阻抗較小(單端36/39Ω,差分76Ω),線寬比較寬,但扇出部分阻抗又比較大(單端50Ω,差分86Ω),會導(dǎo)致阻抗突變,因此實(shí)際使用中可以通過調(diào)整疊層來優(yōu)化線寬,在滿足阻抗要求的同時(shí)減小阻抗突變。

4.1.4、Layout Guidelines

以下為DDR4的約束規(guī)則,表格中的參數(shù)均為最短信號線和最長信號線之間的tolerance參數(shù),數(shù)據(jù)group一般都是以DQS為TARGET,DQ與DQS進(jìn)行比較約束。地址、控制、命令group一般都是以CLK為TARGET,ACC(Address、Command、Control)與CLK進(jìn)行比較約束。

o4YBAF9uGmyATMQxAADsjMFZeyA083.png

pIYBAF9uGm6AMCQyAACl7XzAYdw179.png

o4YBAF9uGnCAZmcUAADlmiYRHO8157.png

pIYBAF9uGnKAHLmHAACbgZBIixI560.png

針對上圖解釋為:例如,最快的ACC信號線傳輸時(shí)間是800ps,最慢的ACC信號線傳輸時(shí)間是840ps,時(shí)鐘信號線的傳輸時(shí)間應(yīng)該為862ps±8ps,比ACC總線的中間傳輸時(shí)間(820ps)慢42ps.

o4YBAF9uGnOAPsUBAAB9rng-fWM264.png

o4YBAF9uGnWAQVTUAACfYrkxt24634.png

CLK和DQS之間的約束比較寬松,最小的差異可以為-879,最大差異可以為+10600,主要是為了保證讀寫平衡功能從整個(gè)菊花鏈的第一片到最后一片顆粒都正常。

DDR控制器可以調(diào)整DQS信號線的內(nèi)部延遲,由于CK信號線鏈路連接每一片DDR顆粒,導(dǎo)致CK容性負(fù)載更重,所以需要能夠調(diào)整DQS信號線的內(nèi)部延遲,以滿足和CK之間的約束。

規(guī)范規(guī)定CK信號線和DQS信號線從FPGA到鏈路中的第一片DDR顆粒的偏差不小于-149ps,到鏈路中最遠(yuǎn)端的DDR顆粒的偏差不大于1796ps。只要鏈鏈路中第一片DDR顆粒和最后一片DDR顆粒都滿足此條件,整個(gè)鏈路上所有的DDR顆粒的讀寫平衡功能都將正常。

例如,如果從FPGA到第一片DDR顆粒的DQS延遲為200ps,則從FPGA到第一片DDR顆粒的CK延遲應(yīng)至少為51ps(200ps-149ps)。如果從FPGA到最后一片DDR顆粒的DQS延遲為700ps,則從FPGA到最后一片DDR顆粒的CK延遲應(yīng)該小于2496ps(700ps+1796ps)。

下面是一些基本的規(guī)則,可以參考遵守:

使用內(nèi)存條時(shí),CK信號和DQS信號之間的余量會更小一些,因?yàn)榧s束的是FPGA到DIMM插槽處,而顆粒的走線是由DIMM決定的,因此余量預(yù)留小一些。

同組的DQ、DQS、DM走線必須在同一層。

DIMM數(shù)據(jù)線走線最好選擇靠近接插件的層,尤其是靠DIMM中間位置的數(shù)據(jù)組。

采用菊花鏈結(jié)構(gòu)布線時(shí),ACC信號線可以布在不同的層,但層數(shù)越少越好。不要將一個(gè)信號切換好幾層,主要走線盡量一層走完,這樣可以減小串?dāng)_,信號換層時(shí),切換過孔附近50mil范圍內(nèi)需要放置一個(gè)接地過孔。

FPGA和DDR器件驅(qū)動端的阻抗為40Ω,DCI和ODT也是40Ω。因此VTT端接電阻都選為39.2Ω。

當(dāng)使用內(nèi)部VREF時(shí),PL側(cè)HP bank上的VREF引腳可以懸空,但不能用于普通IO。

如果系統(tǒng)時(shí)鐘連接到了DDR的HP bank,則LVDS時(shí)鐘信號需要外部端接至合適的電壓,因?yàn)樵揵ank上有不同的邏輯電平 (HSTL, SSTL, or POD)。

對于菊花鏈布局,人字形扇出(chevron-style routing)可以形成stitching vias;對于比較緊湊的布局,可以通過環(huán)抱式扇出形成ground stitch vias。

在器件內(nèi)部或者周圍盡量多放置接地過孔,這樣可以更好的為信號提供返回路徑,尤其是在邊角的位置。

對于ACC信號線的端接電阻布局,應(yīng)該每四個(gè)端接電阻中間穿插布局一個(gè)0.1uF的VTT去耦電容,這樣可以減小端接VTT的噪聲。為了便于布局,最好在原理圖中就按每四個(gè)電阻放置一個(gè)去耦電容。

對于DIMM,去耦電容放置得離DIMM越近越好,這樣除了能提供接地過孔外,也能給電源提供低阻抗回路。

pIYBAF9uGnaAE6YiAACc6ZKmvF8118.png

o4YBAF9uGn2AFGL2AAYFlJhNnyw456.png

pIYBAF9uGoKAKSoCAASbRoDHZ5Y169.png

o4YBAF9uGoeAAZC0AASbDyCAA2I020.png

pIYBAF9uGoqANqqPAALt2wgh2Bw692.png

以上就是針對ZU+系列MPSoC的DDR接口的詳細(xì)介紹,PCB設(shè)計(jì)相關(guān)可參考《UG583:UltraScale Architecture PCB Design User Guide》、官方開發(fā)板ZCU104、ZCU102、ZCU106等。

下面介紹一下小編自己設(shè)計(jì)的基于ZU+(XCZU3CG-SFVC784)的外掛8顆DDR4的設(shè)計(jì),采用十層板,板厚1.6mm,最小線寬4mil。板子尺寸120*150mm,單12V電源輸入,支持串口、I2C、USB、GbE、TF卡、CAN、PCIe等常用接口,預(yù)留PS側(cè)和PL側(cè)IO接口。

硬件框圖如下圖所示:

o4YBAF9uGo2ALNYHAAH3bOpq27U755.png

疊層設(shè)計(jì)如下圖所示:

pIYBAF9uGpWAU06dAAXMsWaedgs753.png

整板DDR4部分布局如下圖所示:

Allegro中的約束規(guī)則如下圖所示:

pIYBAF9uGqmAM3DOAArps7ji6H8942.png

ACC信號線的約束規(guī)則如下圖所示:

o4YBAF9uGrGAPSRiAAc0MtiFmCo015.png

DATA信號線的約束規(guī)則如下圖所示:

o4YBAF9uGrWATsqaAAMNngffiko954.png

整板布線完成后的情況如下圖所示:

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426384
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    762

    瀏覽量

    69583
  • DDR4
    +關(guān)注

    關(guān)注

    12

    文章

    351

    瀏覽量

    43349
  • ACC
    ACC
    +關(guān)注

    關(guān)注

    1

    文章

    61

    瀏覽量

    23656
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    633

    瀏覽量

    49589
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR4價(jià)格瘋漲!現(xiàn)貨市場狂飆!

    下,渠道搶貨助推價(jià)格上漲。未來隨著大廠的減產(chǎn),其他內(nèi)存廠商承接市場需求或?qū)⒊掷m(xù)影響DDR4的供需走勢。 ? 極速漲價(jià) ? CFM閃存市場數(shù)據(jù)顯示,近期渠道資源從高端到底部低端料號價(jià)格自上而下全線走高,渠道存儲廠商仍堅(jiān)定強(qiáng)勢拉漲DDR4 UDIMM報(bào)價(jià),部分
    的頭像 發(fā)表于 06-19 00:54 ?1.1w次閱讀
    <b class='flag-5'>DDR4</b>價(jià)格瘋漲!現(xiàn)貨市場狂飆!

    X3D續(xù)命,棘蛇再推高端新品,DDR4時(shí)代真的結(jié)束了嗎?

    過去幾年,隨著DDR5內(nèi)存逐漸普及,新平臺也相繼退出對前代內(nèi)存的支持,“DDR4時(shí)代已經(jīng)結(jié)束”成為了主流聲音。但站在2026年這個(gè)節(jié)點(diǎn),我們看到的卻是另一番景象:DDR4不僅沒有謝幕,反而在市場的倒
    的頭像 發(fā)表于 04-17 08:58 ?265次閱讀

    IDT 4MX0121V:DDR3/DDR4 NVDIMM的理想開關(guān)/多路復(fù)用器

    ,我們就來深入了解一款專為DDR3/DDR4 NVDIMM設(shè)計(jì)的12位總線開關(guān)/多路復(fù)用器——IDT 4MX0121V。 文件下載: 4MX0121VA13AVG8.pdf 產(chǎn)品特性與
    的頭像 發(fā)表于 04-12 09:15 ?445次閱讀

    使用DDR4時(shí)鐘架構(gòu)

    使用DDR4這個(gè)IP核時(shí),時(shí)鐘如何架構(gòu)十分關(guān)鍵,DDR4 IP對時(shí)鐘有特殊的要求,可以是差分時(shí)鐘也可以是No buffer的單端時(shí)鐘,在IP核的配置界面可以配置。如果選擇的是差分時(shí)鐘,可以直接與硬件
    的頭像 發(fā)表于 04-10 13:59 ?234次閱讀
    使用<b class='flag-5'>DDR4</b>時(shí)鐘架構(gòu)

    64GB 288 - Pin DDR4 RDIMM詳細(xì)介紹

    (x72, ECC, DR) 288 - Pin DDR4 RDIMM。 文件下載: MTA36ASF8G72PZ-3G2E1.pdf 一、產(chǎn)品概述 這款64GB的288 - Pin DDR4 RDIMM
    的頭像 發(fā)表于 04-08 15:30 ?233次閱讀

    32GB (x72, ECC, DR) 288 - Pin DDR4 RDIMM:技術(shù)剖析與設(shè)計(jì)考量

    32GB (x72, ECC, DR) 288 - Pin DDR4 RDIMM:技術(shù)剖析與設(shè)計(jì)考量 在當(dāng)今數(shù)字化時(shí)代,內(nèi)存技術(shù)的發(fā)展日新月異,DDR4內(nèi)存模塊憑借其高速、高效的特性,成為眾多
    的頭像 發(fā)表于 04-08 15:30 ?428次閱讀

    rk3562ddr4設(shè)計(jì)資料圖

    這是瑞芯微rk3562主控DDR4設(shè)計(jì)參考圖。
    發(fā)表于 03-25 17:40 ?0次下載

    利基型DRAM供需錯配,DDR4 8Gb接受度高,加速轉(zhuǎn)進(jìn)DDR5/LPDDR5

    (作者:黃晶晶)日前,華邦電子DDR4 8Gb 產(chǎn)品已自今年第一季會開始出貨,首波應(yīng)用以電視、網(wǎng)通與嵌入式系統(tǒng)為主。在供給偏緊環(huán)境下,客戶對新規(guī)格接受度高,產(chǎn)品線結(jié)構(gòu)已較過去明顯改善,后續(xù)出貨比重將
    的頭像 發(fā)表于 01-27 16:23 ?5953次閱讀
    利基型DRAM供需錯配,<b class='flag-5'>DDR4</b> <b class='flag-5'>8</b>Gb接受度高,加速轉(zhuǎn)進(jìn)<b class='flag-5'>DDR</b>5/LPDDR5

    華邦電子推出先進(jìn) 16nm 制程 8Gb DDR4 DRAM 專為工業(yè)與嵌入式應(yīng)用而生

    2025 年 12 月 3日,中國蘇州 — 全球半導(dǎo)體存儲解決方案領(lǐng)導(dǎo)廠商華邦電子今日宣布推出全新 8Gb DDR4 DRAM,該產(chǎn)品采用華邦自有先進(jìn) 16nm 制程技術(shù),提供更高速度、更低
    的頭像 發(fā)表于 12-03 16:44 ?1363次閱讀
    華邦電子推出先進(jìn) 16nm 制程 <b class='flag-5'>8</b>Gb <b class='flag-5'>DDR4</b> DRAM 專為工業(yè)與嵌入式應(yīng)用而生

    N34C04 EEPROM:DDR4 DIMM的理想SPD解決方案

    在電子設(shè)計(jì)領(lǐng)域,對于DDR4 DIMM的設(shè)計(jì),EEPROM的選擇至關(guān)重要。N34C04作為一款專門為DDR4 DIMM設(shè)計(jì)的EEPROM Serial 4 - Kb器件,實(shí)現(xiàn)了JEDEC
    的頭像 發(fā)表于 11-27 14:42 ?842次閱讀
    N34C04 EEPROM:<b class='flag-5'>DDR4</b> DIMM的理想SPD解決方案

    三星正式啟動DDR4模組停產(chǎn)倒計(jì)時(shí),PC廠商加速轉(zhuǎn)向DDR5,供應(yīng)鏈掀搶貨潮

    涉及多款 8GB、16GB DDR4 SODIMM 及 UDIMM 模組,標(biāo)志著 DDR4 內(nèi)存時(shí)代進(jìn)入收尾階段。
    的頭像 發(fā)表于 10-14 17:11 ?1776次閱讀

    ?TPS65295 DDR4內(nèi)存電源解決方案技術(shù)文檔總結(jié)

    TPS65295器件以最低的總成本和最小的空間為 DDR4 內(nèi)存系統(tǒng)提供完整的電源解決方案。它符合 DDR4 上電和斷電序列要求的 JEDEC 標(biāo)準(zhǔn)。該TPS65295集成了兩個(gè)同步降壓轉(zhuǎn)換器
    的頭像 發(fā)表于 09-09 14:16 ?2164次閱讀
    ?TPS65295 <b class='flag-5'>DDR4</b>內(nèi)存電源解決方案技術(shù)文檔總結(jié)

    漲價(jià)!部分DDR4DDR5價(jià)差已達(dá)一倍!

    (2GX8)內(nèi)存在6月2日的報(bào)價(jià)為5.171美元,當(dāng)時(shí)比DDR5低約8%。然而,最新報(bào)價(jià)顯示DDR4已上漲至8.633美元,不到一個(gè)月時(shí)間內(nèi)漲幅高達(dá)67%,且已經(jīng)超過
    的頭像 發(fā)表于 06-27 00:27 ?5527次閱讀

    看點(diǎn):三星DDR4內(nèi)存漲價(jià)20% 華為與優(yōu)必選全面合作具身智能

    給大家?guī)硪恍I(yè)界資訊: 三星DDR4內(nèi)存漲價(jià)20%? 存儲器價(jià)格跌勢結(jié)束,在2025年一季度和第二季度,價(jià)格開始企穩(wěn)反彈。 據(jù)TrendForce報(bào)道稱,三星公司DDR4內(nèi)存開始漲價(jià),在本月
    的頭像 發(fā)表于 05-13 15:20 ?1573次閱讀

    DDR4漲價(jià)20%,DDR5上調(diào)5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價(jià)達(dá)成一致。DDR4 DRAM價(jià)格平均上漲兩位數(shù)百分比;DDR5價(jià)格上漲個(gè)位數(shù)百分比。據(jù)稱 DDR4 上調(diào) 20%,DDR5 上調(diào)
    的頭像 發(fā)表于 05-13 01:09 ?7840次閱讀
    宜春市| 永城市| 北安市| 金平| 花莲县| 景德镇市| 广德县| 惠安县| 荥阳市| 榕江县| 交城县| 库尔勒市| 贡山| 陈巴尔虎旗| 金华市| 安仁县| 乌什县| 常熟市| 胶州市| 田阳县| 星子县| 澎湖县| 新沂市| 肇东市| 东海县| 永春县| 海门市| 科技| 昂仁县| 阿克苏市| 南开区| 景东| 阳春市| 永嘉县| 泽普县| 新余市| 巧家县| 金山区| 潍坊市| 南岸区| 读书|