在Vivado FIR濾波器設(shè)計與仿真(一)中產(chǎn)生了兩路正弦信號,頻率分別為4MHz和5MHz,今天要進行FIR濾波器設(shè)計,在進行濾波器設(shè)計之前,需要對濾波器的參數(shù)進行設(shè)置,需要借助MATLAB軟件或者Filter Solutions軟件,這次使用Filter Solutions來進行參數(shù)設(shè)定。
關(guān)于Filter Solutions軟件的使用,這里有一篇博客比較詳細的介紹了它的用法,可以作為參考:
Filter Solutions之濾波器設(shè)計
濾波器參數(shù)
產(chǎn)生的兩路正弦信號分別為4MHz和5MHz,混頻之后產(chǎn)生的信號頻率為1MHz和9MHz,首先進行低通濾波設(shè)計,我們要把1MHz的信號濾除掉,F(xiàn)ilter Solutions軟件參數(shù)設(shè)置如圖所示:

參數(shù)設(shè)定之后生成頻響圖:

查看相關(guān)參數(shù)并復制參數(shù):


我們把復制的參數(shù)粘貼出來可以看到是下面的格式:


雙擊打開進行相關(guān)參數(shù)設(shè)定:
我們把在Filter Solutions軟件中得到的參數(shù)復制到圖中紅色框中,在左側(cè)Freq.Response中就可以看到頻率響應圖


選中FIR的M_AXIS_DATA引腳,右鍵make external連接管腳,也可以將兩路正弦信號連接出來進行觀察,連接好之后,valid design沒有錯誤就OK了
返回到source界面,右鍵菜單中選中g(shù)enerate output products,更新頂層文件。

更新之后就可以看到頂層文件中多了一路信號
Modelsim仿真
我們將新增的一路濾波信號添加到仿真文件中即可進行仿真
module tb_top(
);
reg aclk_0 ;
wire [31:0]S_0;
wire[39:0] M_AXIS_DATA_0_tdata;
initial
begin
aclk_0 = 1;
end
always #5 aclk_0 = ~aclk_0 ;
DSP_TEST_wrapper DSP_TEST_wrapper_i
(.M_AXIS_DATA_0_tdata(M_AXIS_DATA_0_tdata),
.aclk_0(aclk_0),
.S_0(S_0));
endmodule
仿真后添加仿真波形進行查看:
可以看到在仿真結(jié)果中,低頻信號被濾除了
編輯:hfy
-
FPGA
+關(guān)注
關(guān)注
1664文章
22516瀏覽量
639717 -
fir濾波器
+關(guān)注
關(guān)注
1文章
97瀏覽量
19737 -
Vivado
+關(guān)注
關(guān)注
19文章
860瀏覽量
71438
發(fā)布評論請先 登錄
屏蔽電源濾波器的分類
AD7341/AD7371:高速語音帶調(diào)制解調(diào)器的理想濾波器解決方案
交流單相濾波器與三相濾波器的核心區(qū)別解析
5.5 GHz 帶通濾波器:高頻陶瓷解決方案詳解
通過vivado HLS設(shè)計一個FIR低通濾波器
868 MHz低通濾波器:高頻陶瓷解決方案解析
通信系統(tǒng)中濾波器的種類及特點(1)
TDK B84742A*R725二線濾波器:助力電源電子的EMC解決方案
TDK YFF - AC系列三端濾波器:汽車通用的EMC解決方案
激光焊接技術(shù)在焊接濾波器工藝中的應用
如何實現(xiàn)有源電磁干擾濾波器的出色性能
Vivado FPGA實現(xiàn)濾波器設(shè)計解決方案
評論