日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado IBIS模型創(chuàng)建及導(dǎo)出方式

電子設(shè)計(jì) ? 來(lái)源:CSDN 博主 ? 作者:FPGADesigner的博客 ? 2020-12-31 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

IBIS模型概述
IBIS是一種器件模型標(biāo)準(zhǔn),允許使用行為模型進(jìn)行開發(fā),這些行為模型描述了器件內(nèi)部互聯(lián)的信號(hào)。IBIS模型保留專用的電路信息,不像SPICE這種結(jié)構(gòu)化模型,IBIS模型是基于測(cè)量或電路仿真得到的 V/I曲線數(shù)據(jù)。

每個(gè)IOB標(biāo)準(zhǔn)都有IBIS模型,器件的所有I/O標(biāo)準(zhǔn)的IBIS模型組合在一起便是IBIS文件。IBIS文件還包含器件中所使用的管腳列表,這些管腳連接到配置為支持特定I/O標(biāo)準(zhǔn)的IOB上,該標(biāo)準(zhǔn)會(huì)將管腳與特定的IBIS buffer模型關(guān)聯(lián)在一起。

IBIS標(biāo)準(zhǔn)規(guī)定了輸出文件的格式,包括一個(gè)文件頭部分和一個(gè)組件描述部分。IBIS開源論壇小組開發(fā)了Golden Parser這款工具,可以通過(guò)檢查IBIS數(shù)據(jù)格式中的語(yǔ)法來(lái)驗(yàn)證IBIS模型文件。

當(dāng)使用Vivado IDE導(dǎo)出IBIS模型時(shí),軟件會(huì)生成一個(gè).ibs文件,其中包含了:設(shè)計(jì)使用管腳列表、FPGA內(nèi)部與管腳連接的信號(hào)、與管腳連接的IOB的IBIS buffer模型。

導(dǎo)出IBIS模型
設(shè)計(jì)者通常都會(huì)關(guān)心信號(hào)完整性問(wèn)題,比如交叉干擾、地彈、同時(shí)轉(zhuǎn)換噪聲(SSN)。 PCB工程師使用IBIS模型仿真設(shè)計(jì),可以更好的在系統(tǒng)級(jí)角度了解信號(hào)完整性情況。IBIS模型有助于描述電流電壓(I-V)曲線和封裝器件的信息。

Vivado會(huì)使用設(shè)計(jì)中的網(wǎng)表和實(shí)現(xiàn)細(xì)節(jié),將這些信息與可用的每個(gè)管腳的封裝信息聯(lián)合起來(lái),創(chuàng)建一個(gè)IBIS模型。打開某一階段的設(shè)計(jì),點(diǎn)擊File->Export->Export IBIS Model:

pIYBAF9uKeCAGoWQAABcgTnrpQY228.png

Output File:規(guī)定輸出IBIS文件的名稱和路徑;

Include all models:默認(rèn)情況下,只有設(shè)計(jì)中用到的buffer模型才會(huì)添加到IBIS文件中。選中此選項(xiàng),會(huì)添加FPGA中所有可用的I/O buffer模型;

Disable per pin modeling:禁止包含每一個(gè)管腳的封裝模型。勾選此選項(xiàng),所有管腳的封裝會(huì)簡(jiǎn)化為單個(gè)RLC傳輸線模型,并且在IBIS文件的Package部分中定義;

Maximum length of signal names:會(huì)將信號(hào)名稱截?cái)嗟较拗频拈L(zhǎng)度,可以設(shè)置為40、20或Unlimited.

Updated generic IBIS model file:可選地提供一個(gè)器件的IBIS模型;

Updated parasitic package data file:可選地提供一個(gè)用于每個(gè)管腳提取的pkg文件。上述兩個(gè)文件在Vivado安裝目錄下data/parts目錄中都有,一般只有在該目錄中沒有這些文件的情況下才需要在此處設(shè)置。

Component Name:默認(rèn)名稱為器件的系列,可以在這里設(shè)置改變IBIS文件中Component部分的名稱。

導(dǎo)出的ibs文件可以用文本編輯器打開查看信息,包含文件頭和Component(名稱默認(rèn)為FPGA系列KINTEX7)兩部分,:

pIYBAF9uKeKAa73vAAJFU1pBJ14452.png

結(jié)合本系列第13篇~第16篇,除了IBIS模型外,Vivado還提供了CSV文件、DRC檢查、SSN分析等工具,幫助設(shè)計(jì)者完成PCB設(shè)計(jì)。此外,為了在整個(gè)PCB環(huán)境下更好地優(yōu)化I/O賦值工作,Xilinx還支持Cadence Allegro FPGA System Planner和Mentor Graphics I/O Designer兩款第三方工具。有機(jī)會(huì)后面再做介紹。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4939

    瀏覽量

    95828
  • IBIS
    +關(guān)注

    關(guān)注

    1

    文章

    55

    瀏覽量

    20664
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用Python/MyHDL創(chuàng)建自定義FPGA IP

    使用 Python/MyHDL 創(chuàng)建自定義 FPGA IP,與 Vivado 集成,并通過(guò) PYNQ 進(jìn)行控制——實(shí)現(xiàn)軟件上的簡(jiǎn)單硬件設(shè)計(jì)。
    的頭像 發(fā)表于 04-09 09:53 ?286次閱讀
    使用Python/MyHDL<b class='flag-5'>創(chuàng)建</b>自定義FPGA IP

    Vivado中IP核被鎖定的解決辦法

    當(dāng)使用不同版本的Vivado打開工程時(shí),IP核被鎖定的情況較為常見。不同版本的Vivado對(duì)IP核的支持程度和處理方式有所不同。
    的頭像 發(fā)表于 02-25 14:00 ?572次閱讀
    <b class='flag-5'>Vivado</b>中IP核被鎖定的解決辦法

    靜力水準(zhǔn)儀的數(shù)據(jù)存儲(chǔ)與導(dǎo)出方式解析

    在結(jié)構(gòu)物安全監(jiān)測(cè)中,有效的數(shù)據(jù)管理是評(píng)估項(xiàng)目狀態(tài)和預(yù)警風(fēng)險(xiǎn)的關(guān)鍵。靜力水準(zhǔn)儀作為高精度沉降監(jiān)測(cè)設(shè)備,提供了靈活多樣的數(shù)據(jù)存儲(chǔ)與導(dǎo)出方案,以滿足不同工程場(chǎng)景的需求。其數(shù)據(jù)管理方式主要可分為手動(dòng)采集
    的頭像 發(fā)表于 01-19 14:26 ?319次閱讀
    靜力水準(zhǔn)儀的數(shù)據(jù)存儲(chǔ)與<b class='flag-5'>導(dǎo)出</b><b class='flag-5'>方式</b>解析

    allegro導(dǎo)出STEP器件丟失、錯(cuò)亂問(wèn)題

    allegro 17.4版本使用3D Canvas查看正常,但是導(dǎo)出STEP文件以后,芯片的3D模型沒有,還有一個(gè)大器件坐標(biāo)不對(duì),還有一個(gè)黑黑的東西不知道是什么,仔細(xì)看里面好像有芯片的3D模型,但是位置也不對(duì),研究了好久,不知道
    發(fā)表于 10-30 15:36

    在Windows10上運(yùn)行vivado使用tcl文件創(chuàng)建E203項(xiàng)目路徑錯(cuò)誤的問(wèn)題

    軟件版本是vivado2020.1,開發(fā)板是MCU200T。由于習(xí)慣使用了Windows系統(tǒng)所以想在Windows上創(chuàng)建vivado項(xiàng)目進(jìn)行開發(fā)。但是由于Makefile更適合Linux系統(tǒng),所以
    發(fā)表于 10-28 07:19

    vcs和vivado聯(lián)合仿真

    我們?cè)谧鰠①愓n題的過(guò)程中發(fā)現(xiàn),上FPGA開發(fā)板跑系統(tǒng)時(shí),有時(shí)需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對(duì)添加了vivado ip核的soc系統(tǒng)進(jìn)行仿真。在這種情況下
    發(fā)表于 10-24 07:28

    如何在vivadoHLS中使用.TLite模型

    本帖欲分享如何在vivadoHLS中使用.TLite模型。在Vivado HLS中導(dǎo)入模型后,需要設(shè)置其輸入和輸出接口以與您的設(shè)計(jì)進(jìn)行適配。 1. 在Vivado HLS項(xiàng)目中導(dǎo)入
    發(fā)表于 10-22 06:29

    關(guān)于Detectron2的GenerateRCNN模型轉(zhuǎn)RKNN問(wèn)題

    ;生成模型導(dǎo)出所需的樣本輸入\"\"\" if sample_image_path: # 從指定圖片生成輸入 original_image
    發(fā)表于 10-13 17:53

    如何進(jìn)行YOLO模型轉(zhuǎn)換?

    (kmodel_data)代碼運(yùn)行無(wú)異常,導(dǎo)出模型大小只有12MB,但在設(shè)備中運(yùn)行模型時(shí)間非常長(zhǎng)(具體超過(guò)5分鐘一次),而后將預(yù)處理關(guān)閉,則設(shè)備中跑模型會(huì)報(bào)錯(cuò) 請(qǐng)問(wèn),以上問(wèn)題是哪里的
    發(fā)表于 08-14 06:03

    Vivado無(wú)法選中開發(fā)板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對(duì)開發(fā)板(Evaluation Board)進(jìn)行 FPGA 開發(fā)時(shí),我們通常希望在創(chuàng)建工程時(shí)直接選擇開發(fā)板,這樣 Vivado 能夠自動(dòng)配置
    的頭像 發(fā)表于 07-15 10:19 ?1988次閱讀
    <b class='flag-5'>Vivado</b>無(wú)法選中開發(fā)板的常見原因及解決方法

    如何在Unified IDE中創(chuàng)建視覺庫(kù)HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 中,我們將介紹如何使用 Unified IDE 創(chuàng)建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發(fā)表于 07-02 10:55 ?1699次閱讀
    如何在Unified IDE中<b class='flag-5'>創(chuàng)建</b>視覺庫(kù)HLS組件

    固定式測(cè)斜儀的數(shù)據(jù)存儲(chǔ)和導(dǎo)出方式有哪些?

    在工程安全監(jiān)測(cè)領(lǐng)域,固定式測(cè)斜儀憑借其高精度和自動(dòng)化優(yōu)勢(shì),成為監(jiān)測(cè)結(jié)構(gòu)物位移的重要工具。而數(shù)據(jù)的高效存儲(chǔ)與導(dǎo)出,直接影響監(jiān)測(cè)結(jié)果的實(shí)時(shí)性與可靠性。下面以南京峟思YS-1A型固定測(cè)斜儀為例,為大家介紹
    的頭像 發(fā)表于 05-29 12:52 ?712次閱讀
    固定式測(cè)斜儀的數(shù)據(jù)存儲(chǔ)和<b class='flag-5'>導(dǎo)出</b><b class='flag-5'>方式</b>有哪些?

    PMG1-S3 48引腳封裝的IBIS文件,其D+/D-為空,IFX能否修復(fù)IBIS文件?

    PMG1-S3 48 引腳封裝的 IBIS 文件,其 D+/D- 為空。 IFX 能否修復(fù) IBIS 文件?
    發(fā)表于 05-22 06:26

    TSolidX應(yīng)用:液晶掩膜結(jié)構(gòu)GDSⅡ文件的生成和導(dǎo)出

    TX系列的布局編輯器TX Layout軟件可以支持GDSⅡ文件的導(dǎo)入和導(dǎo)出,其功能如下: 1. GDS文件的導(dǎo)入 1.1創(chuàng)建一個(gè)帶有GDSⅡ格式文件的文件夾,如下圖找到導(dǎo)入的選項(xiàng),并設(shè)置導(dǎo)入GDS
    發(fā)表于 05-20 08:45

    CYUSB2304的IBIS型號(hào)與CYUSB330x IBIS型號(hào)相同嗎?

    您好,英飛凌支持人員, 我正在尋找 CYUSB2304 的 IBIS 模型,但只有 CYUSB330x 的 IBIS 模型可用。 CYUSB2304 的
    發(fā)表于 05-09 07:25
    大石桥市| 噶尔县| 桂东县| 安仁县| 广西| 渭源县| 阿巴嘎旗| 松溪县| 泾源县| 垦利县| 石台县| 凉城县| 会东县| 兴安盟| 巫山县| 商都县| 双桥区| 洞头县| 甘洛县| 钟山县| 稷山县| 秭归县| 马龙县| 娄底市| 全州县| 寿宁县| 崇礼县| 永德县| 吉水县| 黔西| 临朐县| 施甸县| 宣威市| 和平区| 卢氏县| 喀什市| 上蔡县| 常州市| 乌兰察布市| 花垣县| 哈密市|