日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文搞懂AXI總線、接口和協(xié)議的區(qū)別

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2020-09-27 10:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

總線、接口和協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。

總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由由數(shù)據(jù)線、地址線、控制線等構(gòu)成。接口是一種連接標(biāo)準(zhǔn),又常常被稱之為物理接口。

協(xié)議就是傳輸數(shù)據(jù)的規(guī)則。

我們通常說(shuō)的PCIE,既可以是PCIE信號(hào),也可以是PCIE接口、PCIE總線,還可以是PCIE協(xié)議。之所以這么復(fù)雜,主要原因就是每個(gè)人對(duì)概念認(rèn)知的差異。再比如,只要百度一下串行和并行,就會(huì)出來(lái)很多類似“串行通信與并行通信”、“串行接口與并行接口”、“串行總線與并行總線”、“串行協(xié)議與并行協(xié)議”以及“串行傳輸與并行傳輸”等概念介紹,既有傳輸(通信)方式,又有接口類型,同時(shí)還有數(shù)據(jù)本身的協(xié)議特點(diǎn),信號(hào)、協(xié)議、總線和接口,有時(shí)候看起來(lái)是一樣的,但細(xì)細(xì)思量卻還是有差別的,總之不是一兩句話就能說(shuō)清楚的。舉個(gè)簡(jiǎn)單的例子,PCI總線說(shuō)的是一組傳輸通道,而PCI接口是一種連接標(biāo)準(zhǔn),兩者之間的關(guān)系就是PCI接口的設(shè)備都要通過(guò)PCI總線來(lái)進(jìn)行通信,而PCI總線上走的設(shè)備并不全是PCI接口的,像集成聲卡,走的就是PCI總線,但是沒(méi)有走PCI接口。在這里PCI總線提供了一種通道,這個(gè)通道上可以有不同的符合這種通道要求的接口設(shè)備或信號(hào)(PCI信號(hào)或Audio信號(hào))。打個(gè)更進(jìn)一步的比方:兩者關(guān)系就像馬車(接口設(shè)備)和馬路(總線)一樣,馬車必須在馬路上走,而馬路上不一定走馬車(牛車等)。

圖4?2馬路上的車水馬龍

車(接口、信號(hào))有車(接口、信號(hào))的標(biāo)準(zhǔn)(協(xié)議),如馬車、汽車、火車、貨車、自行車等(PCIE、SATA、SAS、USB等信號(hào)標(biāo)準(zhǔn));路(通道、總線)有路的標(biāo)準(zhǔn),如馬路、人行道、高速公路等(PCIE、SATA、SAS、USB等通道標(biāo)準(zhǔn)),所以協(xié)議里面又包含通道(總線)協(xié)議和信號(hào)(接口)協(xié)議。是不是感覺(jué)越講越復(fù)雜。

用下圖來(lái)簡(jiǎn)單介紹下這幾個(gè)概念之間的關(guān)系。

圖4?3協(xié)議、接口、總線的關(guān)系

協(xié)議即總體框架,定義接口設(shè)備、器件及信號(hào)、總線及通道之間需要滿足的關(guān)系,即要實(shí)現(xiàn)信號(hào)的傳輸,所有這些組成成員必須通力合作,各自滿足協(xié)議要求的各種必要條件。

責(zé)任編輯:xj

原文標(biāo)題:AXI總線詳解-總線、接口以及協(xié)議

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • AXI總線
    +關(guān)注

    關(guān)注

    0

    文章

    68

    瀏覽量

    14782
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    145

    瀏覽量

    18037

原文標(biāo)題:AXI總線詳解-總線、接口以及協(xié)議

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    利用開源uart2axi4實(shí)現(xiàn)串口訪問(wèn)axi總線

    microblaze和jtag-to-axi(jtag2axi)雖然也提供了訪問(wèn)axi總線的能力,但是依賴于xilinx平臺(tái)。而uart-to-ax
    的頭像 發(fā)表于 12-02 10:05 ?2291次閱讀
    利用開源uart2<b class='flag-5'>axi</b>4實(shí)現(xiàn)串口訪問(wèn)<b class='flag-5'>axi</b><b class='flag-5'>總線</b>

    使用AXI4接口IP核進(jìn)行DDR讀寫測(cè)試

    本章的實(shí)驗(yàn)任務(wù)是在 PL 端自定義個(gè) AXI4 接口的 IP 核,通過(guò) AXI_HP 接口對(duì) PS 端 DDR3 進(jìn)行讀寫測(cè)試,讀寫的內(nèi)存
    的頭像 發(fā)表于 11-24 09:19 ?3945次閱讀
    使用<b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b>IP核進(jìn)行DDR讀寫測(cè)試

    如果想運(yùn)用蜂鳥E203給的個(gè)AXI接口,只需要自己寫個(gè)AXI協(xié)議的從機(jī)就行嗎,蜂鳥的cpu核需要改動(dòng)什么嗎?

    請(qǐng)問(wèn)大佬們,如果想運(yùn)用蜂鳥E203給的個(gè)AXI接口,只需要自己寫個(gè)AXI協(xié)議的從機(jī)就行嗎,蜂
    發(fā)表于 11-11 06:13

    利用蜂鳥E203搭建SoC【1】——AXI總線的配置與板級(jí)驗(yàn)證

    融合進(jìn)BD設(shè)計(jì)流程,第步需要對(duì)其總線進(jìn)行配置以便于后續(xù)的SoC搭建。 蜂鳥e203內(nèi)部使用的是icb總線,這種總線協(xié)議
    發(fā)表于 10-30 07:35

    將e203 例化AXI總線接口

    將系統(tǒng)外設(shè)總線內(nèi)部axi接口引出給gpio,注意vivado中g(shù)pio地址分配應(yīng)保證移植 Debug: 通過(guò)Xil_Out32函數(shù)給gpio的地址寫1或者0,注意這里地址是gpio地址也就是核中給
    發(fā)表于 10-29 06:08

    AXI GPIO擴(kuò)展e203 IO口簡(jiǎn)介

    Register)來(lái)設(shè)置GPIO引腳的中斷觸發(fā)模式,例如上升沿觸發(fā)或下降沿觸發(fā)。 4.AXI接口支持:AXI-GPIO支持AXI總線
    發(fā)表于 10-22 08:14

    像這種受電端/負(fù)載端的電壓誘騙芯片和電源端//負(fù)載端的協(xié)議芯片有什么區(qū)別,沒(méi)搞懂

    像這種受電端/負(fù)載端的電壓誘騙芯片和電源端//負(fù)載端的協(xié)議芯片有什么區(qū)別,沒(méi)搞懂*附件:CH224K.pdf
    發(fā)表于 09-28 11:52

    詳解AHB-Lite協(xié)議

    總線協(xié)議,AHB_Lite只有單主機(jī),且沒(méi)有HBUSREQ和HGRANT信號(hào),同時(shí)從設(shè)備信號(hào)接口也簡(jiǎn)單許多。
    的頭像 發(fā)表于 08-27 09:23 ?3276次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解AHB-Lite<b class='flag-5'>協(xié)議</b>

    RDMA簡(jiǎn)介8之AXI分析

    AXI4 總線是第四代 AXI 總線,其定義了三種總線接口,分別為:
    的頭像 發(fā)表于 06-24 23:22 ?793次閱讀
    RDMA簡(jiǎn)介8之<b class='flag-5'>AXI</b>分析

    RDMA簡(jiǎn)介9之AXI 總線協(xié)議分析2

    ? 這里以功能完備的 AXI4 接口舉例說(shuō)明 AXI4 總線的相關(guān)特點(diǎn)。AXI4 總線采用讀寫通
    發(fā)表于 06-24 18:02

    RDMA簡(jiǎn)介8之AXI 總線協(xié)議分析1

    AXI 總線種高速片內(nèi)互連總線,其定義于由 ARM 公司推出的 AMBA 協(xié)議中,主要用于高性能、高帶寬、低延遲、易集成的片內(nèi)互連需求。
    發(fā)表于 06-24 18:00

    NVMe IP之AXI4總線分析

    1AXI4總線協(xié)議 AXI4總線協(xié)議是由ARM公司提出的
    發(fā)表于 06-02 23:05

    NVMe簡(jiǎn)介之AXI總線

    NVMe需要用AXI總線進(jìn)行高速傳輸。而AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)
    的頭像 發(fā)表于 05-21 09:29 ?920次閱讀
    NVMe簡(jiǎn)介之<b class='flag-5'>AXI</b><b class='flag-5'>總線</b>

    NVMe協(xié)議簡(jiǎn)介之AXI總線

    NVMe需要用AXI總線進(jìn)行高速傳輸。這里,AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)
    發(fā)表于 05-17 10:27

    升壓電路搞懂 升壓電路技術(shù)文檔合集

    升壓電路圖集合,升壓電路設(shè)計(jì)方案,電路設(shè)計(jì)技巧,升壓電路搞懂;給大家分享 升壓電路技術(shù)文檔合集
    的頭像 發(fā)表于 05-15 15:58 ?2.8w次閱讀
    升壓電路<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>搞懂</b> 升壓電路技術(shù)文檔合集
    云林县| 临沧市| 会同县| 长沙市| 房产| 蒙城县| 建瓯市| 辽阳县| 龙岩市| 墨玉县| 延津县| 广灵县| 淮阳县| 肃北| 台北县| 海门市| 广平县| 长丰县| 涡阳县| 新宁县| 乳源| 宣城市| 东莞市| 囊谦县| 山西省| 乌鲁木齐市| 兴山县| 九龙县| 明溪县| 延庆县| 禄劝| 浪卡子县| 肃北| 陆丰市| 武宁县| 海淀区| 特克斯县| 威远县| 盐津县| 托克托县| 华宁县|