日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA其實(shí)很簡(jiǎn)單?看完這篇文章你就明白了

454398 ? 2023-02-02 14:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來做出任何你想要的電路。它就像一個(gè)納米級(jí)面包板。使用 FPGA 就像芯片流片,但是你只需要買這一張芯片就可以搭建不一樣的設(shè)計(jì),作為交換,你需要付出一些效率上的代價(jià)。

從字面上講這種說法并不對(duì),因?yàn)槟悴⒉恍枰剡B(rewire)FPGA,它實(shí)際上是一個(gè)通過路由網(wǎng)絡(luò)(routing network)連接的查找表 2D 網(wǎng)格,以及一些算術(shù)單元和內(nèi)存。FPGA 可以模擬任意電路,但它們實(shí)際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個(gè)答案不恰當(dāng)?shù)牡胤皆谟?,它過分簡(jiǎn)化了人們實(shí)際使用 FPGA 的方式。接下來的兩個(gè)定義能更好地描述 FPGA。

電路模擬是 FPGA 的經(jīng)典主流用例,這也是 FPGA 最早出現(xiàn)的原因。FPGA 的關(guān)鍵在于硬件設(shè)計(jì)是用 HDL 形式編碼的,而且買一些便宜的硬件就可以得到和 ASIC 相同的效果。當(dāng)然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設(shè)計(jì)不同的一個(gè)用例。和電路仿真不同,計(jì)算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經(jīng)網(wǎng)絡(luò)的原因。而且關(guān)鍵的是,計(jì)算實(shí)例并不依賴于 FPGA 和真正 ASIC 之間的關(guān)系:開發(fā)人員針對(duì)基于 FPGA 的加速編寫的 Verilog 代碼不需要與用來流片的 Verilog 代碼有任何的相似性。

這兩種實(shí)例在編程、編譯器和抽象方面存在巨大差異。我比較關(guān)注后者,我將其稱為「計(jì)算 FPGA 編程」(computaTIonal FPGA programming)。我的論點(diǎn)是,目前計(jì)算 FPGA 的編程方法都借鑒了傳統(tǒng)的電路仿真編程模型,這是不對(duì)的。如果你想開發(fā) ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標(biāo)是計(jì)算的話,我們可以也應(yīng)該重新思考整個(gè)堆棧。

讓我們開門見山地說吧。FPGA 是一類很特殊的硬件,它用來高效執(zhí)行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫的程序。

可以用 GPU 做類比

深度學(xué)習(xí)區(qū)塊鏈盛行之前,有一段時(shí)間 GPU 是用來處理圖形的。在 21 世紀(jì)初,人們意識(shí)到他們?cè)谔幚頉]有圖形數(shù)據(jù)的計(jì)算密集型任務(wù)時(shí),也會(huì)大量使用 GPU 作為加速器:GPU 設(shè)計(jì)師們已經(jīng)構(gòu)建了更通用的機(jī)器,3D 渲染只是其中一個(gè)應(yīng)用而已。

FPGA 的定義以及和 GPU 的類比

計(jì)算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時(shí)興的硬件,當(dāng)然不是為了電路仿真,而是利用適合電路執(zhí)行的計(jì)算模式,用類比的形式來看 GPU 和 FPGA。

為了讓 GPU 發(fā)展成今天的數(shù)據(jù)并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過去常常認(rèn)為 GPU 接受奇特的、強(qiáng)烈的、特定領(lǐng)域的視覺效果描述。我們實(shí)現(xiàn)了 GPU 執(zhí)行程序,從而解鎖了它們真正的潛力。這樣的實(shí)現(xiàn)讓 GPU 的目標(biāo)從單個(gè)應(yīng)用域發(fā)展為整個(gè)計(jì)算域。

我認(rèn)為計(jì)算 FPGA 正處于類似的轉(zhuǎn)變中,現(xiàn)在還沒有針對(duì) FPGA 擅長(zhǎng)的基本計(jì)算模式的簡(jiǎn)潔描述。但它和潛在的不規(guī)則并行性、數(shù)據(jù)重用以及大多數(shù)靜態(tài)的數(shù)據(jù)流有關(guān)。

和 GPU 一樣,F(xiàn)PGA 也需要能夠體現(xiàn)這種計(jì)算模式的硬件抽象,Verilog 用于計(jì)算 FPGA 的問題在于它在低級(jí)硬件抽象中效果不好,在高級(jí)編程抽象中的效果也不好。讓我們通過反證法想象一下,如果用 RTL(寄存器傳輸級(jí))取代這些角色會(huì)是什么樣。

甚至 RTL 專家可能也無法相信 Verilog 是可以高效開發(fā)主流 FPGA 的方式。它不會(huì)把編程邏輯推向主流。對(duì)于經(jīng)驗(yàn)豐富的硬件黑客來說,RTL 設(shè)計(jì)似乎是友好而熟悉的,但它與軟件語(yǔ)言之間的生產(chǎn)力差距是不可估量的。

事實(shí)上,對(duì)現(xiàn)在的計(jì)算 FPGA 來說,Verilog 實(shí)際上就是 ISA。主要的 FPGA 供應(yīng)商工具鏈會(huì)將 Verilog 作為輸入,而高級(jí)語(yǔ)言的編譯器則將 Verilog 作為輸出。供應(yīng)商一般會(huì)對(duì)比特流格式保密,因此 Verilog 在抽象層次結(jié)構(gòu)中會(huì)處于盡可能低的位置。

把 Verilog 當(dāng)做 ISA 的問題是它和硬件之間的距離太遠(yuǎn)了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統(tǒng)角度講它至少要包含合成、技術(shù)映射以及布局布線——每一個(gè)都是復(fù)雜而緩慢的過程。因此,F(xiàn)PGA 上 RTL 編程的編譯 / 編輯 / 運(yùn)行周期需要數(shù)小時(shí)或數(shù)天,更糟糕的是,這是一個(gè)無法預(yù)測(cè)的過程,工具鏈的深層堆棧可能會(huì)掩蓋 RTL 中的改變,這可能會(huì)影響設(shè)計(jì)性能和能源特性。

好的 ISA 應(yīng)該直接展示底層硬件未經(jīng)修飾的真實(shí)情況。像匯編語(yǔ)言一樣,它其實(shí)不需要很方便編程。但也像匯編語(yǔ)言一樣,它的編譯速度需要非??欤医Y(jié)果可預(yù)測(cè)。如果想要構(gòu)建更高級(jí)的抽象和編譯器,就需要一個(gè)不會(huì)出現(xiàn)意外的低級(jí)目標(biāo)。而 RTL 不是這樣的目標(biāo)。

如果計(jì)算 FPGA 是特定類算法模式的加速器,那當(dāng)前的 FPGA 并不能理想地實(shí)現(xiàn)這一目標(biāo)。在這個(gè)游戲規(guī)則下能夠擊敗 FPGA 的新硬件類型,才可能帶來全新的抽象層次結(jié)構(gòu)。新的軟件棧應(yīng)該摒棄 FPGA 在電路仿真方面的遺留問題,以及 RTL 抽象。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639545
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54463

    瀏覽量

    469693
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6088

    瀏覽量

    178932
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    395

    瀏覽量

    62902
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB別人包地包地,但別人的隔離度比你好10dB不止

    地的場(chǎng)景,其實(shí)做的東西倒很簡(jiǎn)單,就是在兩根高頻單端線挪到一定的距離后(15H左右的gap距離),看看包地和不包地對(duì)隔離度的影響。不包地是這樣的: 包地是這樣的: 再?gòu)?qiáng)調(diào)一次,包地和不包地的兩根高頻線
    發(fā)表于 04-13 11:21

    使用Python/MyHDL創(chuàng)建自定義FPGA IP

    使用 Python/MyHDL 創(chuàng)建自定義 FPGA IP,與 Vivado 集成,并通過 PYNQ 進(jìn)行控制——實(shí)現(xiàn)軟件上的簡(jiǎn)單硬件設(shè)計(jì)。
    的頭像 發(fā)表于 04-09 09:53 ?293次閱讀
    使用Python/MyHDL創(chuàng)建自定義<b class='flag-5'>FPGA</b> IP

    氣密性檢測(cè)儀選購(gòu)指南:直壓、差壓、容積法的本質(zhì)區(qū)別與實(shí)戰(zhàn)選擇

    選型很多工程師在選購(gòu)氣密性檢測(cè)設(shè)備時(shí)都會(huì)困惑:同樣是測(cè)泄漏,為什么常用的就有三種檢漏方法?到底哪一種最適配自己的產(chǎn)品?今天我們一次性把這個(gè)問題講明白。選型的核心邏輯其實(shí)很簡(jiǎn)單:?有孔產(chǎn)品→直壓法
    的頭像 發(fā)表于 04-02 12:03 ?1277次閱讀
    氣密性檢測(cè)儀選購(gòu)指南:直壓、差壓、容積法的本質(zhì)區(qū)別與實(shí)戰(zhàn)選擇

    高速PCB諧振威力,不容小覷

    平面諧振的關(guān)鍵就是這個(gè)銅環(huán)! 驗(yàn)證的方法也很簡(jiǎn)單:在原設(shè)計(jì)的基礎(chǔ)上,僅切掉信號(hào)孔周邊電源平面環(huán),其它不變。 仿真結(jié)果顯示,插損的下沖再次消失,問題精確定位。 為了大家能看的更明白,我們還對(duì)比了銅環(huán)
    發(fā)表于 02-03 14:36

    系統(tǒng)調(diào)用和API有什么區(qū)別呢?

    使用這些功能。 從這個(gè)角度講菜單就是餐廳給你提供的“API”,有菜單后能開始點(diǎn)菜,至于這些菜是怎么炒出來的根本就不需要關(guān)心;手柄就是游戲給你提供的“API”,只需要
    發(fā)表于 12-03 06:52

    Linux 下交叉編譯實(shí)戰(zhàn):跑起來的第一個(gè) STM32 程序

    很多開發(fā)者第一次接觸STM32,總會(huì)被“交叉編譯”、“燒錄程序”等概念繞暈。其實(shí)方法很簡(jiǎn)單:在Linux下配置交叉編譯環(huán)境,編寫簡(jiǎn)單程序,然后燒錄到STM32,就可以看到成果。本文帶
    的頭像 發(fā)表于 11-24 19:04 ?1096次閱讀
    Linux 下交叉編譯實(shí)戰(zhàn):跑起來<b class='flag-5'>你</b>的第一個(gè) STM32 程序

    嵌入式與FPGA的區(qū)別

    \"嵌入式開發(fā)門檻低、就業(yè)廣,適合轉(zhuǎn)行;FPGA技術(shù)深、薪資高,但要求學(xué)歷和數(shù)學(xué)功底。選哪個(gè)?看你的基礎(chǔ)和職業(yè)目標(biāo)。\" ?我們先來明白下兩者區(qū)別在哪? ?1、嵌入式:分兩部分
    發(fā)表于 11-20 07:12

    廣州郵科模擬量光端機(jī),到底是啥神器?一篇文章給你講明白!

    ? 廣州郵科模擬量光端機(jī) 別急,今天咱們就來聊聊解決這個(gè)難題的“專業(yè)選手”—— 廣州郵科模擬量光端機(jī) 。這名字聽著挺技術(shù),但其實(shí)理解起來很簡(jiǎn)單,它就是信號(hào)傳輸界的“超級(jí)快遞員”! 首先,咱得弄明白:模擬量光端機(jī)是干
    的頭像 發(fā)表于 10-30 09:38 ?437次閱讀
    廣州郵科模擬量光端機(jī),到底是啥神器?一篇文章給你講<b class='flag-5'>明白</b>!

    小白也能秒懂!邁威通信教你分清網(wǎng)絡(luò)二層和三層

    還在為網(wǎng)絡(luò)里的二層、三層概念頭大?其實(shí)就像送快遞那么簡(jiǎn)單!今天邁威通信用最接地氣的方式給你講明白
    的頭像 發(fā)表于 09-04 20:07 ?1278次閱讀
    小白也能秒懂!邁威通信教你分清網(wǎng)絡(luò)二層和三層

    FPGA技術(shù)為什么越來越牛,這是有原因的

    最近幾年,FPGA這個(gè)概念越來越多地出現(xiàn)。例如,比特幣挖礦,就有使用基于FPGA的礦機(jī)。還有,之前微軟表示,將在數(shù)據(jù)中心里,使用FPGA“代替”CPU,等等。其實(shí),對(duì)于專業(yè)人士來說,
    的頭像 發(fā)表于 08-22 11:39 ?5271次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來越牛,這是有原因的

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (下)

    ;新工藝新接口:視頻接口,測(cè)試測(cè)量等。有那么多的機(jī)會(huì),FPGA怎么不上天呢?其實(shí)FPGA真上天,在每一臺(tái)火星車上,幾乎都有宇航級(jí)FPGA
    的頭像 發(fā)表于 08-11 09:25 ?4198次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會(huì)掉隊(duì)嗎? (下)

    養(yǎng)生壺主板用的是阻容降壓,拆一個(gè)養(yǎng)生壺,自己畫了電路圖,解釋不通,沒看明白原理?

    養(yǎng)生壺主板用的是阻容降壓,拆一個(gè)養(yǎng)生壺,自己畫了電路圖,解釋不通,沒看明白原理?
    發(fā)表于 08-01 00:29

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測(cè)試FPGA設(shè)計(jì)的IP核,它允許設(shè)計(jì)者通過JTAG接口實(shí)時(shí)讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設(shè)計(jì)的運(yùn)行狀態(tài)并修改其行為。VIO IP核提供
    的頭像 發(fā)表于 06-09 09:32 ?4417次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    FPGA從0到1學(xué)習(xí)資料集錦

    附開發(fā)指南+電路圖集+例程源碼 本文敘述概括 FPGA 應(yīng)用設(shè)計(jì)中的要點(diǎn),包括,時(shí)鐘樹、FSM、latch、邏輯仿真四個(gè)部分。 FPGA 的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊
    發(fā)表于 05-13 15:41

    使用gpif designer fx2lp在CTL0中生成波形來連接FPGA 以便從FPGA獲取數(shù)據(jù),為什么不能正常工作?

    我想使用gpif designer fx2lp 在CTL0 中生成波形來連接FPGA 以便從FPGA 獲取數(shù)據(jù)。 它在 CTL0 的下降沿逐幀獲取數(shù)據(jù)。 每幀有 32 個(gè)脈沖,但是當(dāng)我這樣配置時(shí),它不能正常工作。 我不明白。 我
    發(fā)表于 05-06 13:01
    棋牌| 富宁县| 荔波县| 娄底市| 河曲县| 舒城县| 武穴市| 新干县| 辛集市| 丰都县| 黑龙江省| 垦利县| 扶余县| 东至县| 台前县| 双鸭山市| 易门县| 油尖旺区| 宿迁市| 尼玛县| 崇文区| 大洼县| 虞城县| 陵川县| 阳朔县| 双峰县| 莱州市| 漳州市| 三亚市| 宁阳县| 新泰市| 高邮市| 绿春县| 梅州市| 通许县| 罗城| 盱眙县| 广平县| 招远市| 怀安县| 太仓市|