日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布線需要遵循哪些規(guī)則

454398 ? 2023-02-02 14:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

布線是 PCB 設計的重要組成部分,也是整個 PCB 設計中工作量最大和最耗時間的部分,工程師在進行 PCB 布線工作時,需要遵循一些基本的規(guī)則,如倒角規(guī)則、3W 規(guī)則等。

地線回路規(guī)則

環(huán)路最小規(guī)則,即信號線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。

針對這一規(guī)則,在地平面分割時,要考慮到地平面與重要信號走線的分布,防止由于地平面開槽等帶來的問題;

在雙層板設計中,在為電源留下足夠空間的情況下,應該將留下的部分用參考地填充,且增加一些必要的地過空孔,將雙面地信號有效連接起來,對一些關鍵信號盡量采用地線隔離,對一些頻率較高的設計,需特別考慮其地平面信號回路問題,建議采用多層板為宜。

屏蔽保護規(guī)則

對應地線回路規(guī)則,實際上也是為了盡量減小信號的回路面積,多見于一些比較重要的信號,如時鐘信號,同步信號;

對一些特別重要,頻率特別高的信號,應該考慮采用銅軸電纜屏蔽結(jié)構(gòu)設計,即將所布的線上下左右用地線隔離,而且還要考慮好如何有效的讓屏蔽地與實際地平面有效結(jié)合。

串擾控制規(guī)則

串擾(CrossTalk)是指 PCB 上不同網(wǎng)絡之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用??朔當_的主要措施是:

加大平行布線的間距,遵循 3W 規(guī)則;

在平行線間插入接地的隔離線;

減小布線層與地平面的距離。

3W 規(guī)則

為了減少線間串擾,應保證線間距足夠大,當線中心間距不少于 3 倍線寬時,則可保持 70%的電場不互相干擾,稱為 3W 規(guī)則。如要達到 98%的電場不互相干擾,可使用 10W 的間距。

走線的方向控制規(guī)則

走線的方向控制規(guī)則,即相鄰層的走線方向成正交結(jié)構(gòu)。避免將不同的信號線在相鄰層走成同一方向,以減少不必要的層間竄擾;當由于板結(jié)構(gòu)限制(如某些背板)難以避免出現(xiàn)該情況,特別是信號速率較高時,應考慮用地平面隔離各布線層,用地信號線隔離各信號線。

走線的開環(huán)檢查規(guī)則

一般不允許出現(xiàn)一端浮空的布線(Dangling Line),主要是為了避免產(chǎn)生"天線效應", 減少不必要的干擾輻射和接受,否則可能帶來不可預知的結(jié)果。

走線閉環(huán)檢查規(guī)則

防止信號線在不同層間形成自環(huán)。在多層板設計中容易發(fā)生此類問題,自環(huán)將引起輻射干擾。

倒角規(guī)則

PCB 設計中應避免產(chǎn)生銳角和直角,產(chǎn)生不必要的輻射,同時工藝性能也不好。

器件去藕規(guī)則

在印制版上增加必要的去藕電容,濾除電源上的干擾信號,使電源信號穩(wěn)定。推薦電源經(jīng)過濾波電容后連到電源管腳上。

電源地平面完整性規(guī)則

對于導通孔密集的區(qū)域,要注意避免孔在電源和地層的挖空區(qū)域相互連接,形成對平面層的分割,從而破壞平面層的完整性,并進而導致信號線在地層的回路面積增大。為避免破壞平面層,做 Fanout 時過孔間距至少保證能走一根信號線。

電源地平面層重疊規(guī)則

不同電源層在空間上要避免重疊。主要是為了減少不同電源之間的干擾,特別是一些電壓相差很大的電源之間,電源平面的重疊問題一定要設法避免,難以避免時可考慮中間隔地層。

20H 規(guī)則

由于電源層與地層之間的電場是變化的,在板的邊緣會向外輻射電磁干擾。稱為邊沿效應。

解決的辦法是將電源層內(nèi)縮,使得電場只在接地層的范圍內(nèi)傳導。以一個 H(電源和 地之間的介質(zhì)厚度)為單位,若內(nèi)縮 20H 則可以將 70%的電場限制在接地層邊沿內(nèi);內(nèi)縮 100H 則可以將 98%的電場限制在內(nèi)。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4418

    文章

    23979

    瀏覽量

    426384
  • 布線
    +關注

    關注

    9

    文章

    837

    瀏覽量

    86265
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速數(shù)字PCB為什么不能全自動布線

    說起來,每次看到新來的工程師對著PCB設計軟件猛點"自動布線"按鈕,我都忍不住想上去攔一把。不是我看不起自動布線這功能,坦白講對于低速、低復雜度的板子,它確實香——省時省力,還能
    的頭像 發(fā)表于 04-22 09:41 ?1289次閱讀
    高速數(shù)字<b class='flag-5'>PCB</b>為什么不能全自動<b class='flag-5'>布線</b>

    技術資訊 I PCB設計三大頑疾:規(guī)則亂、布線慢、疊層偏——Allegro X Designer 的系統(tǒng)級解法

    在高速、高密度的PCB設計項目中,工程師的設計早已邁入了另外一個臺階——從“連通即可”的基礎要求,躍遷至以規(guī)則驅(qū)動、以仿真驗證、以工藝為導向的精密設計時代。本文基于AllegroXDesigner
    的頭像 發(fā)表于 03-27 16:44 ?8039次閱讀
    技術資訊 I <b class='flag-5'>PCB</b>設計三大頑疾:<b class='flag-5'>規(guī)則</b>亂、<b class='flag-5'>布線</b>慢、疊層偏——Allegro X Designer 的系統(tǒng)級解法

    【「Altium Designer 25 電路設計精進實踐」閱讀體驗】+第六章節(jié) PCB設計

    一放,在布局好了之后,布線的時候再設置也不遲 放置器件,可以放在配置規(guī)則前面 三、布線 這前面可以先把快捷鍵設置下,方便自己快速有限的布線 書中講的有點多,有點籠統(tǒng),可以根據(jù)自己
    發(fā)表于 02-26 11:05

    深入探討PCB布局布線的專業(yè)設計要點與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設計要點與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團隊與豐富經(jīng)驗,為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性PCB解決方案。
    的頭像 發(fā)表于 01-04 15:29 ?433次閱讀

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設計有什么技巧?高頻PCB設計布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?1065次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    PCB布局布線的相關基本原理和設計技巧

    ,布線過程中過孔的避讓如何處理,有什么好的建議? [答] 高速PCB,少打過孔,通過增加信號層來解決需要增加過孔的需求。 31、[問] PCB板設計中電源走線的粗細如何選???有
    發(fā)表于 11-14 06:11

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術
    的頭像 發(fā)表于 09-17 11:19 ?5593次閱讀
    Altair PollEx:<b class='flag-5'>PCB</b><b class='flag-5'>規(guī)則</b>檢查及系統(tǒng)EMC仿真技術

    Allegro Skill布線功能之刪除Dangling介紹

    高速pcb布線完成之后,需要檢查pcb板上是否存在多余的走線、過孔以及孤島銅皮等情況,那么多余的走線以及過孔被稱為Dangling line/Dangling Vais。
    的頭像 發(fā)表于 06-25 10:03 ?2639次閱讀
    Allegro Skill<b class='flag-5'>布線</b>功能之刪除Dangling介紹

    KiCad 中的自定義規(guī)則(KiCon 演講)

    設計規(guī)則 展開,重點探討了 那些復雜卻強大的特性。 由于這些規(guī)則本質(zhì)上是基于文本表達的,需要用戶細致入微的理解。演講的 核心目標 是引導用戶有效實施這些規(guī)則,從而 規(guī)避
    的頭像 發(fā)表于 06-16 11:17 ?2607次閱讀
    KiCad 中的自定義<b class='flag-5'>規(guī)則</b>(KiCon 演講)

    超強超全布線經(jīng)驗教程大全

    連通, 然后進行迷宮式布線,先把要布的連線進行全局的 布線路徑優(yōu)化,它可以根據(jù)需要斷開已布的線。 并試著重新再布線,以改進總體效果。 對目前高密度的
    發(fā)表于 05-29 14:38

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳
    的頭像 發(fā)表于 05-28 19:34 ?2707次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    Allegro Skill布線功能之切線、切銅、連接布線介紹

    FanySkill的“切線/截銅”功能為PCB設計提供了高效的線路調(diào)整方案,可截斷走線或鋪銅和恢復走線連接。當需要微調(diào)已完成布線的器件位置時,傳統(tǒng)方法直接移動會導致布線混亂,而使用該功
    的頭像 發(fā)表于 05-26 11:45 ?2821次閱讀
    Allegro Skill<b class='flag-5'>布線</b>功能之切線、切銅、連接<b class='flag-5'>布線</b>介紹

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應采用正交結(jié)構(gòu),避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串擾。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?1080次閱讀

    機柜內(nèi)光纖布線怎么安裝

    機柜內(nèi)光纖布線的安裝需要遵循一系列規(guī)范和步驟,以確保光纖傳輸?shù)姆€(wěn)定性和可靠性。以下是詳細的安裝指南: 一、安裝前準備 規(guī)劃布線路徑: 根據(jù)機柜內(nèi)設備的布局和光纖的需求,規(guī)劃光纖的
    的頭像 發(fā)表于 05-16 10:47 ?1858次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?1874次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略
    武定县| 梁平县| 黑河市| 大化| 萍乡市| 九龙坡区| 湖南省| 获嘉县| 海兴县| 永安市| 南召县| 宜兴市| 刚察县| 宁明县| 大洼县| 阆中市| 丰县| 汶上县| 库尔勒市| 栾川县| 马关县| 湛江市| 兴安县| 大城县| 玛曲县| 偃师市| 香港 | 南澳县| 通州区| 吉首市| 永登县| 北京市| 潮安县| 嘉善县| 安阳市| 宜兴市| 彭州市| 自贡市| 榆社县| 明光市| 赤峰市|