日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

淺談DDR3的走線設計

電子設計 ? 來源:一博科技 ? 作者:肖勇超 ? 2021-04-09 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DDR3的設計有著嚴格等長要求,歸結起來分為兩類(以64位的DDR3為例): 數(shù)據(jù) (DQ,DQS,DQM):組內(nèi)等長,誤差控制在20MIL以內(nèi),組間不需要考慮等長;地址、控制、時鐘信號:地址、控制信號以時鐘作參考,誤差控制在100MIL以內(nèi),Address、Control與CLK歸為一組,因為Address、Control是以CLK的下降沿觸發(fā)的由DDR控制器輸出,DDR顆粒由CLK的上升沿鎖存Address、Control總線上的狀態(tài),所以需要嚴格控制CLK與Address/Command、Control之間的時序關系,確保DDR顆粒能夠獲得足夠的建立和保持時間。

關注等長的目的就是為了等時,繞等長時需要注意以下幾點:

1.確認芯片是否有Pin-delay,繞線時要確保Pin-delay開關已經(jīng)打開;

2.同組信號走在同層,保證不會因換層影響實際的等時;同樣的換層結構,換層前后的等長要匹配,即時等長;不同層的傳播延時需要考慮,如走在表層與走在內(nèi)層,其傳播速度是不一樣的,所以在走線的時候需要考慮,表層走線盡量短,讓其差別盡量小(這也是為什么Intel的很多GUIDE上面要求,表層的走線長度不超過250MIL等要求的原因);

3. Z軸的延時:在嚴格要求的情況下,需要把Z軸的延時開關也打開,做等長時需要考慮(ALLEGRO中層疊需要設置好,Z軸延時才是對的)。

4.蛇形繞線時單線按3W,差分按5W繞線(W為線寬)。且保證各BUS信號組內(nèi)間距按3H, 不同組組間間距為5H (H為到主參考平面間距),DQS和CLK 距離其他信號間距做到5H以上。單線和差分繞線方式如下圖1所示:

pIYBAGBvsW2AL5onAALb1CHXuDQ560.png

圖1.單線和差分繞線方式示例

而另一個核心重點便是電源處理。DDR3中有三類電源,它們是VDD(1.5V)、VTT(0.75V)、VREF(0.75V,包括VREFCA和VREFDQ)。

1. VDD(1.5V)電源是DDR3的核心電源,其引腳分布比較散,且電流相對會比較大,需要在電源平面分配一個區(qū)域給VDD(1.5V);VDD的容差要求是5%,詳細在JEDEC里有敘述。通過電源層的平面電容和專用的一定數(shù)量的去耦電容,可以做到電源完整性。VDD電源平面處理如下圖2所示:

o4YBAGBvsYGAUB2nAAWU5KFLXvk818.png

圖2:VDD電源處理

2. VTT電源,它不僅有嚴格的容差性,而且還有很大的瞬間電流;可以通過增加去耦電容來實現(xiàn)它的目標阻抗匹配;由于VTT是集中在終端的上拉電阻處,不是很分散,且對電流有一定的要求,在處理VTT電源時,一般是在元件面同層通過鋪銅直接連接,銅皮要有一定寬度(120MIl)。VTT電源處理如圖3所示:

o4YBAGBvsZGATe_cAAPVY-SZRqg501.png

圖3:VTT電源

3.VREF電源 。 VREF要求更加嚴格的容差性,但是它承載的電流比較小。它不需要非常寬的走線,且通過一兩個去耦電容就可以達到目標阻抗的要求。DDR3的VERF電源已經(jīng)分為VREFCA和VREFDQ兩部分,且每個DDR3顆粒都有單獨的VREFCA和VREFDQ,因其相對比較獨立,電流也不大,布線處理時也建議用與器件同層的銅皮或走線直接連接,無須在電源平面層為其分配電源。注意鋪銅或走線時,要先經(jīng)過電容再接到芯片的電源引腳,不要從分壓電阻那里直接接到芯片的電源引腳。VREF電源處理如圖4所示:

11-04.jpg

圖4:VREF電源

濾波電容的FANOUT 小電容盡量靠近相應的電源引腳,電容的引線也要盡量短,并減少電源或地共用過孔;

11-05.jpg

圖5 : 小濾波電容的Fanout

Bulk電容的FANOUT

電源的Bulk電容一般在設計中起到的是儲能濾波的作用,在做Fanout時要多打孔,建議2個孔以上,電容越大需要過孔越多,也可以用鋪銅的形式來做。電容的電源孔和地孔盡量靠近打,如圖6所示。

11-06.jpg

圖6:儲能電容的Fanout

綜上所述,我們常規(guī)DDR3的走線設計總結如下表:

11-07.jpg

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR3
    +關注

    關注

    2

    文章

    290

    瀏覽量

    44285
  • 濾波電容
    +關注

    關注

    8

    文章

    464

    瀏覽量

    41641
  • 控制信號
    +關注

    關注

    0

    文章

    200

    瀏覽量

    12730
  • 時鐘信號
    +關注

    關注

    4

    文章

    510

    瀏覽量

    30096
  • Bulk
    +關注

    關注

    0

    文章

    8

    瀏覽量

    8964
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    解析SN74SSQEA32882:DDR3/DDR3L注冊時鐘驅(qū)動器的卓越之選

    解析SN74SSQEA32882:DDR3/DDR3L注冊時鐘驅(qū)動器的卓越之選 在DDR3DDR3L內(nèi)存模塊設計領域,SN74SSQEA32882這款由德州儀器(TI)推出的28位至
    的頭像 發(fā)表于 04-23 11:15 ?219次閱讀

    面對 DDR3 缺貨漲價,RK3308 智能音箱如何穩(wěn)量保供?PSRAM 替代方案全解析

    RK3308 智能音箱采用 PSRAM 替代 DDR3,解決缺貨問題,降低成本穩(wěn)定量產(chǎn)
    的頭像 發(fā)表于 04-13 15:32 ?1700次閱讀
    面對 <b class='flag-5'>DDR3</b> 缺貨漲價,RK3308 智能音箱如何穩(wěn)量保供?PSRAM 替代方案全解析

    ISSI DDR3 SDRAM系列芯片深度解析

    ISSI DDR3 SDRAM系列芯片深度解析 在電子設計領域,內(nèi)存芯片的性能對整個系統(tǒng)的運行起著至關重要的作用。今天,我們將深入探討ISSI公司的IS43/46TR16256A、IS43
    的頭像 發(fā)表于 03-29 12:50 ?293次閱讀

    MAX17000:DDR2和DDR3內(nèi)存電源管理解決方案的卓越之選

    MAX17000:DDR2和DDR3內(nèi)存電源管理解決方案的卓越之選 一、引言 在當今的電子設備中,內(nèi)存電源管理至關重要。對于筆記本電腦等設備中的DDRDDR2和
    的頭像 發(fā)表于 03-12 15:35 ?261次閱讀

    MAX17000A:DDR2和DDR3內(nèi)存電源管理的理想之選

    MAX17000A:DDR2和DDR3內(nèi)存電源管理的理想之選 產(chǎn)品概述 在筆記本電腦DDR、DDR2和DDR3內(nèi)存的電源管理領域,Maxim
    的頭像 發(fā)表于 03-12 15:30 ?250次閱讀

    TI SN74SSQEA32882:DDR3/DDR3L注冊式DIMM的理想時鐘驅(qū)動器

    TI SN74SSQEA32882:DDR3/DDR3L注冊式DIMM的理想時鐘驅(qū)動器 在DDR3DDR3L注冊式DIMM(RDIMM)的設計中,一款性能出色的時鐘驅(qū)動器至關重要。今
    的頭像 發(fā)表于 02-09 14:20 ?514次閱讀

    探索SN74SSQEB32882:DDR3內(nèi)存的高效時鐘驅(qū)動解決方案

    探索SN74SSQEB32882:DDR3內(nèi)存的高效時鐘驅(qū)動解決方案 在DDR3內(nèi)存設計領域,時鐘驅(qū)動芯片的性能對于系統(tǒng)的穩(wěn)定性和效率起著關鍵作用。今天,我們就來深入了解德州儀器(TI)推出
    的頭像 發(fā)表于 02-09 11:35 ?413次閱讀

    探索 SN74SSQEC32882:DDR3 注冊 DIMM 的理想時鐘驅(qū)動器

    探索 SN74SSQEC32882:DDR3 注冊 DIMM 的理想時鐘驅(qū)動器 在 DDR3 注冊 DIMM 的設計領域,找到一款性能卓越、功能豐富且功耗優(yōu)化的時鐘驅(qū)動器至關重要。今天,我們就來深入
    的頭像 發(fā)表于 02-09 11:05 ?396次閱讀

    Texas Instruments TS3DDR3812:DDR3應用的理想12通道開關解決方案

    Texas Instruments TS3DDR3812:DDR3應用的理想12通道開關解決方案 在DDR3應用的領域中,一款性能出色的開關能夠顯著提升系統(tǒng)的效率和穩(wěn)定性。Texas
    的頭像 發(fā)表于 01-14 11:30 ?495次閱讀

    到底DDR能不能參考電源層???

    的設計原則,不敢下手去畫了。 一般這種PCB設計工程師定不了的時候,高速先生就必須出來說話了。我們截取一段DDR的地址信號進行研究,疊層和情況如下所示: 這根地址信號
    發(fā)表于 11-11 17:46

    到底DDR能不能參考電源層啊?

    雖然我看到過DDR參考電源平面也能調(diào)試成功的案例,但是依然不妨礙我還想問:到底DDR
    的頭像 發(fā)表于 11-11 17:44 ?919次閱讀
    到底<b class='flag-5'>DDR</b><b class='flag-5'>走</b><b class='flag-5'>線</b>能不能參考電源層啊?

    DDR3 SDRAM參考設計手冊

    電子發(fā)燒友網(wǎng)站提供《DDR3 SDRAM參考設計手冊.pdf》資料免費下載
    發(fā)表于 11-05 17:04 ?10次下載

    DDR200T中的DDR3的使用配置

    蜂鳥DDR200T中DDR3的ip配置案列,提供DDR3引腳配置。具體參數(shù)可更具項目實際更改。 這里選用的axi接口 在賽靈思的IP配置中沒有MT41K28M6JT-125K內(nèi)存的信息,因此選用
    發(fā)表于 10-21 11:19

    AD設計DDR3時等長設計技巧

    本文緊接著前一個文檔《AD設計DDR3時等長設計技巧-數(shù)據(jù)等長 》。本文著重講解DDR地址、控制信號等長設計,因為地址
    發(fā)表于 07-29 16:14 ?3次下載

    AD設計DDR3時等長設計技巧

    的講解數(shù)據(jù)等長設計。? ? ? 在另一個文件《AD設計DDR3時等長設計技巧-地址T型等長》中著重講解使用AD設計DDR地址
    發(fā)表于 07-28 16:33 ?5次下載
    辛集市| 开封市| 谢通门县| 上饶市| 新竹市| 普陀区| 襄汾县| 铜陵市| 南靖县| 乌鲁木齐市| 许昌县| 江华| 兴城市| 阿合奇县| 哈尔滨市| 崇文区| 和政县| 鹤壁市| 池州市| 西平县| 和平区| 淮滨县| 玛纳斯县| 香港| 石棉县| 宕昌县| 鄂温| 永顺县| 苗栗县| 曲松县| 云霄县| 墨竹工卡县| 西华县| 镇巴县| 宝应县| 社旗县| 尚志市| 芮城县| 墨竹工卡县| 雅安市| 社会|