日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CrowdSupply項目:便攜式、開源RISC-V SoC開發(fā)套件Precursor

電子森林 ? 來源:FPGA入門到精通 ? 作者:FPGA入門到精通 ? 2020-11-03 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CrowdSupply剛上線一個眾籌項目 - 稱之為Precursor的便攜式、開源RISC-V SoC開發(fā)套件,使用了分別來自Xilinx和Lattice的兩顆流行的FPGA

從外觀上看,它像極了一個智能手機,它號稱,通過編程,你確實可以把它當(dāng)成一個智能手機或平板電腦使用,且你可以對它有完全的控制,因為你可以編程它的每一個bit,沉到硬件的最底層!

套件的正面照片

背面照片

拆開了由以下一些部分組成:

一塊電路板

一個單色的LCD屏

一個鍵盤

看看鍵盤的電路板:

內(nèi)部的結(jié)構(gòu):

高度安全、完全可信任

從下面的對比圖中可以看到其主要的功能:

再跟其它的FPGA開發(fā)板比較一下:

價格高是有原因的。

下面是其結(jié)構(gòu)框圖:

功能特性:

Made for developers

No adhesives holding the bezels in place – just one screw driver is all it takes

Want to add hardware? Maybe a cellular modem? No problem!

Battery compartment is a blank check for your peripherals

Install a smaller battery for more space

Flex PCB breakout for 8x FPGA GPIO into the battery compartment

Bezel is made out of FR-4, and can be user-customized to hold additional components

Inspect, modify and compile your SoC and embedded controller from source

All source fileshosted on GitHubfor convenient fork, pull request, and issue tracking

Open source PCB and case design

Easy-access developer's cable (included)

Low-level debugging (GDB + Chipscope) and firmware flashing via developer's cable plugged into a custom Raspberry Pi HAT (included)

Middleware debugging via USB cable via wishbone tunnel

Open source to the core

Extendable and modifiable

Slim and light mobile form factor

6063 alloy aluminum case -– 3D files provided, so you can mill your own case!

FR-4 front bezel -– PCB source provided

ABS + PC polymer antenna radome -– 3D printable

69 mm x 138 mm x 7.2 mm

96 grams reference weight

Compare to iPhone X at 70.9 mm x 143.6 mm x 7.7 mm and 174 grams

Accessible mechanical design

User-customizable CPUs

Manages power, standby, and charging functions

Tested with 18 MHz VexRISC-V, RV32I, no cache

-L1 speed grade for longer battery life

Tested with 100 MHz VexRISC-V, RV32IMAC + MMU, 4k L1 I/D cache

Xilinx XC7S50 primary System on Chip (SoC) FPGA

iCE40UP5K secondary Embedded Controller (EC) FPGA

16 MB external SRAM

128 MB Flash

100 MHz DDR 8-bit wide bus for fast XIP code performance

Dual hardware TRNG

External discrete noise generator

In-SoC ring oscillator based TRNG

Inspectable I/O

Physical keyboard with changeable layout overlays

200 ppi black and white LCD (336 x 536 resolution), 100% inspectable with standard optical microscope

Both keyboard and LCD are backlit for night-time use

Modular keyboard PCB -- customize layouts, add sensors, or swap in a touch surface

Audio with safe defaults

Integrated 0.7 W speaker for notifications

Vibration motor

3.5 mm headset jack

No integrated microphone -- audio surveillance is not possible when headset is unplugged

Integrated Wi-Fi

Sandboxed in a hardware-delineated untrusted domain

Silicon Labs WF200C chipset

USB Type-C port

Supports charging at 5 V; over-voltage protection tolerant to 20 V

Power negotiation to 5 V @ 1.5 A (source and sink)

Supports legacy USB 2.0 full-speed PHY

Basic DRP negotiation hardware support

1100 mAh Li-Ion battery

Approx. 100 hours standby with Wi-Fi + embedded controller + static display enabled

Approx. 700 mW "on-state" (most features enabled and active, backlight off) power draw, or 5.5 hours continuous use

Integrated gas gauge for more accurate battery life estimate

Full charge in about three hours

Runtime depends on user application

Anti-tamper features

User-sealable metal can for trusted components

Dedicated real-time clock (RTC) with basic clock integrity monitoring

Power monitors trip reset in case of power glitches

Always-on accelerometer/gyro to detect movement in standby

Support for instant secure erase via battery-backed AES key and self-destruct circuit

責(zé)任編輯:xj

原文標(biāo)題:便攜、安全、開源RISC-V SoC開發(fā)套件

文章出處:【微信公眾號:FPGA入門到精通】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22513

    瀏覽量

    639631
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4636

    瀏覽量

    230317
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2208

    瀏覽量

    131994
  • RISC-V
    +關(guān)注

    關(guān)注

    49

    文章

    2957

    瀏覽量

    53609

原文標(biāo)題:便攜、安全、開源RISC-V SoC開發(fā)套件

文章出處:【微信號:xiaojiaoyafpga,微信公眾號:電子森林】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Banana Pi 開源社區(qū)聯(lián)合進迭時空發(fā)布最新RISC-V芯片K3開發(fā)套件:BPI-SM10(K3-CoM260)

    的大模型。它為開發(fā)者、學(xué)生和創(chuàng)客提供了極致便捷且用戶友好的開發(fā)平臺。 該開發(fā)套件包含一塊BPI-SM10核心模塊和通用參考載板。后者可兼容所有BPI-SM10(K3-CoM260)系列模組,提供最便捷
    發(fā)表于 01-30 18:38

    RISC-V,正式崛起

    編譯自financialcontent全球半導(dǎo)體行業(yè)迎來里程碑的變革:開源指令集架構(gòu)(ISA)RISC-V已于2026年1月正式占據(jù)全球處理器市場25%的份額。這一里程碑標(biāo)志著x86和Arm長期雙
    的頭像 發(fā)表于 01-16 15:17 ?914次閱讀
    <b class='flag-5'>RISC-V</b>,正式崛起

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入與 AI 領(lǐng)域落地

    SoC 開發(fā)流程,幫開發(fā)者省時間; 優(yōu)化下一代 RISC-V 設(shè)計的性能和能效,進一步拉高性能上限; 把 RISC-V 打造成能和傳統(tǒng)專有
    發(fā)表于 12-18 12:01

    如何自己設(shè)計一個基于RISC-VSoC架構(gòu),最后可以在FPGA上跑起來?

    如何自己設(shè)計一個基于RISC-VSoC架構(gòu),最后可以在FPGA上跑起來
    發(fā)表于 11-11 08:03

    為什么RISC-V是嵌入應(yīng)用的最佳選擇

    最近RISC-V基金會在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入系統(tǒng)正在迅速發(fā)展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應(yīng)用處理器,RIS
    的頭像 發(fā)表于 11-07 10:09 ?1877次閱讀

    開源鴻蒙RISC-V SIG線下技術(shù)融合交流會圓滿收官

    2025年10月22日,開源鴻蒙城市技術(shù)沙龍·北京站在中國科學(xué)院軟件研究所成功舉行。本次技術(shù)交流會由開源鴻蒙項目管理委員會(PMC)與開源鴻蒙RIS
    的頭像 發(fā)表于 10-31 09:07 ?920次閱讀

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    ),正以前所未有的速度從學(xué)術(shù)走向產(chǎn)業(yè),從嵌入走向高性能計算等全場景應(yīng)用。數(shù)百萬計的生態(tài)開發(fā)者,還有政府和資本的加持,你將如何把握這一歷史性機遇?如何深度融入蓬勃發(fā)展的RISC-V生態(tài)? ? 答案就在這里——由“灣芯展
    的頭像 發(fā)表于 10-13 09:18 ?775次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇、<b class='flag-5'>開發(fā)</b>者Workshop和生態(tài)應(yīng)用專區(qū)

    生態(tài)合作 | 匠芯創(chuàng)加入RuyiSDK開發(fā)者社區(qū) 合力推動RISC-V生態(tài)持續(xù)發(fā)展

    推動RISC-V生態(tài)持續(xù)發(fā)展。RuyiSDK簡介RuyiSDK是中國科學(xué)院軟件研究所開發(fā)開源開發(fā)套件,致力于為RISC-V
    的頭像 發(fā)表于 08-07 15:36 ?1303次閱讀
    生態(tài)合作 | 匠芯創(chuàng)加入RuyiSDK<b class='flag-5'>開發(fā)</b>者社區(qū) 合力推動<b class='flag-5'>RISC-V</b>生態(tài)持續(xù)發(fā)展

    賽昉科技入駐RuyiSDK開發(fā)者社區(qū),雙平臺協(xié)同推進RISC-V生態(tài)

    技術(shù)疑問,達(dá)成技術(shù)共享及社區(qū)聯(lián)動,共促RISC-V生態(tài)發(fā)展。RuyiSDKRuyiSDK是中國科學(xué)院軟件研究所開發(fā)開源開發(fā)套件,致力于為RISC-
    的頭像 發(fā)表于 07-30 10:35 ?1239次閱讀
    賽昉科技入駐RuyiSDK<b class='flag-5'>開發(fā)</b>者社區(qū),雙平臺協(xié)同推進<b class='flag-5'>RISC-V</b>生態(tài)

    普華基礎(chǔ)軟件亮相2025 RISC-V中國峰會

    此前,7月16日至18日,第五屆RISC-V中國峰會在上海盛大召開。普華基礎(chǔ)軟件副總經(jīng)理兼戰(zhàn)略研究院院長張曉先受邀參會,發(fā)表《開源小滿助力RISC-V軟硬協(xié)同生態(tài)發(fā)展》主題演講,分享了開源
    的頭像 發(fā)表于 07-28 16:51 ?1374次閱讀
    普華基礎(chǔ)軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    年提出。其核心理念是開放性與模塊化設(shè)計,與x86(CISC)和ARM(RISC)形成差異化競爭,現(xiàn)已成為全球芯片創(chuàng)新的重要驅(qū)動力135。核心特點與優(yōu)勢開源開放RISC-V采用開放標(biāo)準(zhǔn)協(xié)議,無專利壁壘與授權(quán)費用,
    發(fā)表于 07-28 16:27 ?11次下載

    時擎科技亮相2025 RISC-V中國峰會,深度解析高性能RISC-V SoC技術(shù)挑戰(zhàn)與創(chuàng)新

    2025年7月16-18日,第五屆RISC-V中國峰會在上海張江科學(xué)會堂成功舉辦,作為全球RISC-V領(lǐng)域頂級盛會之一,本屆峰會匯聚了數(shù)百家企業(yè)、研究機構(gòu)及開源社區(qū),共同探討RISC-V
    的頭像 發(fā)表于 07-21 17:37 ?1889次閱讀
    時擎科技亮相2025 <b class='flag-5'>RISC-V</b>中國峰會,深度解析高性能<b class='flag-5'>RISC-V</b> <b class='flag-5'>SoC</b>技術(shù)挑戰(zhàn)與創(chuàng)新

    矽速科技正式入駐 RuyiSDK 開發(fā)者社區(qū),共建 RISC-V 開發(fā)者生態(tài)!

    開發(fā)開源套件,致力于為RISC-V開發(fā)者提供完整、全棧、功能強大的開發(fā)工具鏈,涵蓋編譯、調(diào)試、
    的頭像 發(fā)表于 07-10 11:00 ?1426次閱讀
    矽速科技正式入駐 RuyiSDK <b class='flag-5'>開發(fā)</b>者社區(qū),共建 <b class='flag-5'>RISC-V</b> <b class='flag-5'>開發(fā)</b>者生態(tài)!

    躍昉科技正式入駐RuyiSDK開發(fā)者社區(qū),助力RISC-V生態(tài)建設(shè)

    ? 近日,躍昉科技正式入駐 RuyiSDK 開發(fā)者社區(qū),攜手社區(qū)共同推動RISC-V技術(shù)的創(chuàng)新發(fā)展! RuyiSDK 是中國科學(xué)院軟件研究所開發(fā)開源
    的頭像 發(fā)表于 07-09 16:17 ?1153次閱讀
    躍昉科技正式入駐RuyiSDK<b class='flag-5'>開發(fā)</b>者社區(qū),助力<b class='flag-5'>RISC-V</b>生態(tài)建設(shè)

    DA14594 BLE Pro開發(fā)套件 開源 (原理圖+BOM+PCB)

    ) PCBA-源 (Zip).zip Renesas DA14594-006FDEVKT-P BLUETOOTH^?^ 低功耗Pro開發(fā)套件(用于DA14594 SmartBond? SoC)包括主板、子板和電纜
    的頭像 發(fā)表于 05-22 10:47 ?1730次閱讀
    DA14594 BLE Pro<b class='flag-5'>開發(fā)套件</b> <b class='flag-5'>開源</b> (原理圖+BOM+PCB)
    高邑县| 临漳县| 井冈山市| 玉环县| 铁岭市| 江永县| 衡南县| 肥西县| 和林格尔县| 交城县| 平凉市| 松滋市| 丰宁| 大同县| 内黄县| 伊春市| 石门县| 聂拉木县| 新野县| 万载县| 安达市| 赣州市| 林甸县| 福建省| 页游| 浪卡子县| 苗栗市| 怀安县| 古丈县| 和田县| 沙田区| 龙南县| 赤城县| 临朐县| 繁峙县| 龙南县| 昔阳县| 沁水县| 自贡市| 搜索| 平昌县|